chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA上電加載時序介紹

lPCU_elecfans ? 來源:未知 ? 作者:劉勇 ? 2019-07-01 17:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

目前,大多數(shù)FPGA芯片是基于 SRAM 的結(jié)構(gòu)的, 而 SRAM 單元中的數(shù)據(jù)掉電就會丟失,因此系統(tǒng)上電后,必須要由配置電路將正確的配置數(shù)據(jù)加載到 SRAM 中,此后 FPGA 才能夠正常的運行。

常見的配置芯片有EPCS 芯片 (EPCS4、EPCS8、EPCS16、EPCS64、EPCS128),還有通用的串行 SPI FLASH 芯片如 M25P40、 M25P16、 W25Q16 等。

配置(configuration)是對FPGA的內(nèi)容進行編程的過程。每次上電后都需要進行配置是基于SRAM工藝FPGA的一個特點,也可以說是一個缺點。FPGA配置過程如下:

FPGA配置方式

根據(jù)FPGA在配置電路中的角色,可以將配置方式分為三類:

1.FPGA主動串行(AS)方式

2. JTAG方式

3. FPGA被動(Passive)方式

FPGA配置過程

FPGA的配置包括3各階段:復(fù)位、配置和初始化。

FPGA正常上電后,當(dāng)其nCONFIG管腳被拉低時,器件處于復(fù)位狀態(tài),這時所有的配置RAM內(nèi)容被清空,并且所有I/O處于高阻態(tài),F(xiàn)PGA的狀態(tài)管腳nSTATUS和CONFIG_DONE管腳也將輸出為低。當(dāng)FPGA的nCONFIG管腳上出現(xiàn)一個從低到高的跳變以后,配置就開始了,同時芯片還會去采樣配置模式(MSEL)管腳的信號狀態(tài),決定接受何種配置模式。

隨之,芯片將釋放漏極開路(open-drain)輸出的nSTATUS管腳,使其由片外的上拉電阻拉高,這樣,就表示FPGA可以接收配置數(shù)據(jù)了。在配置之前和配置過程中,F(xiàn)PGA的用戶I/O均處于高阻態(tài)。

在接收配置數(shù)據(jù)的過程中,配置數(shù)據(jù)由DATA管腳送入,而配置時鐘信號由DCLK管腳送入,配置數(shù)據(jù)在DCLK的上升沿被鎖存到FPGA中,當(dāng)配置數(shù)據(jù)被全部載入到FPGA中以后,F(xiàn)PGA上的CONF_DONE信號就會被釋放,而漏極開路輸出的CONF_DONE信號同樣將由外部的上拉電阻拉高。因此,CONF_DONE管腳的從低到高的跳變意味著配置的完成,初始化過程的開始,而并不是芯片開始正常工作。

INIT_DONE是初始化完成的指示信號,它是FPGA中可選的信號,需要通過Quartus II工具中的設(shè)置決定是否使用該管腳。在初始化過程中,內(nèi)部邏輯、內(nèi)部寄存器和I/O寄存器將被初始化,I/O驅(qū)動器將被使能。

當(dāng)初始化完成以后,器件上漏極開始輸出的INIT_DONE管腳被釋放,同時被外部的上拉電阻拉高。這時,F(xiàn)PGA完全進入用戶模式,所有的內(nèi)部邏輯以及I/O都按照用戶的設(shè)計運行,這時,那些FPGA配置過程中的I/O弱上拉將不復(fù)存在。不過,還有一些器件在用戶模式下I/O也有可編程的弱上拉電阻。在完成配置以后,DCLK信號和DATA管腳不應(yīng)該被浮空(floating),而應(yīng)該被拉成固定電平,高或低都可以。

FPGA配置模式選擇

用戶可以通過設(shè)置FPGA上的MSEL0、MESL1兩個引腳的狀態(tài)來選擇配置方式。各種方式的MSEL0、MESL1設(shè)置如下表所列:

說明:

在上表中,如果只采用一種配置方式,則可以直接將MSEL0、MESL1連接到VCC(注意要與FPGA的IO口的供電VCCIO相同)或GND;

如果需要多種配置方式,那么MSEL要用控制器單片機CPLD等)來控制以進行切換;

MSEL管腳在配置開始前必須處于一個固定的狀態(tài),因此不能將MSEL管腳懸空。

主動串行配置

主動串行配置方式(AS)是將配置數(shù)據(jù)事先存儲在串行配置器件EPCS中,然后在系統(tǒng)上電時Cyclone IV FPGA通過串行接口讀取配置數(shù)據(jù)(如果是壓縮數(shù)據(jù),還會進行解壓縮處理)對內(nèi)部的SRAM單元進行配置。

因為上述配置過程中FPGA控制配置接口,因此通常稱為主動配置方式。在配置期間,Cyclone IV用過串行接口來讀配置數(shù)據(jù),來對里面的SRAM編程。串行配置器件的四個接口包括,串行時鐘輸入DCLK,串行數(shù)據(jù)輸出DATA,低有效的片選信號NCE,串行數(shù)據(jù)輸入ASDI。

主動串行配置電路圖:

因為FPGA上的nSTATUS、CONFIG_DONE管腳都是開漏結(jié)構(gòu),所以都要接上拉電阻。FPGA的片選腳nCE必須接地。

JTAG配置

通過JTAG接口,利用Quartus II軟件可以直接對FPGA進行單獨的硬件重新配置。Quartus II軟件在編譯時會自動生成用于JTAG配置的.sof文件。

如果同時使用AS方式和JTAG方式來配置FPGA,JTAG配置方式擁有最高的優(yōu)先級,此時AS方式將停止,而執(zhí)行JTAG方式配置。

利用Quartus II軟件和USB Blaster等下載電纜可下載配置數(shù)據(jù)到FPGA。Quartus II軟件可以驗證JTAG配置是否成功。JTAG配置通過下載電纜使用SOF、Jam或者JBC文件直接對FPGA進行配置,這種配置方式只能用于調(diào)試階段,因為,掉電后FPGA中的配置數(shù)據(jù)將丟失。

被動串行配置

被動串行PS配置方式是Altera Cyclone IV系列FPGA配置方式中比較常用的方式。但是,在工程應(yīng)用中若采用這種配置方式,F(xiàn)PGA需要連接一個智能主機(比如復(fù)雜可編程邏輯器件CPLD/微控制單元MCU等)以給其提供配置時鐘和配置數(shù)據(jù)。

在該配置方式下,智能主機在保證與存儲配置數(shù)據(jù)的閃存通信無誤的情況下,只需向FPGA提供一個DCLK信號和一個DATA0信號即可實現(xiàn)對FPGA的配置。另外,該DCLK信號還可以實現(xiàn)多種頻率以滿足用戶對配置時間的需求,這是該配置方式的一大亮點。

本文介紹了以Altera型的FPGA芯片為例介紹了FPGA的上電過程,并描述了三種常見的配置模式,用戶可以根據(jù)不同的需求來采用對應(yīng)的配置模式,每種配置模式下對應(yīng)的配置數(shù)據(jù)類型也是不相同的。

天的內(nèi)容就到這了,如果您對文章內(nèi)容方面還有疑問,可以掃描下方二維碼,會有專門的老師幫你解決。

掃描失敗可添加微信號:18138814636

加入發(fā)燒友VIP會員獲取更多學(xué)習(xí)資料請點擊下方鏈接:

工程師,你可能命里缺“我

﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌

免責(zé)聲明:內(nèi)容整理自網(wǎng)絡(luò),版權(quán)歸原作者所有,如涉及作品版權(quán)問題,請及時與我們聯(lián)系,謝謝!

————你可能錯過的往期干貨,更多干貨請點擊文末閱讀原文————

向上劃動即可查看更多哦

電子發(fā)燒友熱文推薦

1、華為卷入美國政府權(quán)力“黑洞”漩渦,中國芯能否遇強則強?

2、經(jīng)典!一文講透靜電保護(ESD)原理和設(shè)計

3、55條模電數(shù)電學(xué)習(xí)筆記,記得一定要看!

4、114個實用電子小常識,一般人都不知道!

5、關(guān)于射頻芯片,看這一篇就夠了?。ǜ韶浭詹兀?/span>

6、無刷電機與有刷電機的區(qū)別,這樣看一目了然!

7、55頁PPT!很火的MOS管電路工作原理及詳解,沒有之一!

8、超經(jīng)典的機械原理動圖合集,足足看了十遍,過癮!

9、這些元器件基礎(chǔ)知識都不懂,怎么混電子圈!

10、史上最強單片機科普,看完給跪了!

11、震悍!80張傳感器工作原理動圖匯總

12、終于有人講透了什么是機器視覺

13、盤點當(dāng)今市面主流單片機,總有一款適合你!

14、只需7步,秒懂MOS管選型!

15、單片機實用工具大全,超級贊,工程師必備!

電子發(fā)燒友拆解DIY推薦

1、大神教你DIY | 如何用一塊FPGA開發(fā)板制作音樂盒?!

2、DIY一個太陽充電器,僅需六步!準(zhǔn)工程師表示:秒懂!

3、四旋翼 DIY高大上!用STM32單片機搞定四旋翼無人機飛控

4、簡單實用,5分鐘教你DIY個人電子名片(工程師標(biāo)配)

5、史上最具創(chuàng)意鬼才10大DIY詳細(xì)集錦,你趕緊看看吧?。ㄊ詹匕妫?/span>

6、重磅!國外牛人教你DIY固態(tài)特斯拉線圈(附詳細(xì)流程)

7、四軸飛行器DIY全教程合集(程序+原理圖+四軸PID)

8、暴力拆解特斯拉電池組,探究美帝黑科技!(驚呆了?。?/a>

電子發(fā)燒友學(xué)院精選

1、限時!免費!3節(jié)FPGA課程,快搶!

2、【學(xué)院推薦】LabVIEWPLC如何進行Modbus通信?

3、【學(xué)院推薦】什么是 BLDC 電機換向的最有效方法?

4、【學(xué)院推薦】LabVIEW編程實例:手把手教你按鍵監(jiān)視小軟件的實現(xiàn)

5、【學(xué)院推薦】PCB工程師不得不看:超級實用AD常用快捷鍵總結(jié)

6、想升職加薪走向人生巔峰?你需要了解一下LabVIEW了

電子發(fā)燒友活動推薦

1、關(guān)于ESD原理及防護,這篇文章太專業(yè)了!點贊!(征文)

2、工程師搞PCB設(shè)計,到底該學(xué)哪款軟件?——PADS

3、超強的四軸無人機飛控源代碼,支持STM32所有系列(附項目資料)

4、11個電源設(shè)計小技巧,看完提高一半的工作效率?。ǜ劫Y料下載)

5、從菜鳥到高手,學(xué)習(xí)arm32位單片機的必經(jīng)之路,給大家分享個人經(jīng)驗!

6、2G資料!FPGA入門進階必看資源合集(免費下載)

7、學(xué)好LLC開關(guān)電源設(shè)計,你必須要弄懂的原理知識(文末送資料大禮包)

電子發(fā)燒友電路精選

1、【匯總】led燈驅(qū)動電源電路圖大全(收藏版)

2、20個超經(jīng)典模擬電路,工程師你知道幾個?(收藏:附答案下載)

3、學(xué)好單片機必須要了解的的8個電路設(shè)計

4、單片機11種常見的電路設(shè)計模塊

5、新手如何看懂電路圖?有哪些必要的知識點?

6、99%的工程師都不了解三極管放大電路原理

7、太牛了!電路圖符號超強科普,不懂物理也能輕松看懂電路圖?。ㄍ扑]收藏)

8、555定時器常見應(yīng)用及50個經(jīng)典設(shè)計電路

電子發(fā)燒友資料精選

1、最全STM32智能小車資料!帶原理圖、源代碼、完整論文

2、STM32大神筆記,超詳細(xì)單片機學(xué)習(xí)匯總資料(干貨分享)

3、工程師快速提升技能就看這份資料——固態(tài)繼電器(SSR)使用指南

4、承包你的電路圖資料!請收下這份國內(nèi)外精選電路圖集

5、一年的精華都在這里了!2018年度精選資料大集合

6、測量電子電路設(shè)計資料大全(電路圖集+設(shè)計方案+制作流程)

7、無刷電機資料大全(基本原理+接線方法+解決方案)

電子發(fā)燒友熱文推薦

1、華為卷入美國政府權(quán)力“黑洞”漩渦,中國芯能否遇強則強?

2、經(jīng)典!一文講透靜電保護(ESD)原理和設(shè)計

3、55條模電數(shù)電學(xué)習(xí)筆記,記得一定要看!

4、114個實用電子小常識,一般人都不知道!

5、關(guān)于射頻芯片,看這一篇就夠了?。ǜ韶浭詹兀?/span>

6、無刷電機與有刷電機的區(qū)別,這樣看一目了然!

7、55頁PPT!很火的MOS管電路工作原理及詳解,沒有之一!

8、超經(jīng)典的機械原理動圖合集,足足看了十遍,過癮!

9、這些元器件基礎(chǔ)知識都不懂,怎么混電子圈!

10、史上最強單片機科普,看完給跪了!

11、震悍!80張傳感器工作原理動圖匯總

12、終于有人講透了什么是機器視覺!

13、盤點當(dāng)今市面主流單片機,總有一款適合你!

14、只需7步,秒懂MOS管選型!

15、單片機實用工具大全,超級贊,工程師必備!

電子發(fā)燒友拆解及DIY推薦

1、大神教你DIY | 如何用一塊FPGA開發(fā)板制作音樂盒?!

2、DIY一個太陽充電器,僅需六步!準(zhǔn)工程師表示:秒懂!

3、四旋翼 DIY高大上!用STM32單片機搞定四旋翼無人機飛控

4、簡單實用,5分鐘教你DIY個人電子名片(工程師標(biāo)配)

5、史上最具創(chuàng)意鬼才10大DIY詳細(xì)集錦,你趕緊看看吧?。ㄊ詹匕妫?/span>

6、重磅!國外牛人教你DIY固態(tài)特斯拉線圈(附詳細(xì)流程)

7、四軸飛行器DIY全教程合集(程序+原理圖+四軸PID)

8、暴力拆解特斯拉電池組,探究美帝黑科技!(驚呆了?。?/a>

電子發(fā)燒友學(xué)院精選

1、限時!免費!3節(jié)FPGA課程,快搶!

2、【學(xué)院推薦】LabVIEW與PLC如何進行Modbus通信?

3、【學(xué)院推薦】什么是 BLDC 電機換向的最有效方法?

4、【學(xué)院推薦】LabVIEW編程實例:手把手教你按鍵監(jiān)視小軟件的實現(xiàn)

5、【學(xué)院推薦】PCB工程師不得不看:超級實用AD常用快捷鍵總結(jié)

6、想升職加薪走向人生巔峰?你需要了解一下LabVIEW了

電子發(fā)燒友活動推薦

1、關(guān)于ESD原理及防護,這篇文章太專業(yè)了!點贊!(征文)

2、工程師搞PCB設(shè)計,到底該學(xué)哪款軟件?——PADS篇

3、超強的四軸無人機飛控源代碼,支持STM32所有系列(附項目資料)

4、11個電源設(shè)計小技巧,看完提高一半的工作效率?。ǜ劫Y料下載)

5、從菜鳥到高手,學(xué)習(xí)arm32位單片機的必經(jīng)之路,給大家分享個人經(jīng)驗!

6、2G資料!FPGA入門進階必看資源合集(免費下載)

7、學(xué)好LLC開關(guān)電源設(shè)計,你必須要弄懂的原理知識(文末送資料大禮包)

電子發(fā)燒友電路精選

1、【匯總】led燈驅(qū)動電源電路圖大全(收藏版)

2、20個超經(jīng)典模擬電路,工程師你知道幾個?(收藏:附答案下載)

3、學(xué)好單片機必須要了解的的8個電路設(shè)計

4、單片機11種常見的電路設(shè)計模塊

5、新手如何看懂電路圖?有哪些必要的知識點?

6、99%的工程師都不了解三極管放大電路原理

7、太牛了!電路圖符號超強科普,不懂物理也能輕松看懂電路圖?。ㄍ扑]收藏)

8、555定時器常見應(yīng)用及50個經(jīng)典設(shè)計電路

電子發(fā)燒友資料精選

1、最全STM32智能小車資料!帶原理圖、源代碼、完整論文

2、STM32大神筆記,超詳細(xì)單片機學(xué)習(xí)匯總資料(干貨分享)

3、工程師快速提升技能就看這份資料——固態(tài)繼電器(SSR)使用指南

4、承包你的電路圖資料!請收下這份國內(nèi)外精選電路圖集

5、一年的精華都在這里了!2018年度精選資料大集合

6、測量電子電路設(shè)計資料大全(電路圖集+設(shè)計方案+制作流程)

7、無刷電機資料大全(基本原理+接線方法+解決方案)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1655

    文章

    22287

    瀏覽量

    630301
  • 時序
    +關(guān)注

    關(guān)注

    5

    文章

    402

    瀏覽量

    38627

原文標(biāo)題:FPGA上電加載時序介紹

文章出處:【微信號:elecfans,微信公眾號:電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    FPGA加載時序介紹

    目前,大多數(shù)FPGA芯片是基于 SRAM 的結(jié)構(gòu)的, 而 SRAM 單元中的數(shù)據(jù)掉電就會丟失,因此系統(tǒng)后,必須要由配置電路將正確的配置數(shù)據(jù)加載到 SRAM 中,此后
    發(fā)表于 10-24 14:52 ?1197次閱讀

    FPGA時序加載過程詳解

    目前,大多數(shù) FPGA 芯片是基于 SRAM 的結(jié)構(gòu)的, 而 SRAM 單元中的數(shù)據(jù)掉電就會丟失,因此系統(tǒng)后,必須要由配置電路將正確的配置數(shù)據(jù)加載到 SRAM 中,此后
    的頭像 發(fā)表于 12-26 18:10 ?3508次閱讀

    現(xiàn)在的FPGA還嚴(yán)格要求時序嗎?

    現(xiàn)在的FPGA還嚴(yán)格要求時序嗎?想請教一下大家
    發(fā)表于 09-26 15:39

    詳解FPGA加載時序

    目前,大多數(shù)FPGA芯片是基于 SRAM 的結(jié)構(gòu)的, 而 SRAM 單元中的數(shù)據(jù)掉電就會丟失,因此系統(tǒng)后,必須要由配置電路將正確的配置數(shù)據(jù)加載到 SRAM 中,此后
    發(fā)表于 07-18 08:10

    FPGA配置引腳說明及加載時序

    。使用BITSTREAM.CONFIG.EXTMASTERCCLK_EN屬性在Vivado中設(shè)置ExMasterCclk_en選項  三、FPGA加載時序  
    發(fā)表于 01-15 16:43

    基于多片FPGA自動加載系統(tǒng)的設(shè)計

    介紹了一種基于SRAM技術(shù)的FPGA可編程邏輯器件的編程方法,能在系統(tǒng)復(fù)位或時自動對器件編程。有效地解決了基于SRAM的FPGA器件掉電
    發(fā)表于 03-15 16:41 ?21次下載

    TMS320C61416控制FPGA數(shù)據(jù)加載設(shè)計

    根據(jù)FPGA芯片加載時序分析,本文提出了采用通過市面上常見的Flash ROM芯片替代專用PROM的方式,通過DSP的外部高速總線進行FPGA加載
    發(fā)表于 08-16 16:26 ?2104次閱讀
    TMS320C61416控制<b class='flag-5'>FPGA</b>數(shù)據(jù)<b class='flag-5'>加載</b>設(shè)計

    主板開機原理與時序

    主板開機原理與時序
    發(fā)表于 12-17 21:30 ?0次下載

    不同場景的FPGA外圍電路的時序分析與設(shè)計

    時序以及各階段I/O 管腳狀態(tài),說明了FPGA配置對電路功能的嚴(yán)重影響,最后針對不同功能需求的FPGA外圍電路提出了有效的設(shè)計建議。
    發(fā)表于 11-22 07:18 ?8451次閱讀
    不同場景的<b class='flag-5'>FPGA</b>外圍電路的<b class='flag-5'>上</b><b class='flag-5'>電</b><b class='flag-5'>時序</b>分析與設(shè)計

    FPGA從并加載解決方案的介紹

    FPGA 的配置數(shù)據(jù)通常存放在系統(tǒng)中的存儲器件中,后控制器讀取存儲器中的bit 文件并加載FPGA 中,配置方式有JTAG、從并、從串
    的頭像 發(fā)表于 10-30 08:58 ?9277次閱讀
    <b class='flag-5'>FPGA</b>從并<b class='flag-5'>加載</b>解決方案的<b class='flag-5'>介紹</b>

    FPGA配置模式選擇 FPGA加載時序介紹

    常見的配置芯片有EPCS 芯片 (EPCS4、EPCS8、EPCS16、EPCS64、EPCS128),還有通用的串行 SPI FLASH 芯片如 M25P40、 M25P16、 W25Q16 等。
    發(fā)表于 04-06 10:33 ?5069次閱讀
    <b class='flag-5'>FPGA</b>配置模式選擇 <b class='flag-5'>FPGA</b><b class='flag-5'>上</b><b class='flag-5'>電</b><b class='flag-5'>加載</b><b class='flag-5'>時序</b><b class='flag-5'>介紹</b>

    英業(yè)達時序的詳細(xì)資料說明

    本文檔的主要內(nèi)容詳細(xì)介紹的是英業(yè)達時序的詳細(xì)資料說明。
    發(fā)表于 12-04 08:00 ?63次下載
    英業(yè)達<b class='flag-5'>上</b><b class='flag-5'>電</b><b class='flag-5'>時序</b>的詳細(xì)資料說明

    基于DSP芯片TMS320C6416實現(xiàn)Flash自行加載FPGA的應(yīng)用設(shè)計

    基于SRAM結(jié)構(gòu)的FPGA容量大,可重復(fù)操作,應(yīng)用相當(dāng)廣泛;但其結(jié)構(gòu)類似于SRAM,掉電后數(shù)據(jù)丟失,因此每次時都需重新加載
    的頭像 發(fā)表于 03-26 13:52 ?6242次閱讀
    基于DSP芯片TMS320C6416實現(xiàn)<b class='flag-5'>上</b><b class='flag-5'>電</b>Flash自行<b class='flag-5'>加載</b><b class='flag-5'>FPGA</b>的應(yīng)用設(shè)計

    FPGA設(shè)計之時序約束

    一篇《FPGA時序約束分享01_約束四大步驟》一文中,介紹時序約束的四大步驟。
    發(fā)表于 03-18 10:29 ?2113次閱讀
    <b class='flag-5'>FPGA</b>設(shè)計之<b class='flag-5'>時序</b>約束

    FPGA過程介紹

    目前,大多數(shù)FPGA芯片是基于 SRAM 的結(jié)構(gòu)的, 而 SRAM 單元中的數(shù)據(jù)掉電就會丟失,因此系統(tǒng)后,必須要由配置電路將正確的配置數(shù)據(jù)加載到 SRAM 中,此后
    發(fā)表于 08-15 09:13 ?2894次閱讀