基于FPGA的SDRAM控制器設(shè)計:SDRAM寫模塊講解
SDRAM是多Bank結(jié)構(gòu),例如在一個具有兩個Bank的SDRAM的模組中,其中一個Bank在進(jìn)行預(yù)....

靜態(tài)時序分析:如何編寫有效地時序約束(三)
靜態(tài)時序分析中的“靜態(tài)”一詞,暗示了這種時序分析是一種與輸入激勵無關(guān)的方式進(jìn)行的,并且其目的是通過遍....

靜態(tài)時序分析:如何編寫有效地時序約束(二)
靜態(tài)時序或稱靜態(tài)時序驗證,是電子工程中,對數(shù)字電路的時序進(jìn)行計算、預(yù)計的工作流程,該流程不需要通過輸....

靜態(tài)時序分析:如何編寫有效地時序約束(一)
靜態(tài)時序分析是一種驗證方法,其基本前提是同步邏輯設(shè)計(異步邏輯設(shè)計需要制定時鐘相對關(guān)系和最大路徑延時....

字符狀態(tài)機(jī)的系統(tǒng)架構(gòu)與模塊功能介紹
狀態(tài)機(jī)由狀態(tài)寄存器和組合邏輯電路構(gòu)成,能夠根據(jù)控制信號按照預(yù)先設(shè)定的狀態(tài)進(jìn)行狀態(tài)轉(zhuǎn)移,是協(xié)調(diào)相關(guān)信號....

二進(jìn)制數(shù)轉(zhuǎn)換成bcd碼
二進(jìn)制是計算技術(shù)中廣泛采用的一種數(shù)制。二進(jìn)制數(shù)據(jù)是用0和1兩個數(shù)碼來表示的數(shù)。它的基數(shù)為2,進(jìn)位規(guī)則....

什么是蜂鳴器,如何實現(xiàn)無源蜂鳴器的設(shè)計
蜂鳴器是一種一體化結(jié)構(gòu)的電子訊響器,采用直流電壓供電,廣泛應(yīng)用于計算機(jī)、打印機(jī)、復(fù)印機(jī)、報警器、電子....

二選一數(shù)據(jù)選擇器的系統(tǒng)設(shè)計框架圖分析
數(shù)據(jù)選擇器是指經(jīng)過選擇,把多個通道的數(shù)據(jù)傳送到唯一的公共數(shù)據(jù)通道上去,實現(xiàn)數(shù)據(jù)選擇功能的邏輯電路稱為....

鎖相環(huán)的應(yīng)用優(yōu)勢與項目設(shè)計需求
鎖相環(huán)的工作原理是檢測輸入信號和輸出信號的相位差,并將檢測出的相位差信號通過鑒相器轉(zhuǎn)換成電壓信號輸出....

異步復(fù)位同步釋放的基本原理與代碼舉例
異步復(fù)位同步釋放是指復(fù)位信號是異步有效的,即復(fù)位的發(fā)生與clk無關(guān)。后半句“同步釋放”是指復(fù)位信號的....

如何進(jìn)行二進(jìn)制數(shù)轉(zhuǎn)BCD
二進(jìn)制(binary)在數(shù)學(xué)和數(shù)字電路中指以2為基數(shù)的記數(shù)系統(tǒng),以2為基數(shù)代表系統(tǒng)是二進(jìn)位制的。這一....
