靜態(tài)時序分析是一種驗證方法,其基本前提是同步邏輯設計(異步邏輯設計需要制定時鐘相對關系和最大路徑延時等,這個后面會說)。靜態(tài)時序分析僅關注時序間的相對關系,而不是評估邏輯功能(這是仿真和邏輯分析干的活?。?。無需用向量(激勵)去激活某個路徑,分析工具會對所有的時序路徑進行錯誤分析,能處理百萬門級的設計,分析速度比時序仿真工具塊幾個數(shù)量級。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
仿真
+關注
關注
52文章
4283瀏覽量
135807 -
邏輯
+關注
關注
2文章
834瀏覽量
29786 -
時序
+關注
關注
5文章
397瀏覽量
37946
發(fā)布評論請先 登錄
相關推薦
熱點推薦
VIVADO時序約束及STA基礎
時序約束的目的就是告訴工具當前的時序狀態(tài),以讓工具盡量優(yōu)化時序并給出詳細的分析報告。一般在行為仿
同步電路設計中靜態(tài)時序分析的時序約束和時序路徑
同步電路設計中,時序是一個主要的考慮因素,它影響了電路的性能和功能。為了驗證電路是否能在最壞情況下滿足時序要求,我們需要進行靜態(tài)時序
發(fā)表于 06-28 09:35
?1471次閱讀

靜態(tài)時序分析在高速 FPGA設計中的應用
介紹了采用STA (靜態(tài)時序分析)對FPGA (現(xiàn)場可編程門陣列)設計進行時序驗證的基本原理,并介紹了幾種與STA相關聯(lián)的時序
發(fā)表于 05-27 08:58
?70次下載

靜態(tài)時序分析:如何編寫有效地時序約束(二)
靜態(tài)時序或稱靜態(tài)時序驗證,是電子工程中,對數(shù)字電路的時序進行計算、預計的工作流程,該流程不需要通過輸入激勵的方式進行仿真。
正點原子FPGA靜態(tài)時序分析與時序約束教程
靜態(tài)時序分析是檢查芯片時序特性的一種方法,可以用來檢查信號在芯片中的傳播是否符合時序
發(fā)表于 11-11 08:00
?66次下載

評論