高速數(shù)字電路的仿真
介紹了專用于高速數(shù)字電路的仿真工具Hyperlynx,并使用它對(duì)高速數(shù)字電路中的阻抗匹配、傳輸線長度
2009-03-20 14:11:39
1649 
本文介紹了EDA技術(shù)主要特點(diǎn)和功能,并對(duì)將EDA技術(shù)引入到數(shù)字電路設(shè)計(jì)工作方案進(jìn)行了探討。##EDA技術(shù)在數(shù)字系統(tǒng)中應(yīng)用以基于AlteraEPM7128SLC84-15芯片和MAX PlusII 10.0軟件平臺(tái)數(shù)字鐘設(shè)計(jì)為例,討論EDA技術(shù)在數(shù)字系統(tǒng)中具體應(yīng)用。
2014-01-24 14:38:14
4020 
本帖最后由 lee_st 于 2017-11-30 12:35 編輯
講授內(nèi)容EDA設(shè)計(jì)方法學(xué);Verilog HDL語言;數(shù)字電路與系統(tǒng)設(shè)計(jì);高級(jí)描述語言及工具使用;
2017-11-30 12:33:55
講授內(nèi)容EDA設(shè)計(jì)方法學(xué);Verilog HDL語言;數(shù)字電路與系統(tǒng)設(shè)計(jì);高級(jí)描述語言及工具使用;
2017-11-30 12:36:07
講授內(nèi)容EDA設(shè)計(jì)方法學(xué);Verilog HDL語言;數(shù)字電路與系統(tǒng)設(shè)計(jì);高級(jí)描述語言及工具使用;
2017-11-30 12:38:44
本帖最后由 lee_st 于 2017-11-30 12:42 編輯
講授內(nèi)容EDA設(shè)計(jì)方法學(xué);Verilog HDL語言;數(shù)字電路與系統(tǒng)設(shè)計(jì);高級(jí)描述語言及工具使用;
2017-11-30 12:41:35
講授內(nèi)容EDA設(shè)計(jì)方法學(xué);Verilog HDL語言;數(shù)字電路與系統(tǒng)設(shè)計(jì);高級(jí)描述語言及工具使用;
2017-11-30 12:44:09
講授內(nèi)容EDA設(shè)計(jì)方法學(xué);Verilog HDL語言;數(shù)字電路與系統(tǒng)設(shè)計(jì);高級(jí)描述語言及工具使用;
2017-11-30 12:46:17
講授內(nèi)容EDA設(shè)計(jì)方法學(xué);Verilog HDL語言;數(shù)字電路與系統(tǒng)設(shè)計(jì);高級(jí)描述語言及工具使用;
2017-11-30 12:48:48
Verilog數(shù)字系統(tǒng)設(shè)計(jì)十二復(fù)雜數(shù)字電路設(shè)計(jì)2文章目錄Verilog數(shù)字系統(tǒng)設(shè)計(jì)十二前言一、什么是FIFO控制器?二、編程1.要求:2.設(shè)計(jì)思路:3.FIFO控制器實(shí)現(xiàn):總結(jié)前言隨著人工智能
2022-02-09 07:23:50
、韓國、美國等區(qū)域應(yīng)用很普遍。本文簡要地介紹國內(nèi)數(shù)字電路設(shè)計(jì)普遍使用的Verilog語言。verilog是什么。Verilog HDL是一種硬件描述語言,以文本形式來描述數(shù)字系統(tǒng)硬件的結(jié)構(gòu)和行為的語言
2021-07-26 06:39:56
數(shù)字電路-數(shù)字時(shí)鐘電路設(shè)計(jì) 希望大家喜歡。
2016-12-06 09:46:39
兩種類型,這里又以CMOS集成數(shù)字電路為主,因它功耗低、工作電壓范圍寬、扇出能力強(qiáng)和售價(jià)低等,很適合電子愛好者選用?! ?b class="flag-6" style="color: red">介紹應(yīng)用時(shí),以實(shí)用為主,特別介紹一些家電產(chǎn)品和娛樂產(chǎn)品中的數(shù)字電路。這樣可使
2018-08-28 15:36:27
數(shù)字電路設(shè)計(jì)與Verilog HDL
2015-07-16 16:21:19
在數(shù)字電子技術(shù)基礎(chǔ)課程中,數(shù)字電路設(shè)計(jì)的數(shù)學(xué)基礎(chǔ)是布爾函數(shù),并利用卡諾圖進(jìn)行化簡??ㄖZ圖只適用于輸入比較少的邏輯函數(shù)的化簡。數(shù)字電路的設(shè)計(jì)方法是:組合電路設(shè)計(jì):提出問題→確定邏輯關(guān)系→列真值表→邏輯
2019-02-27 11:55:00
答案,以助你在電路設(shè)計(jì)軟件學(xué)習(xí)之路上更進(jìn)一步。騷年,抱著以上的疑問,一起來看看吧。在電子設(shè)計(jì)輔助軟件中,Protel是最常用的軟件,新版本的Protel軟件增加了電路仿真功能,能夠?qū)υO(shè)計(jì)的電路進(jìn)行模擬
2019-09-24 07:30:00
FPGA CPLFPGA CPLD 數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享摘要:在數(shù)字電路的設(shè)計(jì)中,時(shí)序設(shè)計(jì)是一個(gè)系統(tǒng)性能的主要標(biāo)志,在高層次設(shè)計(jì)方法中,對(duì)時(shí)序控制的抽象度也相應(yīng)
2012-08-11 10:17:18
在數(shù)字電路的設(shè)計(jì)中,時(shí)序設(shè)計(jì)是一個(gè)系統(tǒng)性能的主要標(biāo)志,在高層次設(shè)計(jì)方法中,對(duì)時(shí)序控制的抽象度也相應(yīng)提高,因此在設(shè)計(jì)中較難把握,但在理解RTL電路時(shí)序模型的基礎(chǔ)上,采用合理的設(shè)計(jì)方法在設(shè)計(jì)復(fù)雜數(shù)字系統(tǒng)
2012-03-05 16:33:30
FPGACPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享
2012-08-07 21:46:49
Perl語言在電路設(shè)計(jì)中的應(yīng)用實(shí)用提取和報(bào)表語言是由Perl語言在電路設(shè)計(jì)中的應(yīng)用 開發(fā)并不斷更新,用于Perl語言在電路設(shè)計(jì)中的應(yīng)用 環(huán)境下編程的一種模塊化的、可擴(kuò)展的高級(jí)語言。在集成電路后端
2012-01-11 15:19:01
關(guān)于數(shù)字電路設(shè)計(jì)的一些經(jīng)驗(yàn)
2015-03-17 21:27:38
基本的了解,自己買了更詳細(xì)的夏聞?dòng)畹臅?,如果有誰需要電子稿的我可以發(fā)給他,留郵箱Verilog的語法覆蓋的方面比C語言更加多,可使用的靈活性更強(qiáng),一定要貫徹的是數(shù)字電路的設(shè)計(jì),不要用C語言的思想來做三
2016-09-02 19:13:29
數(shù)據(jù)的數(shù)字電路。從整體上看,數(shù)字電路可以分為組合邏輯電路和時(shí)序邏輯電路兩大類。一、數(shù)字電路的發(fā)展與分類 從前面的介紹,大家已經(jīng)了解到數(shù)字電路是以二值數(shù)字邏輯為基礎(chǔ)的,其工作信號(hào)是離散的數(shù)字信號(hào)。電路
2009-04-06 23:45:00
求一款基于VHDL的異步串行通信電路設(shè)計(jì)分享
2021-04-08 06:16:42
分享一款不錯(cuò)的基于可編程邏輯器件PLD的數(shù)字電路設(shè)計(jì)方案
2021-04-30 06:34:54
華為《高速數(shù)字電路設(shè)計(jì)教材》這本書是專門為電路設(shè)計(jì)工程師寫的。主要描述模擬電路原理在高速數(shù)字電路設(shè)計(jì)中的分析應(yīng)用
2014-09-01 23:09:11
華為《高速數(shù)字電路設(shè)計(jì)教材》這本書是專門為電路設(shè)計(jì)工程師寫的。主要描述模擬電路原理在高速數(shù)字電路設(shè)計(jì)中的分析應(yīng)用
2014-09-01 23:20:19
FPGA芯片是由哪些部分組成的?如何去實(shí)現(xiàn)一種基于FPGA芯片的可重構(gòu)數(shù)字電路設(shè)計(jì)?
2021-11-05 08:38:57
射頻和數(shù)字電路設(shè)計(jì)的區(qū)別是什么?
2021-05-18 06:05:19
;MMICAD等。下面簡單介紹前三個(gè)軟件。 (1)SPICE:由美國加州大學(xué)推出的電路分析仿真軟件,現(xiàn)在用得較多的是PSPICE6.2,在同類產(chǎn)品中是功能最為強(qiáng)大的模擬和數(shù)字電路混合仿真 EDA軟件
2018-10-17 11:48:12
設(shè)計(jì)工具軟件、數(shù)字電路系統(tǒng)設(shè)計(jì)實(shí)踐”的體系結(jié)構(gòu)編寫。為了讓讀者更容易掌握Verilog HDL知識(shí),本書在介紹數(shù)字電路設(shè)計(jì)的過程中列舉了Verilog HDL的很多例程,并假定讀者沒有任何數(shù)字邏輯
2022-04-19 14:40:04
怎么實(shí)現(xiàn)基于可編程邏輯器件的數(shù)字電路設(shè)計(jì)?
2021-05-06 08:36:18
大家好,我是電子愛好者新手,現(xiàn)在想學(xué)點(diǎn)數(shù)字電路設(shè)計(jì)。剛把數(shù)字電路這么課程學(xué)完。我想學(xué)電路設(shè)計(jì),不知道如何下手。比如FPGA什么的,這些都怎么開始學(xué)習(xí)啊。請(qǐng)知情者指點(diǎn)下。謝謝
2013-08-02 08:17:31
數(shù)字集成電路設(shè)計(jì)ASIC設(shè)計(jì)/驗(yàn)證經(jīng)驗(yàn);2.熟悉邏輯/時(shí)序電路的原理和設(shè)計(jì);3.精通verilog語言;熟練使用Cadence,Modelsim,NC-Verilog,DC等設(shè)計(jì)驗(yàn)證工具;4.有較強(qiáng)的責(zé)任心
2015-02-27 10:52:58
及基本邏輯器件的硬件描述語言引入各個(gè)章節(jié)中?!缎戮?b class="flag-6" style="color: red">數(shù)字電路與數(shù)字邏輯》可作為高等院校計(jì)算機(jī)、電子、通信、自動(dòng)化、機(jī)電一體化等專業(yè)本科和專科的教材,也可作為自學(xué)考試和從事電子技術(shù)工程人員的自學(xué)用書。注 本資料來源于網(wǎng)絡(luò)資源 出處電子愛好者論壇
2018-10-28 21:36:01
請(qǐng)求大佬分享一款用于物體探測與統(tǒng)計(jì)的電路設(shè)計(jì)
2021-04-14 06:42:37
等。下面簡單介紹前三個(gè)軟件。(1)SPICE:由美國加州大學(xué)推出的電路分析仿真軟件,現(xiàn)在用得較多的是PSPICE6.2,在同類產(chǎn)品中是功能最為強(qiáng)大的模擬和數(shù)字電路混合仿真 EDA軟件,它可以進(jìn)行
2020-06-28 10:49:47
群主好,我想請(qǐng)教數(shù)字電路的系統(tǒng)級(jí)設(shè)計(jì)驗(yàn)證工具及流程?即系統(tǒng)工程師常用的硬件描述語言,系統(tǒng)驗(yàn)證工具以及設(shè)計(jì)驗(yàn)證的基本流程,多謝!
2012-09-05 15:11:23
【簡介】本書從高速數(shù)字電路的定義談起,介紹了傳輸線的基本理論,并涉及到了如何運(yùn)用Grounding/Guard降低噪聲等內(nèi)容,還以高速數(shù)字電路電氣特性,如串?dāng)_、反射及時(shí)鐘脈沖不對(duì)稱等為例,闡述了一
2017-12-12 08:51:55
《高速數(shù)字電路設(shè)計(jì)及EMC設(shè)計(jì)》分享。
2015-08-04 11:50:33
高速數(shù)字電路設(shè)計(jì)的幾個(gè)基本概念高速數(shù)字電路設(shè)計(jì)的基本要求是什么
2021-04-27 06:19:05
基于LabVIEW的數(shù)字電路設(shè)計(jì)和仿真
數(shù)字電路設(shè)計(jì)和仿真是電子工程領(lǐng)域的基本技術(shù)。介紹了基于LabV IEW的數(shù)字電路設(shè)計(jì)和仿真的原理和方法,比較了其與專業(yè)EDA軟
2010-03-30 16:09:49
125 本書是專門為電路設(shè)計(jì)師工程師寫的
它主要描述模擬電路原理在高速數(shù)字電路設(shè)計(jì)中的分析應(yīng)用
1-3章分別介紹了模擬電路術(shù)語、邏輯門高速特性和標(biāo)準(zhǔn)高速電路測量
2010-06-23 18:02:57
64 流水線技術(shù)在高速數(shù)字電路設(shè)計(jì)中的應(yīng)用
2010-07-17 16:37:21
6 這本書是專門為電路設(shè)計(jì)工程師寫的。它主要描述了模擬電路原理在高速數(shù)字電路設(shè)計(jì)中的分析應(yīng)用。通過列舉很多的實(shí)例,作者詳細(xì)分析了一直困擾高速電路路設(shè)計(jì)工程師的鈴
2010-11-08 16:49:54
0 高速數(shù)字電路設(shè)計(jì)
關(guān)于高速數(shù)字電路的電氣特性,設(shè)計(jì)重點(diǎn)大略可分為三項(xiàng) : Ø 正時(shí) (Timing) :由于數(shù)字電路大多依據(jù)時(shí)脈信號(hào)來做信號(hào)間的同
2007-10-16 17:22:57
3406 數(shù)字電路設(shè)計(jì)
關(guān)于高速數(shù)字電路的電氣特性,設(shè)計(jì)重點(diǎn)大略可分為三項(xiàng):
正時(shí)(Timing) :由于數(shù)字電路大
2009-08-26 19:08:06
3040 基于可編程邏輯器件的數(shù)字電路設(shè)計(jì)
0 引 言
可編程邏輯器件PLD(Programmable Logic De-vice)是一種數(shù)字電路,它可以由用戶來進(jìn)行編程和進(jìn)行配置,利用它可以
2009-11-16 10:46:41
1876 
《VHDL與數(shù)字電路設(shè)計(jì)》是有盧毅、賴杰主編的,主要介紹涉及數(shù)字系統(tǒng)設(shè)計(jì)的多方面原理、技術(shù)及應(yīng)用,主要內(nèi)容有數(shù)字系統(tǒng)的基本設(shè)計(jì)思想、設(shè)計(jì)方法和設(shè)計(jì)步驟, VHDL 硬件描述語言
2011-07-11 15:54:27
0 文章介紹了數(shù)字電路設(shè)計(jì)中的信號(hào)完整性問題, 探討了振鈴、邊沿畸變、反射、地彈、串?dāng)_和抖動(dòng)等各種信號(hào)完整性問題的成因和抑制措施。針對(duì)常見的反射和串?dāng)_給出了較為詳細(xì)的分
2011-09-07 16:14:58
104 主要內(nèi)容有:第1 章實(shí)驗(yàn)基本知識(shí)、第2 章 PROTEUS 仿真軟件快速入門、第3 章數(shù)字電路基礎(chǔ)實(shí)驗(yàn)、第4 章數(shù)字電路綜合設(shè)計(jì)實(shí)驗(yàn)、 第5章VHDL 語言基礎(chǔ)、第6 章 數(shù)字電路的CPLD/FPGA 實(shí)現(xiàn)。在教
2011-09-07 16:29:53
0 高速數(shù)字電路設(shè)計(jì)及EMC設(shè)計(jì)!資料來源網(wǎng)絡(luò),如有侵權(quán),敬請(qǐng)見諒
2015-11-19 14:48:57
0 數(shù)字電路中的FPGA和verilog教程,好東西,喜歡的朋友可以下載來學(xué)習(xí)。
2016-01-18 17:44:30
42 高速數(shù)字電路設(shè)計(jì)及EMC設(shè)計(jì)(華為),下來看看。
2016-03-29 15:41:20
54 高速數(shù)字電路設(shè)計(jì)大全
2017-01-17 19:54:24
60 數(shù)字電路設(shè)計(jì)方案中DSP與FPGA的比較與選擇
2017-01-18 20:39:13
15 這本書是專門為電路設(shè)計(jì)工程師寫的。它主要描述了模擬電路原理在高速數(shù)字電路設(shè)計(jì)中的分析應(yīng)用。通過列舉很多的實(shí)例,作者詳細(xì)分析了一直困擾高速電路路設(shè)計(jì)工程師的鈴流、串?dāng)_和輻射噪音等問題。
2018-09-10 08:00:00
64 高速數(shù)字電路設(shè)計(jì)跟低速數(shù)字電路設(shè)計(jì)不同的是:他強(qiáng)調(diào)組成電路的無源部件對(duì)電路的影響。這些無源器件包括導(dǎo)線、電路板和組成數(shù)字產(chǎn)品的集成電路。在低速設(shè)計(jì)中,這些部件單純
的只是電路的一部分,根本不用多做考慮,可是在高速設(shè)計(jì)中,這些部件對(duì)電路的性能有著直接的影響。
2019-04-11 11:38:32
4423 
數(shù)字電路中學(xué)到的邏輯電路功能,使用硬件描述語言(Verilog/VHDL)描述出來,這需要設(shè)計(jì)人員能夠用硬件編程思維來編寫代碼,以及擁有扎實(shí)的數(shù)字電路功底。
2019-12-05 07:10:00
4016 
雖然在FPGA中,利用綜合工具來可以將VHDL或者Verilog代碼轉(zhuǎn)化成電路。但是作為FPGA工程師而言,在沒有綜合工具的情況下,如何設(shè)計(jì)出數(shù)字電路呢?如果已經(jīng)知道需要實(shí)現(xiàn)的功能的狀態(tài)機(jī),如何將它轉(zhuǎn)化成數(shù)字電路呢?和設(shè)計(jì)出數(shù)字電路呢?
2020-06-17 16:33:38
3746 在使用FPGA做數(shù)字電路設(shè)計(jì)的流程中,綜合是其中非常重要的一個(gè)步驟。同樣的設(shè)計(jì)源代碼,無論是VHDL或Verilog HDL,采用不同的綜合工具綜合會(huì)產(chǎn)生不同的結(jié)果。
2020-07-24 15:47:00
2351 
數(shù)字電路作為一門專業(yè)基礎(chǔ)課,除了介紹數(shù)字電路的理論知識(shí)外,更需要通過配套的實(shí)驗(yàn)平臺(tái)將理論知識(shí)和實(shí)踐環(huán)節(jié)相結(jié)合,培養(yǎng)學(xué)生的動(dòng)手能力和實(shí)踐創(chuàng)新能力。
2020-08-16 12:03:45
8570 
在當(dāng)今電子技術(shù)行業(yè)發(fā)展過程中,對(duì)高速電路數(shù)字設(shè)計(jì)十分關(guān)注,高速數(shù)字電路是利用多個(gè)電子元件組成的,可以讓計(jì)算機(jī)高速數(shù)字電路技術(shù)進(jìn)一步提高,因此在計(jì)算機(jī)中使用高速數(shù)字電路設(shè)計(jì)技術(shù)也就更加普遍。
2020-08-21 17:41:10
4223 本文檔的主要內(nèi)容詳細(xì)介紹的是Verilog教程之Verilog HDL數(shù)字集成電路設(shè)計(jì)方法和基礎(chǔ)知識(shí)課件
2020-12-09 11:24:19
53 在現(xiàn)階段,作為設(shè)計(jì)人員熟練掌握 Verilog HDL程序設(shè)計(jì)的多樣性和可綜合性,是至關(guān)重要的。作為數(shù)字集成電路的基礎(chǔ),基本數(shù)字邏輯電路的設(shè)計(jì)是進(jìn)行復(fù)雜電路的前提。本章通過對(duì)數(shù)字電路中基本邏輯電路的erilog HDL程序設(shè)計(jì)進(jìn)行講述,掌握基本邏輯電路的可綜合性設(shè)計(jì),為具有特定功能的復(fù)雜電路的設(shè)計(jì)打下基礎(chǔ)
2020-12-09 11:24:00
37 高速數(shù)字電路設(shè)計(jì)-華為
2021-04-21 15:45:08
0 華為高速數(shù)字電路設(shè)計(jì)教材資源下載
2021-06-04 11:06:00
102 1. 前言 在數(shù)字電路課程中,老師在講組合邏輯的時(shí)候,一般都會(huì)講競爭與冒險(xiǎn)。sky當(dāng)時(shí)也聽的云里霧里,沒有想清楚如下問題: 1) 競爭與冒險(xiǎn)究竟是什么東西?有啥物理現(xiàn)象? 2) 在數(shù)字電路設(shè)計(jì)中
2021-08-09 14:43:08
4078 
知乎上刷到一個(gè)問題,問性能最強(qiáng)的編程語言是什么?看到高贊回答到是Verilog,然后在評(píng)論區(qū)就引發(fā)了一場Verilog到底算不算編程語言的爭論,我覺得比較有意思,所以就也打算嘮嘮這個(gè)事情。 趁著最近
2021-08-23 14:30:49
6909 FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.(電源技術(shù)發(fā)展怎么樣)-FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享? ? ? ? ? ? ? ? ? ??
2021-09-18 10:58:03
52 、韓國、美國等區(qū)域應(yīng)用很普遍。本文簡要地介紹國內(nèi)數(shù)字電路設(shè)計(jì)普遍使用的Verilog語言。verilog是什么。Verilog HDL是一種硬件描述語言,以文本形式來描述數(shù)字系統(tǒng)硬件的結(jié)構(gòu)和行為的語言
2021-11-06 09:05:57
15 的,呵呵。我們這里只討論數(shù)字電路設(shè)計(jì)。實(shí)際上就是如何把我們從課堂上學(xué)到的邏輯電路使用原理圖(很少有人用這個(gè)拉),或者硬件描述語言(Verilog/VHDL)來實(shí)現(xiàn),或許...
2021-11-06 11:36:01
19 Verilog數(shù)字系統(tǒng)設(shè)計(jì)十二復(fù)雜數(shù)字電路設(shè)計(jì)2文章目錄Verilog數(shù)字系統(tǒng)設(shè)計(jì)十二前言一、什么是FIFO控制器?二、編程1.要求:2.設(shè)計(jì)思路:3.FIFO控制器實(shí)現(xiàn):總結(jié)前言 隨著人工智能
2021-12-05 15:51:04
9 筆試時(shí)也很常見。[例1] 一個(gè)簡單的狀態(tài)機(jī)設(shè)計(jì)--序列檢測器序列檢測器是時(shí)序數(shù)字電路設(shè)計(jì)中經(jīng)典的教學(xué)范例,下面我們將用Verilog HDL語言來描述、仿真、并實(shí)現(xiàn)它。序列檢測器的邏輯功能...
2021-12-17 18:28:40
16 本書系統(tǒng)地介紹了數(shù)字電路的基礎(chǔ)知識(shí),組合和時(shí)序電路的分析、設(shè)計(jì)方法,使讀者對(duì)數(shù)字系統(tǒng)的構(gòu)成及描述有較深入的了解,達(dá)到在具有較堅(jiān)實(shí)的數(shù)字電路和數(shù)字系統(tǒng)理論知識(shí)的基礎(chǔ)上,獨(dú)立使用可編程邏輯器件、其他
2022-06-06 16:54:09
12 實(shí)用電子電路設(shè)計(jì)與調(diào)試數(shù)字電路教材資料免費(fèi)下載。
2022-04-07 14:46:38
40 黑魔書 351頁- 高速數(shù)字設(shè)計(jì)PDF版,華為內(nèi)部數(shù)字電路設(shè)計(jì)教材
2022-06-08 14:33:25
0 高速數(shù)字電路設(shè)計(jì)教材-華為
2022-06-13 14:55:54
0 數(shù)字電路設(shè)計(jì)是數(shù)字電路最為關(guān)鍵及重要的一步,今天我們將從各個(gè)流程為大家介紹完整的數(shù)字電路設(shè)計(jì)!
2022-07-10 17:14:16
9335 HDLBits 是一組小型電路設(shè)計(jì)習(xí)題集,使用 Verilog/SystemVerilog 硬件描述語言 (HDL) 練習(xí)數(shù)字硬件設(shè)計(jì)~
2022-08-31 09:06:59
2676 眼圖醫(yī)生(Eye Doctor)是力科于2006年推出的用于高速串行數(shù)字電路設(shè)計(jì)的強(qiáng)大工具,包括了虛擬探測(virtual probing)與接收端均衡(receiver equalization
2022-09-30 09:08:41
2349 Verilog HDL是一種用于數(shù)字系統(tǒng)設(shè)計(jì)的語言。用Verilog HDL描述的電路設(shè)計(jì)就是該電路的Verilog HDL模型也稱為模塊。Verilog HDL既是一種行為描述的語言也是一種結(jié)構(gòu)
2023-05-22 15:52:42
1538 
Verilog HDL是一種用于數(shù)字系統(tǒng)設(shè)計(jì)的語言。用Verilog HDL描述的電路設(shè)計(jì)就是該電路的Verilog HDL模型也稱為模塊。Verilog HDL既是一種行為描述的語言也是一種結(jié)構(gòu)
2023-05-22 15:53:23
1468 
Verilog 是一種用于數(shù)字邏輯電路設(shè)計(jì)的硬件描述語言,可以用來進(jìn)行數(shù)字電路的仿真驗(yàn)證、時(shí)序分析、邏輯綜合。
2023-06-10 10:04:44
2658 
?? ? ? ? 這本書是專門為電路設(shè)計(jì)工程師寫的。它主要描述了模擬電路原理在高速數(shù)字電路設(shè)計(jì)中 的分析應(yīng)用。通過列舉很多的實(shí)例,作者詳細(xì)分析了一直困擾高速電路路設(shè)計(jì)工程師的鈴流、串 擾和輻射噪音等
2023-08-17 16:57:35
1 數(shù)字電路用什么儀器測試? 數(shù)字電路測試是數(shù)字電路設(shè)計(jì)的重要環(huán)節(jié)。它是驗(yàn)證數(shù)字電路功能是否按照所期望的方式工作的過程。在數(shù)字電路測試過程中,要使用一些專門的儀器來驗(yàn)證電路是否按照設(shè)計(jì)預(yù)期的方式工作
2023-09-19 16:33:13
2126 高速數(shù)字電路設(shè)計(jì)
2022-12-30 09:22:18
23 高速數(shù)字電路設(shè)計(jì)教材-華為
2022-12-30 09:22:18
54 電子發(fā)燒友網(wǎng)站提供《FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.pdf》資料免費(fèi)下載
2023-11-21 11:03:12
5 數(shù)字電路設(shè)計(jì)的仿真驗(yàn)證流程是確保設(shè)計(jì)能夠正確運(yùn)行的重要步驟之一。在現(xiàn)代電子設(shè)備中,數(shù)字電路被廣泛應(yīng)用于各種應(yīng)用領(lǐng)域,如計(jì)算機(jī)、通信設(shè)備、汽車電子等等。因此,設(shè)計(jì)師必須通過仿真驗(yàn)證來確保電路能夠按照
2024-01-02 17:00:43
3470 Verilog語言是一種硬件描述語言(HDL),用于描述數(shù)字邏輯電路和系統(tǒng)。它是一種非常強(qiáng)大且廣泛使用的語言,在數(shù)字電路設(shè)計(jì)中扮演著重要的角色。其中, inout 是Verilog中的一種信號(hào)類型
2024-02-23 10:15:48
4944 Verilog是一種硬件描述語言,用于描述數(shù)字電路的行為和結(jié)構(gòu)。與其他編程語言相比,Verilog具有與硬件緊密結(jié)合的特點(diǎn),因此其接口機(jī)制也有一些與眾不同之處。本文將詳細(xì)介紹Verilog與其他編程
2024-02-23 10:22:37
1488 使用Verilog進(jìn)行數(shù)字電路設(shè)計(jì)是一個(gè)復(fù)雜但有序的過程,它涉及從概念設(shè)計(jì)到實(shí)現(xiàn)、驗(yàn)證和優(yōu)化的多個(gè)階段。以下是一個(gè)基本的步驟指南,幫助你理解如何使用Verilog來設(shè)計(jì)數(shù)字電路: 1. 明確設(shè)計(jì)需求
2024-12-17 09:47:12
1861 在現(xiàn)代電子設(shè)計(jì)自動(dòng)化(EDA)領(lǐng)域,Verilog作為一種硬件描述語言,已經(jīng)成為數(shù)字電路設(shè)計(jì)和驗(yàn)證的標(biāo)準(zhǔn)工具。它允許設(shè)計(jì)師以高級(jí)抽象的方式定義電路的行為和結(jié)構(gòu),從而簡化了從概念到硅片的整個(gè)設(shè)計(jì)流程
2024-12-17 09:53:28
1690 文本形式描述電路的行為和結(jié)構(gòu)。 并行性和并發(fā)性 :數(shù)字電路編程語言支持并行和并發(fā)操作的描述,這是數(shù)字電路設(shè)計(jì)中的基本特性。 模塊化 :這些語言支持模塊化設(shè)計(jì),允許設(shè)計(jì)師將復(fù)雜的電路分解為更小、更易于管理的部分。 仿真和驗(yàn)證 :數(shù)字電路
2025-01-24 09:39:18
1480 本文介紹了數(shù)字電路設(shè)計(jì)中“前端”和“后端”的區(qū)別。 數(shù)字電路設(shè)計(jì)中“前端”和“后端”整個(gè)過程可類比蓋一棟大樓:前端好比建筑師在圖紙上進(jìn)行功能和布局的抽象設(shè)計(jì),后端則是工程隊(duì)把圖紙變成實(shí)體建筑的過程
2025-02-12 10:09:55
1502
評(píng)論