DSP與FPGA設(shè)計的跟蹤伺服運動控制技術(shù)
摘 要: 在分析光電跟蹤伺服系統(tǒng)特點的基礎(chǔ)上,以TI公司DSP芯片TMS320F2812作為主控制芯片,采用FPGA進(jìn)行邏
2010-05-15 18:22:52
1418 
本文介紹了集中式插入法幀同步系統(tǒng)的原理,分析了幀同步系統(tǒng)的工作流程。采用模塊化的設(shè)計思想,利用VHDL設(shè)計了同步參數(shù)可靈活配置的幀同步系統(tǒng),闡述了關(guān)鍵部件的設(shè)計方法,提出了一種基于FPGA的幀同步系統(tǒng)設(shè)計方案。
2013-11-11 13:36:01
4359 
高速處理能力實現(xiàn)控制算法,與外界通信采用STM32和CAN總線技術(shù),系統(tǒng)穩(wěn)定可靠,另外,將設(shè)計好的FPGA程序或是C程序進(jìn)行封裝,系統(tǒng)的可移植性強(qiáng)。 如今,運動控制正朝著高速度、高精度、開放式的方向發(fā)展,從而對執(zhí)行部件提出了更高的要求。過去的運動控制器主要是基于單片機(jī)
2021-03-24 14:50:52
8072 
FPGA的設(shè)計流程就是利用EDA開發(fā)軟件和編程工具對FPGA芯片進(jìn)行開發(fā)的過程。FPGA的開發(fā)流程一般包括功能定義、設(shè)計輸入、功能仿真、綜合優(yōu)化、綜合后仿真、實現(xiàn)與布局布線、時序仿真與驗證、板級仿真
2023-12-31 21:15:31
工作起來,實現(xiàn)高覆蓋率的邏輯節(jié)點的翻轉(zhuǎn),讓其按照規(guī)定的功能工作。因此本研究工作的關(guān)鍵在如何進(jìn)行FPGA電路的程序配置?! ? FPGA設(shè)計流程 完整的FPGA 設(shè)計流程包括邏輯電路設(shè)計輸入、功能仿真
2011-09-13 09:22:08
,能較好地反映芯片的實際工作情況。由于不同芯片的內(nèi)部延時不一樣,不同的布局布線方案也給延時帶來不同的影響。因此在布局布線后,通過對系統(tǒng)和各個模塊進(jìn)行時序仿真,分析其時序關(guān)系,估計系統(tǒng)性能,以及檢查
2020-11-30 16:22:59
針對遙感系統(tǒng)的工作環(huán)境特點、待處理信號的頻譜特征以及系統(tǒng)信噪比等要求,綜合比較多種信號采集系統(tǒng)方案的優(yōu)缺點,本文提出了一種基于FPGA的激光多普勒測振計信號采集與處理系統(tǒng)的設(shè)計方案,該方案可以實現(xiàn)光
2019-06-24 07:16:30
SoC面臨的挑戰(zhàn)是什么采用FPGA方案進(jìn)行數(shù)字顯示系統(tǒng)設(shè)計有什么特性?
2021-04-29 06:24:26
就已經(jīng)出現(xiàn),隨著FPGA芯片價格的不斷降低,其在工業(yè)領(lǐng)域的應(yīng)用正在飛速發(fā)展,采用FPGA來實現(xiàn)SVPWM調(diào)制算法也將層出不窮2. 系統(tǒng)任務(wù)分析及實現(xiàn)SVPWM調(diào)制算法相對比較復(fù)雜,在完成系統(tǒng)控制任務(wù)
2022-01-20 09:34:26
與CPU時鐘間的交互使用,應(yīng)采用握手信號實現(xiàn)。功能仿真在VERIBEST99 FPGA DESIGNVIEW環(huán)境下進(jìn)行。仿真時首先要對PCI Core進(jìn)行配置訪問,配置PCI Core內(nèi)部配置寄存器
2019-05-08 07:00:46
使用LabVIEW FPGA 模塊和可重新配置I/O 設(shè)備開發(fā)測量與控制應(yīng)用通過使用LabVIEW FPGA 模塊和可重新配置I/O(RIO)硬件,NI 為您提供了一種直觀可用的解決方案,它可以將
2009-07-23 08:15:57
摘要:本文介紹了一種基于鋰電池組均衡充電保護(hù)板的設(shè)計方案。方案采用單節(jié)鋰電池保護(hù)芯片設(shè)計電池保護(hù)板,對任意串聯(lián)數(shù)的成組鋰電池進(jìn)行過充、過放、過流、短路保護(hù),充電過程中實現(xiàn)整組電池均衡充電。在
2018-09-28 16:20:34
中流行的一種并行傳輸新技術(shù),其核心思想是將整個可用頻帶分割成多個正交子信道,將待傳輸?shù)母咚俅写a流并行地調(diào)制在這些子信道載波上。主要研究利用三種不同的導(dǎo)頻圖案對OFDM水聲通信信道進(jìn)行估計,并通過仿真
2009-09-19 09:28:26
的研究基于安卓系統(tǒng)手機(jī)WiFi的家用智能遙控器開發(fā)基于ColdFire平臺進(jìn)行開發(fā)的Wi-Fi電話設(shè)計方案簡述基于WIFI技術(shù)的物聯(lián)網(wǎng)智能空調(diào)的應(yīng)用方案基于WIFI技術(shù)的井下無線調(diào)度通信系統(tǒng)的實現(xiàn)方案系統(tǒng)
2014-12-13 15:26:40
在數(shù)控行業(yè),經(jīng)常會用到運動控制器,下面介紹一種基于MCX514的四軸運動控制器設(shè)計方案,為其它技術(shù)開發(fā)人員提供一些參考,方案整體的架構(gòu)如下圖所示:四軸運動控器通過網(wǎng)絡(luò)通信,可同時控制四個運動軸,運動
2017-09-22 16:24:58
大規(guī)模集成電路的迅速發(fā)展,機(jī)器視覺技術(shù)得到了廣泛的應(yīng)用研究,取得了巨大的經(jīng)濟(jì)與社會效益。機(jī)器視覺系統(tǒng)主要由3部分組成:圖像的獲取、圖像的處理和分析、輸出或顯示。本文介紹了基于FPGA的一種機(jī)器視覺系統(tǒng),該系統(tǒng)采用
2019-05-05 08:30:00
FPGA開發(fā)環(huán)境中實現(xiàn)了QAM 信號的全數(shù)字化解調(diào),并進(jìn)行仿真。該全數(shù)字QAM解調(diào)器方案采用了載波相位和符號定時的...
2021-07-27 06:38:51
分享一款不錯的采用FPGA的集群通信移動終端設(shè)計方案
2021-05-25 06:32:04
本文以星載測控系統(tǒng)為背景,提出了一種基于 Actel Flash FPGA的高可靠設(shè)計方案。采用不易發(fā)生單粒子翻轉(zhuǎn)的 flash FPGA芯片,結(jié)合 FPGA內(nèi)部的改進(jìn)型三模冗余、分區(qū)設(shè)計和降級重構(gòu),實現(xiàn)了高實時、高可靠的系統(tǒng)。
2021-05-10 06:58:47
利用FPGA的無線通信收發(fā)模塊設(shè)計方案[hide][/hide]
2009-11-26 10:25:56
存儲器單元,占總的快存儲器數(shù)量的21%。搜索到的最佳運動矢量(0,-7),由前兩步的搜索結(jié)果可知其完全正確。4 結(jié)束語本文中采用FPGA設(shè)計的運動估計方案無論在搜索速度,資源利用還是時序控制上都具有
2015-02-09 15:00:13
和ASIC中實現(xiàn)的硬核IP等。圖1即使如此,通用嵌入式系統(tǒng)也很難滿足現(xiàn)代設(shè)計需求。多芯片解決方案實現(xiàn)起來相對容易一些,但是成本高,缺乏設(shè)計人員所要求的靈活性以及性能/功耗指標(biāo)。采用了軟核處理器的單芯片
2021-07-12 08:00:00
,基于ARINC664規(guī)范第7部分,提出符合該規(guī)范的基于FPGA的AFDX端系統(tǒng)協(xié)議芯片和相應(yīng)AFDX端系統(tǒng)板卡的設(shè)計方案,并給出關(guān)鍵模塊的具體實現(xiàn);通過對端系統(tǒng)協(xié)議芯片進(jìn)行測試驗證,證明該端系統(tǒng)協(xié)議芯片
2010-05-13 09:09:08
的功能。3 結(jié)束語基于FPGA 芯片設(shè)計了分辨率為480 × RGB × 640的真彩色OLED 顯示屏的驅(qū)動電路,在傳統(tǒng)的子場原理和脈寬調(diào)制占空比實現(xiàn)灰度的基礎(chǔ)上,對其進(jìn)行優(yōu)化,采用R、G、B 單基色
2017-02-07 18:11:25
26期摘 要:對于采用信道編碼技術(shù)進(jìn)行糾錯的系統(tǒng),只能糾正隨機(jī)錯誤,無法解決突發(fā)錯誤的問題。詳細(xì)闡述了一種基于漢明碼的交織編碼技術(shù),并以FPGA為平臺進(jìn)行了實現(xiàn)與仿真。仿真結(jié)果表明該交織編碼技術(shù)可以
2018-05-11 14:09:54
上學(xué)時做的變頻器設(shè)計方案,利用simulink仿真,基于FPGA的變頻器設(shè)計方案。
2014-09-10 10:40:12
,死區(qū)時間可預(yù)置,并具有閉環(huán)調(diào)節(jié)功能等特點。整個電路通過FPGA芯片實現(xiàn),采用硬件描述語言(VHDL)與原理圖輸入相結(jié)合的方法,完成了整個功能模塊的設(shè)計,使得控制系統(tǒng)更加簡單可靠。對所設(shè)計的控制器進(jìn)行
2019-06-21 07:53:14
此提供了新的解決方案。IP核(IP Core)是具有特定電路功能的硬件描述語言程序,可較方便地進(jìn)行修改和定制,以提高設(shè)計效率[3]。本文研究了基于FPGA的數(shù)據(jù)采集控制器IP 核的設(shè)計方案和實現(xiàn)方法,該IP核既可以應(yīng)用在獨立IC芯片上,還可作為合成系統(tǒng)的子模塊直接調(diào)用,實現(xiàn)IP核的復(fù)用。
2019-07-09 07:23:09
及功能得到了廣泛的應(yīng)用。 本研究中雷達(dá)模塊采用雷達(dá)ⅣS.148,利用集成電路產(chǎn)生三角波,驅(qū)動其發(fā)射信號。在處理雷達(dá)混頻輸出信號時,利用芯片ADS7890進(jìn)行對其進(jìn)行快速模/數(shù)轉(zhuǎn)換ADS7890模數(shù)轉(zhuǎn)換
2021-12-27 17:08:50
加速度計是一種應(yīng)用十分廣泛的慣性傳感器,它可以用來測量運動系統(tǒng)的加速度。目前的加速度計大多采用微機(jī)電技術(shù)(MEMS)進(jìn)行設(shè)計和制造的微型加速度計,由于采用了微機(jī)電技術(shù),其設(shè)計尺寸大大縮小,一個
2020-11-25 06:17:24
基于CH365和MCX314As運動控制器實現(xiàn)運動控制卡的設(shè)計方案
2021-01-07 07:28:55
。運動控制器采用DSP與FPGA芯片作為主控芯片,主要包括DSP模塊、FPGA模塊、FPGA外圍電路模塊和數(shù)字量輸入輸出接口模塊?! ?b class="flag-6" style="color: red">采用基于DSP與FPGA的運動控制器,能夠?qū)崟r完成復(fù)雜的軌跡運算
2009-09-19 09:43:00
基于STM32的便攜體檢裝置的設(shè)計與實現(xiàn)基于STM32的電能質(zhì)量檢測技術(shù)研究基于STM32的EMS液晶顯示觸摸屏設(shè)計方案STM32的曼徹斯特編譯碼系統(tǒng)設(shè)計STM32微控制器中采用DMA實現(xiàn)方波的產(chǎn)生和捕獲
2018-09-05 16:41:46
利用20 kHz、30 kHz配合50 kHz的ADC對31351 Hz的信號采樣并進(jìn)行頻率估計,其結(jié)果偏差僅為0.01 Hz,證明了方法的正確性。最后使用Zynq對算法進(jìn)行了實現(xiàn)及測試,測試結(jié)果表明該
2018-07-31 10:24:36
對常用的多種基于時延估計算法進(jìn)行了論述,并對具有代表性的3種TDE方法進(jìn)行了仿真,通過綜合比較揭示了各自的優(yōu)缺點,最后給出了進(jìn)一步的研究方向?!娟P(guān)鍵詞】:時延估計;;廣義互相關(guān);;聲門脈沖激勵;;聲學(xué)
2010-04-22 11:55:03
雷達(dá)系統(tǒng),研究了葉簇穿透人體微多普勒特征提取和跟蹤技術(shù)。目前對于人體微多普勒信號仿真的研究幾乎都是基于單站雷達(dá),雙站雷達(dá)人體微多普勒大小不僅與人體運動方向有關(guān),還與雙站角大小有關(guān),雙站雷達(dá)散射截面
2021-12-20 15:49:31
本文針對傳統(tǒng)實時操作系統(tǒng)內(nèi)核占用系統(tǒng)資源、影響系統(tǒng)實時性的問題,提出了用單獨的硬件電路實現(xiàn)實時操作系統(tǒng)中的系統(tǒng)調(diào)用和任務(wù)調(diào)度器的方案。重點給出了采用FPGA實現(xiàn)μC/OS-Ⅱ任務(wù)管理模塊的過程。仿真結(jié)果表明,任務(wù)管理的硬件實現(xiàn)保持了系統(tǒng)調(diào)用的正確性,同時減少了系統(tǒng)調(diào)用的執(zhí)行時間、降低了處理器系統(tǒng)開銷。
2021-04-26 06:14:59
請問一下有沒有采用EEPROM對大容量FPGA芯片數(shù)據(jù)實現(xiàn)串行加載的實際方案?
2021-04-08 06:01:39
本文介紹了采用Xilinx公司的Spartan-3 FPGA實現(xiàn)通用視頻采集系統(tǒng)的設(shè)計方案。
2021-06-08 06:34:30
本文針對一種產(chǎn)生準(zhǔn)單輸入跳變測試序列的低功耗測試生成器的缺點提出了改進(jìn)設(shè)計方案,并且利用EDA技術(shù)在FPGA芯片上進(jìn)行了設(shè)計實現(xiàn)。
2021-04-29 06:13:15
本文從基于FPGA平臺的專用芯片設(shè)計技術(shù)入手,分析和設(shè)計了一種摩爾斯電碼的無線通信發(fā)射模塊設(shè)計方案,并對設(shè)計進(jìn)行了仿真驗證。
2021-05-06 07:39:47
FPGA芯片上實現(xiàn)對時序與數(shù)據(jù)緩存系統(tǒng)的控制。最后針對Xiling公司的FPGA器件XQ2V3000對設(shè)計進(jìn)行了配置及仿真,從而驗證了該設(shè)計方案的可行性。
2021-06-08 06:35:41
如何用FPGA實現(xiàn)DVB碼流分析功能的嵌入式設(shè)計方案?
2021-04-28 06:19:10
快速浮_定點PID控制器FPGA的研究與實現(xiàn)提出了基于 的快速 控制器技術(shù),采用流水線運算方法,具有高速 穩(wěn)定精確的實時控制性能,實現(xiàn)了速度和資源的優(yōu)化匹配研究并分析了位置式 不同算式的特點,完成
2012-08-11 15:58:43
本文采用Verilog FPGA設(shè)計懸掛運動控制系統(tǒng)的控制器,通過輸入模塊傳送控制參數(shù),采用HDL語言編程實現(xiàn)的控制算法,驅(qū)動步進(jìn)電機(jī),對懸掛運動物體進(jìn)行精確的控制。
2021-05-06 07:11:03
平臺由墊升系統(tǒng)、行走機(jī)構(gòu)、液壓系統(tǒng)和測控系統(tǒng)4部分組成。本文主要闡述了各組成部分的結(jié)構(gòu)和功能,建立了行走機(jī)構(gòu)和液壓系統(tǒng)的數(shù)學(xué)模型,并進(jìn)行了相應(yīng)的仿真研究。本文將運載平臺的行走機(jī)構(gòu)視為一個可變結(jié)構(gòu)桁架
2009-12-02 12:51:09
大家好我是剛剛來這的實習(xí)生(拱手)。最近在看 基于FPGA的H264運動估計算法優(yōu)化與實現(xiàn) 方面的東西,他提出了一個概念:運動矢量。這是如何得到的?如何理解?有什么用?附錄原文中的一些東西:基于塊
2015-04-28 11:51:04
PCI總線特點及開發(fā)現(xiàn)狀PCI接口配置空間的實現(xiàn)求一款在PCI總線上利用FPGA技術(shù)設(shè)計PCI總線接口的設(shè)計方案
2021-04-15 06:17:20
討論了一種基于FPGA的64點FFT處理器的設(shè)計方案,輸入數(shù)據(jù)的實部和虛部均以16位二進(jìn)制數(shù)表示,采用基2DIT-FFT算法,以Altera公司的QuartusⅡ軟件為開發(fā)平臺對處理器各個的模塊進(jìn)行設(shè)計,在Stratix系列中的EP1S25型FPGA通過了綜合和仿真,運算結(jié)果正確。
2021-04-29 06:25:54
布線技術(shù)實現(xiàn)信號串?dāng)_控制的設(shè)計策略EMC的PCB設(shè)計技術(shù)CADENCE PCB設(shè)計技術(shù)方案基于高速FPGA的PCB設(shè)計技術(shù)解析高速PCB設(shè)計中的時序分析及仿真策略闡述基于Proteus軟件的單片機(jī)仿真
2014-12-16 13:55:37
控制模塊、電機(jī)驅(qū)動模塊、測速環(huán)節(jié)和直流電機(jī)組成,其中電機(jī)驅(qū)動模塊采用L298N芯片實現(xiàn),液晶顯示模塊采用LCD1602實現(xiàn)。采用模糊控制算法對直流電機(jī)轉(zhuǎn)速進(jìn)行閉環(huán)控制。通過調(diào)試,實現(xiàn)了系統(tǒng)通過4x4
2021-09-07 09:31:34
了載波頻率偏移(CFOs)的步長估計模型,對模型的穩(wěn)定性、步長參數(shù)和CFOs的估計誤差等進(jìn)行研究,并進(jìn)行了MATLAB仿真。VHDL程序在電路板上運行的實驗結(jié)果表明:在±3σ估計變化區(qū)間內(nèi),移動速度為
2010-04-23 11:30:55
標(biāo)志著進(jìn)入第三周期。等效時間采樣技術(shù)的原理作用及采用FPGA器件實現(xiàn)系統(tǒng)的設(shè)計圖4 波形仿真在第一個周期中從CLK 的第一個上升沿開始計時同時對CLK 進(jìn)行分頻可以得到CLK_ADC_OUT 時鐘信號
2020-10-21 16:43:20
位機(jī)接收的運動模式和運動參數(shù)實時計算規(guī)劃位置和規(guī)劃速度,生成所需的速度曲線,實時的輸出規(guī)劃位置。TMS320F2812是TI推出的一款專門用于電機(jī)控制的32位定點DSP芯片,采用高性能靜態(tài)CMOS技術(shù)
2019-06-14 08:30:00
的優(yōu)化給出了對幀內(nèi)預(yù)測哈達(dá)馬變換以及運動估計算法的改進(jìn)# 通過簡化運算復(fù)雜效率不高的模塊以及減少模塊間數(shù)據(jù)相關(guān)性等#對硬件進(jìn)行優(yōu)化通過對各種測試序列的仿真證明改進(jìn)是有效的關(guān)鍵詞幀內(nèi) 預(yù)測 運動 估計 運動 預(yù)測 因子
2008-06-25 11:35:14
一種基于FPGA技術(shù)的虛擬邏輯分析儀的研究與實現(xiàn):邏輯分析儀的現(xiàn)狀" 發(fā)展趨勢及研制虛擬邏輯分析儀的必要性, 論述了基于FPGA技術(shù)的虛擬邏輯分析儀的設(shè)計方案及具體實現(xiàn)方法,介紹
2008-11-27 13:13:04
29 基于ARINC664規(guī)范第7部分,提出符合該規(guī)范的基于FPGA的AFDX交換機(jī)整體設(shè)計方案及其核心交換芯片中關(guān)鍵模塊的VerilogHDL實現(xiàn),并通過功能仿真、時序仿真、網(wǎng)絡(luò)仿真等手段對交換芯片
2009-04-10 09:09:18
30 塊匹配運動估計VLSI結(jié)構(gòu)研究與進(jìn)展:塊匹配運動估計是視頻編碼器中的計算量和存儲訪問最密集的模塊,為了滿足實時編碼的需求常用VLSI 結(jié)構(gòu)實現(xiàn)。本文對塊匹配運動估計的VLSI 結(jié)
2009-12-14 09:49:24
4 本文提出了基于FPGA 正碼速調(diào)整的設(shè)計方案,采用格雷碼對地址編碼的異步FIFO設(shè)計,并利用MAXPLUSⅡ進(jìn)行編譯和仿真。結(jié)果表明,設(shè)計方法切實可行。
2010-01-13 15:16:07
23 采用FPGA的嵌入式系統(tǒng)設(shè)計方案
可編程片上系統(tǒng)設(shè)計是一個嶄新的、富有生機(jī)的嵌入式系統(tǒng)設(shè)計技術(shù)研究方向。本文在闡述可編程邏輯器件特點及其發(fā)展趨勢的
2010-03-22 11:21:49
16 本文在研究了三層以太網(wǎng)交換技術(shù)后,設(shè)計了一種采用FPGA來實現(xiàn)以太口和ATM口之間的數(shù)據(jù)通道上HEC模塊的實現(xiàn)方法。文中給出了詳細(xì)的設(shè)計方案,并論述了采用FPGA設(shè)計的原因和思路
2010-08-09 15:20:33
16 基于FPGA的無線通信收發(fā)模塊設(shè)計方案
1 前言
近年來,隨著半導(dǎo)體工藝技術(shù)和設(shè)計方法的迅速發(fā)展,系統(tǒng)級芯片SOC的設(shè)計得以高速發(fā)展,
2009-12-10 10:11:07
1707 
采用DSP芯片的MELP聲碼器的算法設(shè)計方案
摘要:論文對MELP編解碼算法的原理進(jìn)行了簡要分析,討論了如何在定點DSP芯片MS320VC5416上實現(xiàn)該算法,
2010-03-06 14:20:11
1207 
采用FPGA技術(shù)的智能導(dǎo)盲犬設(shè)計方案
眾所周知眼晴是“心靈之窗”,而對于突然失去或從未擁有過“心靈之窗”的盲人來說,生活上的困難與心理上
2010-03-22 09:40:28
869 
采用LabVIEW的存儲器檢測系統(tǒng)設(shè)計方案
概述:文中分析了存儲器的故障類型,研究March算法并進(jìn)行了擴(kuò)展。系統(tǒng)以LabVIEW作為軟件工具,實現(xiàn)了對存儲器的自動測試,用數(shù)
2010-03-22 14:47:05
1279 
采用Actel FPGA的TFT控制器技術(shù)設(shè)計方案
在1970年,F(xiàn)ergason制造了第一臺具有實用性的LCD,從此之后,用戶產(chǎn)品的界面發(fā)生了巨大改變
2010-04-19 16:14:22
994 
多種EDA工具的FPGA設(shè)計方案
概述:介紹了利用多種EDA工具進(jìn)行FPGA設(shè)計的實現(xiàn)原理及方法,其中包括設(shè)計輸入、綜合、功能仿真、實現(xiàn)、時序仿真、配
2010-05-25 17:56:59
670 
基于ARINC664規(guī)范第7部分,提出符合該規(guī)范的基于FPGA的AFDX交換機(jī)整體設(shè)計方案及其核心交換芯片中關(guān)鍵模塊的VerilogHDL實現(xiàn),并通過功能仿真、時序仿真、網(wǎng)絡(luò)仿真等手段對交換芯片的功
2011-05-14 11:03:49
81 研究了一種基于So PC 技術(shù)的嵌入式高速圖像采集控制模塊的設(shè)計方案。該模塊通過在FPGA 芯片上配置Nios Ⅱ軟核處理器和相關(guān)的接口模塊來實現(xiàn)其主要硬件電路,并結(jié)合系統(tǒng)的軟件設(shè)計來
2011-09-14 15:10:37
31 文中對直序擴(kuò)頻的FPGA實現(xiàn)技術(shù)進(jìn)行了研究。以Quartus II為開發(fā)工具,建立了一個初步的直接序列擴(kuò)頻通信系統(tǒng)。設(shè)計了發(fā)射模塊和接收模塊,發(fā)射模塊包括PN碼產(chǎn)生器、擴(kuò)頻調(diào)制器、接收模
2011-11-03 15:23:21
45 提出了基于FPGA的QAM調(diào)制系統(tǒng)的設(shè)計方案。設(shè)計了調(diào)制系統(tǒng)的各個子模塊并進(jìn)行了分析,利用QuartusII軟件進(jìn)行了仿真實現(xiàn)并與理論值進(jìn)行了比較,驗證了系統(tǒng)的可行性。
2011-12-28 15:58:27
46 本文采用了技術(shù)比較成熟的VHDL語言進(jìn)行設(shè)計,并使用Quartus II軟件進(jìn)行時序仿真。由仿真結(jié)果可知,無論是在功能的實現(xiàn)上還是在搜索的準(zhǔn)確性、高效性以及FPGA片上資源的利用率上,本
2012-05-09 16:15:52
32 基于曲面線接觸加工中全軟件數(shù)控系統(tǒng)實現(xiàn)多軸運動控制的目的,介紹了一種基于單片機(jī)+FPGA的多軸運動控制卡的設(shè)計方法,該卡可以實現(xiàn)五軸控制。采用模塊化的設(shè)計思想設(shè)計出了運動控制卡的總線、總線驅(qū)動、數(shù)據(jù)
2016-01-04 15:02:29
0 dac0832ad08098259a,825382508255等芯片的fpga實現(xiàn)及仿真
2016-01-20 15:12:47
13 為了能在GPS接收端獲取正確導(dǎo)航電文,研究了CJPS接收機(jī)位同步、幀同步的基本原理和實現(xiàn)方式。提出一種采用FPGA來實現(xiàn)位同步、幀同步系統(tǒng)的設(shè)計方案。使用Xilinx開發(fā)軟件,通過Verilog代碼
2017-11-07 17:13:39
10 介紹一種采用FPGA(現(xiàn)場可編程門陣列電路)實現(xiàn)SDH(同步數(shù)字體系)設(shè)備時鐘芯片設(shè)計技術(shù),硬件主要由1 個FPGA 和1 個高精度溫補時鐘組成.通過該技術(shù),可以在FPGA 中實現(xiàn)需要專用芯片才能實現(xiàn)的時鐘芯片各種功能,而且輸入時鐘數(shù)量對比專用芯片更加靈活,實現(xiàn)該功能的成本降低三分之一.
2017-11-21 09:59:00
1840 
根據(jù)BPSK調(diào)制信號調(diào)制機(jī)理和平方倍頻法原理,在FPGA平臺上設(shè)計實現(xiàn)了BPSK調(diào)制信號載波頻率估計單元。利用ModelSim仿真環(huán)境對載頻估計功能進(jìn)行仿真,驗證了平方倍頻法對BPSK信號進(jìn)行載波
2017-11-18 05:13:05
3576 
在基于FPGA芯片的工程實踐中,經(jīng)常需要FPGA與上位機(jī)或其他處理器進(jìn)行通信,為此設(shè)計了用于短距離通信的UART接口模塊。該模塊的程序采用VHDL語言編寫,模塊的核心發(fā)送和接收子模塊均采用有限狀態(tài)機(jī)
2017-11-18 11:33:01
5153 本文在研究了三層以太網(wǎng)交換技術(shù)后,設(shè)計了一種采用 FPGA 來實現(xiàn)以太口和ATM口之間的數(shù)據(jù)通道上HEC 模塊的實現(xiàn)方法。文中給出了詳細(xì)的設(shè)計方案,并論述了采用FPGA 設(shè)計的原因和思路。最后對設(shè)計的HEC 模塊進(jìn)行了測試,通過對測試結(jié)果的分析,對設(shè)計與實現(xiàn)的情況給予了總體評估。
2018-11-30 15:41:47
7 基于FPGA芯片Stratix II EP2S60F672C4設(shè)計實現(xiàn)了數(shù)字基帶預(yù)失真系統(tǒng)中的環(huán)路延遲估計模塊。該模塊運用了一種環(huán)路延遲估計新方法,易于FPGA實現(xiàn)。同時,在信號失真的情況下也能給
2018-12-19 11:04:26
1477 
的UART的實現(xiàn)方法,具體描述了發(fā)送、接收等模塊的設(shè)計,恰當(dāng)使用了有限狀態(tài)機(jī),實現(xiàn)了FPGA上的UART的設(shè)計,給出仿真結(jié)果。
2020-07-07 15:51:05
7 采用FPGA設(shè)計芯片技術(shù)對多進(jìn)制數(shù)字通信技術(shù)的QPSK調(diào)制器實現(xiàn)進(jìn)行了設(shè)計研究,將調(diào)制器中原有多種專用芯片的功能集成在一片大規(guī)??删幊踢壿嬈骷?b class="flag-6" style="color: red">FPGA芯片上,實現(xiàn)了高度集成化,小型化。實際研究仿真表明,該方案具有突出的靈活性和高效性,為設(shè)計者提供了多種可自由選擇的設(shè)計方法和工具.
2020-07-22 17:51:13
15 于SolidWorks的NI SoftMotion,您可以在花費成本構(gòu)建物理原型系統(tǒng)之前,對在SolidWorks中創(chuàng)建的系統(tǒng)用NI SoftMotion函數(shù)模塊開發(fā)的實際運動輪廓進(jìn)行仿真。
2020-08-17 13:40:14
1685 
框架結(jié)構(gòu),提出了一種高度并行、緊湊流水線的FPGA實現(xiàn)方案.用Verilog HDL硬件描述語言設(shè)計了編碼,在QuARTuSⅡ集成開發(fā)環(huán)境下,進(jìn)行了仿真驗證,并寫入FPGA芯片,實現(xiàn)了“十字”形運動估計算法.經(jīng)測試表明:該設(shè)計方案搜索高效、邏輯簡潔,對比全搜索法占用硬件資源較小
2021-02-03 14:46:00
12 和載波相位估計.采用該方案,可縮短或完全去除傳統(tǒng)的采用突發(fā)模式傳輸?shù)耐ㄐ畔到y(tǒng)訓(xùn)練序列中用于載波頻率估計的部分,有效地提高時分多址系統(tǒng)的頻譜利用率.在FPGA 平臺上對該方案做了硬件實現(xiàn),綜合結(jié)果表明其最大工作時鐘頻率
2021-03-10 17:13:00
15 介紹了eMMC 芯片的技術(shù)特點、工作原理,以及控制器的設(shè)計方案。該設(shè)計基于Xilinx公司的Virtex-6系列FPGA芯片,實現(xiàn)了控制器的設(shè)計方案,并給出了仿真結(jié)果,驗證了該設(shè)計方案的可行性。此外,該設(shè)計均采用硬件邏輯實現(xiàn),具有速度快、通用性強(qiáng)、可靠性高的特點。
2021-10-15 18:00:24
5 的計算機(jī)技術(shù)作為實踐工具,實現(xiàn)仿真作業(yè)手法,實現(xiàn)機(jī)械制造與自動化生產(chǎn)線系統(tǒng)可視化的展現(xiàn)設(shè)計方案并進(jìn)行驗證。 一、機(jī)器模型運動的仿真分析 根據(jù)設(shè)計方案,用戶在界面中控制機(jī)器模型的運動,直觀演示整體運動過程。用戶按照
2022-02-09 14:12:23
1008 本文詳細(xì)描述了FPGA實現(xiàn)圖像去霧的實現(xiàn)設(shè)計方案,采用暗通道先驗算法實現(xiàn),并利用verilog并行執(zhí)行的特點對算法進(jìn)行了加速;
2023-06-05 17:01:45
862 
評論