chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>接口/總線/驅(qū)動>DSP+FPGA的機載總線接口板研究 - 全文

DSP+FPGA的機載總線接口板研究 - 全文

上一頁123全文
收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦
熱點推薦

基于DSP+FPGA的實時視頻采集系統(tǒng)設(shè)計

基于DSP+FPGA的實時視頻采集系統(tǒng)設(shè)計 0 引言     圖像是自然生物或人造物理的觀測系統(tǒng)對世界的記錄,是以物理為載體,以介質(zhì)來
2010-01-11 10:15:46833

基于FPGA的ARM并行總線設(shè)計與仿真分析

由于FPGA技術(shù)和ARM技術(shù)應(yīng)用越來越廣泛,通過設(shè)計并行總線接口來實現(xiàn)兩者之間的數(shù)據(jù)交換,可以較容易地解決快速傳輸數(shù)據(jù)的需求,因此設(shè)計滿足系統(tǒng)要求的FPGA并行總線顯得尤為重要。本文設(shè)計的FPGA的ARM外部并行總線接口,滿足了總線的時序要求,并在某航空機載雷達(dá)應(yīng)答機中進(jìn)行了應(yīng)用.
2013-08-15 10:44:199149

117-基于DSP+FPGA的20路 50Msps AD 數(shù)據(jù)處理平臺

基于DSP+FPGA的20路 50Msps AD 數(shù)據(jù)處理平臺1、板卡概述  該DSP+FPGA高速信號采集處理由我公司自主研發(fā),包含一片TI DSP TMS320C6455和一片Xilinx
2014-06-24 14:01:53

DSP+FPGA在高速高精運動控制器中的應(yīng)用

本帖最后由 mr.pengyongche 于 2013-4-30 03:09 編輯 DSP+FPGA在高速高精運動控制器中的應(yīng)用 摘要:數(shù)字信號處理器具有高效的數(shù)值運算能
2012-12-28 11:20:34

DSP+FPGA電機控制系統(tǒng)

使用XINTF總線進(jìn)行通訊進(jìn)行數(shù)據(jù)傳輸,DSP,FPGAIO全部引出 這樣就可以很容易的將主控融入到嵌入式系統(tǒng)中,需要什么外設(shè)可以直接裝在主控上,可以用來控制電機,可以用來做數(shù)據(jù)采集系統(tǒng)。將外部
2016-07-18 16:59:22

DSP28335+FPGA

的方法彌補單DSP核心的缺陷。DSP+FPGA的結(jié)構(gòu)能將DSP從繁瑣的外部接口管理中解放出來,充分發(fā)揮DSP的運算優(yōu)勢,提高運算效率的同時易于維護(hù)和擴展。DSP通過XINTF接口FPGA通信。DSP
2016-09-24 10:41:18

DSP28335+(FPGA)EP3C5E144開發(fā)

數(shù)據(jù)的收發(fā)的方法彌補單DSP核心的缺陷。DSP+FPGA的結(jié)構(gòu)能將DSP從繁瑣的外部接口管理中解放出來,充分發(fā)揮DSP的運算優(yōu)勢,提高運算效率的同時易于維護(hù)和擴展。DSP通過XINTF接口FPGA通信
2016-09-01 15:41:48

DSPFPGA之間串口通信研究

DSPFPGA之間串口通信研究
2015-03-16 15:44:52

FPGA+DSP+ARM開發(fā)

香港應(yīng)用科學(xué)研究院等單位成功應(yīng)用。為保證高頻穩(wěn)定運行,PCB采用18層的設(shè)計方案,硬件包括Xilinx公司當(dāng)前主流的Virtex-5系列 高性能FPGA , 最大可達(dá)66萬(331776×2
2010-12-25 15:47:19

FPGADSP總線通訊,DSP無法讀出正確值

今天調(diào)試FPGA與C6713以總線方式通訊,C6713自帶總線EMIF,FPGA模擬總線時序,使之與DSP通訊。調(diào)試過程中出現(xiàn)幾個問題,現(xiàn)一一記錄,以免忘記:1.調(diào)試過程中,發(fā)現(xiàn)DSP讀取總線時總是
2020-07-23 23:22:42

FPGADSP的高速通信接口設(shè)計與實現(xiàn)

在雷達(dá)信號處理、數(shù)字圖像處理等領(lǐng)域中,信號處理的實時性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復(fù)雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)的應(yīng)用越來越廣泛
2018-12-04 10:39:29

FPGADSP的高速通信接口設(shè)計與實現(xiàn)

在雷達(dá)信號處理、數(shù)字圖像處理等領(lǐng)域中,信號處理的實時性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復(fù)雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)的應(yīng)用越來越廣泛
2019-06-19 05:00:08

FPGADSP高速通信接口設(shè)計方案

摘要:在雷達(dá)信號處理、數(shù)字圖像處理等領(lǐng)域中,信號處理的實時性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復(fù)雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)
2019-06-21 05:00:04

【TL6748 DSP申請】雙饋異步風(fēng)力發(fā)電機的變流器控制

申請理由:目前主控DSP+FPGA架構(gòu),而CPU初步選擇的是C6000系列的TMS320C6745,希望通過對C6748的實際開發(fā)研究選擇合適的應(yīng)用。項目描述:項目為5MW風(fēng)電變流器的控制DSP主要作為CPU處理控制算法,并與FPGA做好數(shù)據(jù)交互。
2015-09-10 11:17:01

一種基于DSP+FPGA的飛控計算機設(shè)計方法介紹

飛控計算機平臺尤為重要。傳統(tǒng)的單處理器核心飛控計算機難以在多通道異步數(shù)據(jù)收發(fā)的同時保證數(shù)據(jù)處理速度,難以滿足現(xiàn)代導(dǎo)彈的要求。本文提出了一種基于DSP+FPGA結(jié)構(gòu),對外接口為422的通用數(shù)字飛控計算機
2019-06-26 07:29:55

一篇關(guān)于dsp+fpga直線電機伺服驅(qū)動的論

本帖最后由 mr.pengyongche 于 2013-4-30 03:00 編輯 這是華中科技大學(xué)一篇關(guān)于dsp+fpga直線電機伺服驅(qū)動的論文。希望對這方面科研的同學(xué)有幫
2013-03-22 17:21:46

什么是新一代DSP+FPGA高速數(shù)字信號處理方案?

SEED-HPS6678(HPS6678)是北京艾睿合眾科技有限公司新推出的新一代高端DSP+FPGA應(yīng)用方案。DSP采用TI公司首顆最高主頻為10GHz的8核浮點DSP芯片TMS320C6678
2019-09-24 08:29:12

你想要的C6678+K7視頻采集處理方案,都在這里了!內(nèi)含案例源碼+資料下載!

XilinxKintex-7FPGA設(shè)計的TL6678F-EasyEVM評估,是一款DSP+FPGA高速大數(shù)據(jù)采集處理平臺,由核心與底板組成。核心內(nèi)部DSPFPGA通過SRIO、EMIF16、I2C通信總線連接
2021-07-09 08:30:00

使用VHDL語言和FPGADSP HPI口與PC104總線接口設(shè)計

。因為工控機的總線為PC104,因此需要設(shè)計PC104與DSP之間的通信接口。系統(tǒng)中以Altera公司的一片FPGA芯片EPlK50來對該接口和數(shù)據(jù)采集過程中的邏輯控制與FIFO進(jìn)行設(shè)計。下面主要闡述
2019-05-07 07:00:09

關(guān)于單片機或其它處理芯片實現(xiàn)FPGA配置的問題

的就是將DSP的SPI接口或普通IO與FPGA的JTAG端口相連,通過DSP實現(xiàn)JTAG功能,上位機將類似于bit文件通過總線傳輸至DSP,DSP升級FPGA??催^FPGA的有關(guān)文檔,但是都不是很懂,向各位仁兄請教,看有沒有這么用的經(jīng)驗,討教一二。
2014-08-05 16:18:37

基于DSP+FPGA多視頻通道的切換控

有限的不足,而且提高了監(jiān)控資源的利用率,降低了監(jiān)控成本。  1 系統(tǒng)硬件結(jié)構(gòu)  采用DSP+FPGA的硬件結(jié)構(gòu)方案,利用DSPFPGA控制MAX4312選通所需要的視頻通道,從而達(dá)到在多路視頻通道間進(jìn)行切換的目的。系統(tǒng)結(jié)構(gòu)框圖如
2012-12-12 17:00:21

基于DSP+FPGA的控制系統(tǒng)方案設(shè)計介紹

會受一定的影響。?本文所提出的基于DSP+FPGA的控制系統(tǒng)方案,利用FPGA的容量大、可編程實現(xiàn)很多功能,結(jié)合DSP具有高速的信息處理能力的特點,使得本控制系統(tǒng)非常簡潔,結(jié)構(gòu)靈活,通用性強,系統(tǒng)也易于維護(hù)和擴展。該方案基于軟件無線電的思想,是采用通用平臺的設(shè)計。?
2019-07-29 06:08:47

基于DSP+FPGA的數(shù)字化繼電保護(hù)測試儀

,時間信號解碼器,時序控制觸發(fā)器。FPGA芯片通過16位HPI接口DSP相連,同時外擴32位以太網(wǎng)控制總線與以太網(wǎng)接口芯片相連。實現(xiàn)網(wǎng)絡(luò)報文從接口芯片到DSP之間的數(shù)據(jù)鏈橋接。 3]數(shù)字化繼電保護(hù)
2018-09-06 10:21:51

基于DSP+FPGA的紅外移動目標(biāo)識別跟蹤系統(tǒng)該怎么設(shè)計?

ASIC不夠靈活的缺點。與其他中小規(guī)模集成電路相比,其優(yōu)點主要在于它有很強的靈活性,即其內(nèi)部的具體邏輯功能可以根據(jù)需要配置,對電路的修改和維護(hù)很方便。DSP+FPGA結(jié)構(gòu)最大的特點是結(jié)構(gòu)靈活,有較強
2019-09-19 08:21:16

基于DSP+FPGA的視頻處理模塊的設(shè)計與實現(xiàn)

的重點是以DSP+FPGA為核心的視頻處理模塊的設(shè)計與實現(xiàn),可以完成多路視頻的切換選擇輸出控制和視頻縮放顯示的功能,同時具備通信控制等功能。
2019-06-20 06:34:25

基于DSP+FPGA的雷達(dá)信號模擬器系統(tǒng)設(shè)計

FPGA一般用來控制整個系統(tǒng)的時序,本設(shè)計采用集成微處理器的FPGA,同時完成信號模擬和時序控制的功能,改變了以往信號處理DSP+FPGAFPGA作為協(xié)處理器的模式[1-3]。整個設(shè)計僅需要具有嵌入
2019-07-15 06:48:33

基于FPGA機載三軸伺服控制平臺的控制器設(shè)計與優(yōu)化

目前伺服控制器的設(shè)計多以DSP或MCU為控制核心,但DSP的靈活性不如FPGA,且在某些環(huán)境比較惡劣的條件如高溫高壓下DSP的應(yīng)用效果會大打折扣,因此以FPGA為控制核心,對應(yīng)用于機載三軸伺服控制平臺的控制器進(jìn)行了設(shè)計與優(yōu)化。
2019-07-08 06:28:36

基于FPGA機載顯示系統(tǒng)該如何去設(shè)計?

基于FPGA機載顯示系統(tǒng)該如何去設(shè)計?如何對機載顯示系統(tǒng)進(jìn)行優(yōu)化?
2021-06-01 06:04:12

基于EMIF接口DSP+FPGA系統(tǒng)實現(xiàn)

基于EMIF接口DSP控制系統(tǒng)設(shè)計
2021-04-02 06:41:54

基于SOPC的機載火控雷達(dá)接口設(shè)計

為了滿足高性能和小型化的要求,采用SoPC技術(shù)在一片FPGA上實現(xiàn)了多個嵌入式系統(tǒng)來完成1553B通信和顯示處理等航電接口功能,特別是用VHDL語言實現(xiàn)了軟件可配置的彩色調(diào)色和分層疊加顯示技術(shù)
2019-06-10 05:00:06

基于雙DSP的新型柔性機載實時圖像跟蹤系統(tǒng)研究

光電跟蹤系統(tǒng)在實戰(zhàn)環(huán)境中,針對復(fù)雜場景下快速運動目標(biāo)實施實時跟蹤的魯棒性與穩(wěn)定性,筆者提出以雙DSP和FP-GA為核心來構(gòu)建主從式超高速并行處理體系的設(shè)計思想,并研究開發(fā)了基于雙DSP的新型柔性機載實時
2019-07-02 06:57:27

如何利用FPGA與ADSP TS201去設(shè)計總線接口

什么是DSP流水線協(xié)議?如何利用FPGA與ADSP TS201去設(shè)計總線接口?
2021-04-28 06:31:06

如何利用FPGA與ADSP TS201設(shè)計總線接口?

在雷達(dá)信號處理、數(shù)字圖像處理等領(lǐng)域中,信號處理的實時性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復(fù)雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)的應(yīng)用越來越廣泛。那么,我們該怎么利用FPGA與ADSP TS201設(shè)計總線接口呢?
2019-08-09 06:56:11

如何利用FPGA去設(shè)計PCI總線接口電路?

PCI總線是什么?有什么特點?如何利用FPGA去設(shè)計PCI總線接口電路?設(shè)計PCI總線接口時應(yīng)注意哪些問題?
2021-05-31 06:37:24

如何利用FPGA設(shè)計PCI總線接口電路?

什么是PCI總線?它有什么特點?如何利用FPGA設(shè)計PCI總線接口電路?設(shè)計PCI總線接口時應(yīng)注意哪些問題?
2021-04-29 06:10:31

如何在服務(wù)上使用QPI總線FPGA接口

總線FPGA接口? FPGA必須插在服務(wù)器主板上嗎?它可以與普通的服務(wù)器主板連接嗎?我的問題是我只能在電路底部表面的過孔處點擊QPI信號,并需要某種連接器來連接FPGA。謝謝!
2020-03-13 10:05:34

廣州創(chuàng)龍基于TI TMS320C6678芯片,研發(fā)的一款DSP+FPGA高速大數(shù)據(jù)采集開發(fā)

這款DSP+FPGA的廣州創(chuàng)龍TL6678F-EasyEVM開發(fā),擁有TI KeyStone C66x多核定點/浮點DSP TMS320C6678 + Xilinx Kintex-7 FPGA
2018-03-06 17:35:26

怎么建設(shè)高性能多核DSP+FPGA實驗室?一起來河北工程大學(xué)看看

DSP+FPGA教學(xué)平臺,在機械與裝備工程學(xué)院-精密測量實驗室,針對DSP+FPGA課程,探討了該課程的應(yīng)用方向,制定學(xué)生課程學(xué)習(xí)的培養(yǎng)計劃。 ? 參與交流的黃老師,孫老師等和學(xué)生們
2024-06-07 14:11:44

想做一臺色選機使用DSP+FPGA平臺,怎么做呢?

想做一臺色選機,機械專業(yè)出身的,只玩過初級的51單片機的開發(fā)。就是這幾乎沒有的基礎(chǔ)。沒有自己做過電路。DSP+FPGA做色選機,一般來說。都沒有接觸過,有一年的時間,研究生階段的,機械專業(yè)的,還要
2015-06-11 00:08:22

FPGA實現(xiàn)多DSP局部總線與VME總線接口設(shè)計

領(lǐng)域。本文基于雷達(dá)實時信號處理的需要,用FPGA實現(xiàn)了多DSP信號處理模板局部總線和基于標(biāo)準(zhǔn)VME總線的計算機進(jìn)行通信的接口設(shè)計。 2 VME總線的功能特點VME總線系統(tǒng)的功能結(jié)構(gòu)可以分為4類:數(shù)據(jù)傳輸
2019-04-22 07:00:07

dsp+fpga做的pci 高速數(shù)據(jù)采集處理平臺

Broadkey 6416是一款高端的PCI總線數(shù)據(jù)采集卡,該卡可作軟件無線電數(shù)字中頻接收、數(shù)據(jù)采集、數(shù)據(jù)分析和信號處理等使用。該卡采用ADC+FPGA+DSP 的通用架構(gòu),都采用高速、高性能
2010-02-05 15:04:28

請教DSP的EMIF總線和ARM的AXI總線轉(zhuǎn)換的問題

最近做的東西涉及到將原有的DSP+FPGA架構(gòu)的程序移植到ZYNQ-7系列FPGA上,請問如何將原DSP程序移植到ZYNQ-7的ARM上,可不可以做一個EMIF總線和AXI總線轉(zhuǎn)換的模塊呢?
2014-05-12 21:51:09

請教電力電子方向里dsp+FPGA架構(gòu)的案例

請教電力電子方向里dsp+FPGA架構(gòu)的案例
2018-12-10 18:32:58

請問哪位大神知道DSP+FPGA高速數(shù)據(jù)處理核心的技術(shù)指標(biāo)、供電要求、物理特性及應(yīng)用領(lǐng)域?

=transparent]一、板卡概述  該DSP+FPGA高速信號采集處理由我公司自主研發(fā),包含一片TI DSP TMS320C6657和一片Xilinx K7 FPGA
2018-06-01 17:48:37

通過FPGA實現(xiàn)溫控電路接口及其與DSP通信接口的設(shè)計

的模式。FPGA非常適合與 DSP配合。本方案中,DSPFPGA的通信接口主要由數(shù)據(jù)總線,地址總線和一些控制信號組成。FPGADSP之間由 8位數(shù)據(jù)總線連接,數(shù)據(jù)以字節(jié)形式并行傳輸。DSP通過
2020-08-19 09:29:48

采用DSP實現(xiàn)1553B總線接口電路設(shè)計

過程中更加穩(wěn)定、高速、可靠。本文旨在探討采用DSP與相應(yīng)接口芯片BU-61864,設(shè)計相關(guān)電路來實現(xiàn)機載火控數(shù)據(jù)的采集。1 1553B數(shù)據(jù)總線MIL_STD_1553B是軍工定義的數(shù)字時分制命令/響應(yīng)式多路
2019-06-13 05:00:04

基于FPGA的PCI總線接口設(shè)計

基于FPGA的PCI總線接口設(shè)計::PCI是一種高性能的局部總線規(guī)范,可實現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡要介紹了PCI總線的特點、信號與命令,提出了一種利用高速FPGA實現(xiàn)PCI總線
2009-06-25 08:17:1849

DSP+FPGA 結(jié)構(gòu)在雷達(dá)模擬系統(tǒng)中的應(yīng)用

本文介紹了DSPFPGA 在數(shù)字電子設(shè)計中的優(yōu)勢,并結(jié)合雷達(dá)模擬系統(tǒng)的硬件設(shè)計實例,重點闡述了相應(yīng)的硬件與軟件實現(xiàn)方法。關(guān)鍵詞:DSP FPGA 數(shù)字電路設(shè)計雷達(dá)模擬系統(tǒng)
2009-08-25 14:33:0115

DSP+FPGA 實時信號處理系統(tǒng)中

簡要分析了DSP+FPGA系統(tǒng)的特點和優(yōu)越性,并且結(jié)合一個實時信號處理的開發(fā),提出在此類系統(tǒng)中,FPGA設(shè)計的幾個關(guān)鍵問題,并且給出了詳實的分析和解決方案。
2009-09-02 17:44:4424

FPGA+DSP導(dǎo)引頭信號處理中FPGA設(shè)計的關(guān)鍵技術(shù)

簡要分析了DSP+FPGA 系統(tǒng)的特點和優(yōu)越性,結(jié)合導(dǎo)引頭信號處理的開發(fā),提出了在此系統(tǒng)中,FPGA 設(shè)計的幾個關(guān)鍵技術(shù),并且給出了詳實的分析和解決方案。
2009-12-23 14:53:5420

基于DSP+FPGA架構(gòu)的在線棉結(jié)檢測裝置

為了在梳棉機上實現(xiàn)在線檢測監(jiān)控棉網(wǎng)中的棉結(jié)雜質(zhì),提出了一種基于DSP+FPGA架構(gòu)的硬件圖像處理在線檢測裝置,取代傳統(tǒng)的PC-Base檢測模式;采用符合梳棉機機械結(jié)構(gòu)的光源設(shè)計和控制
2010-02-24 14:06:0518

DSP+FPGA折反射全景視頻處理系統(tǒng)中雙核高速數(shù)據(jù)通信

對于嵌入式折反射全景視頻處理系統(tǒng),由于計算量大,一般采用多處理器協(xié)同的結(jié)構(gòu),但在該結(jié)構(gòu)下多個處理器之間需要進(jìn)行高速的數(shù)據(jù)通信。該文提出一種基于DSP+FPGA 架構(gòu)的雙核
2010-03-06 11:03:4610

基于DSP+FPGA架構(gòu)的在線棉結(jié)檢測裝置

為了在梳棉機上實現(xiàn)在線檢測監(jiān)控棉網(wǎng)中的棉結(jié)雜質(zhì),提出了一種基于DSP+FPGA架構(gòu)的硬件圖像處理在線檢測裝置,取代傳統(tǒng)的PC-Base檢測模式;采用符合梳棉機機械結(jié)構(gòu)的光源設(shè)計和控制
2010-07-17 17:25:0911

FPGA+DSP導(dǎo)引頭信號處理中FPGA設(shè)計的關(guān)鍵技術(shù)

簡要分析了DSP+FPGA系統(tǒng)的特點和優(yōu)越性,結(jié)合導(dǎo)引頭信號處理的開發(fā),提出了在此系統(tǒng)中,FPGA設(shè)計的幾個關(guān)鍵技術(shù),并且給出了詳實的分析和解決方案。
2010-07-21 17:28:0418

WCDMA系統(tǒng)基帶處理的DSP+FPGA實現(xiàn)方案

摘? 要: 本文在分析WCDMA系統(tǒng)基帶處理方案的基礎(chǔ)上,結(jié)合DSPFPGA性能的比較,提出了一種在性能、靈活性和性價比上都比較理想的DSP+FPGA基帶發(fā)送的實現(xiàn)方案。 引言 隨
2006-03-11 13:29:421016

基于FPGA的PCI總線接口設(shè)計

摘 要 :PCI是一種高性能的局部總線規(guī)范,可實現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡要介紹了PCI總線的特點、信號與命令,提出了一種利用高速FPGA實現(xiàn)PCI總線接口
2009-06-20 13:13:281392

SHARC DSP與SJA1000的CAN總線接口設(shè)計

SHARC DSP與SJA1000的CAN總線接口設(shè)計 本文討論了DSP與CAN控制器SJA1000的總線接口的差別,提出了SJA1000和SHARC系列DSP接口設(shè)計的簡單方法和通用方法。測試
2009-09-27 16:10:551576

基于DSP的CAN總線接口設(shè)計

基于DSP的CAN總線接口設(shè)計 1. CAN總線簡介   控制器局部網(wǎng)絡(luò)(CAN ControllerAreaNetwork)是德國Bosch公司從20世紀(jì)80年代初為解決現(xiàn)代汽車中眾多
2009-10-04 09:41:575067

FPGA與ADSP TS201的總線接口設(shè)計

FPGA與ADSP TS201的總線接口設(shè)計 在雷達(dá)信號處理、數(shù)字圖像處理等領(lǐng)域中,信號處理的實時性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復(fù)雜
2009-12-11 10:13:292782

基于DSP+FPGA的實時視頻采集系統(tǒng)設(shè)計

基于DSP+FPGA的實時視頻采集系統(tǒng)設(shè)計 0 引言   圖像是自然生物或人造物理的觀測系統(tǒng)對世界的記錄,是以物理為載體,以介質(zhì)來記錄信息的
2009-12-16 10:20:55767

一種基于DSP+FPGA的控制系統(tǒng)方案設(shè)計

一種基于DSP+FPGA的控制系統(tǒng)方案設(shè)計 一、前言 ?   本文提到的控制系統(tǒng)控制通信設(shè)備的正常工作,是整個通信設(shè)備的重要組成部分。該控制系統(tǒng)要實現(xiàn)的功能
2009-12-22 17:44:411134

機載TM總線接口設(shè)計方案

機載TM總線接口設(shè)計方案 概述:在研發(fā)第四代戰(zhàn)機過程中,TM總線成為機載航空總線研究熱點之一。提出一種利用EDA技術(shù)的TM總線接口設(shè)計。硬件
2010-03-24 09:56:461584

基于多DSP+FPGA的衛(wèi)星遙感圖像壓縮系統(tǒng)設(shè)計

  目前的衛(wèi)星遙感圖像壓縮系統(tǒng)硬件方案大多基于高性能可編程邏輯器件FPGA[2-4]。但這種方案整系統(tǒng)成本居高不下,且FPGA存在單粒子翻轉(zhuǎn)效應(yīng)。因此,筆者提出一種多DSP+FPGA
2010-11-27 10:35:051909

基于DSPFPGA的HDLC協(xié)議通訊電路設(shè)計

摘要:為了實現(xiàn)高速HDLC通訊協(xié)議,設(shè)計了DSP+FPGA結(jié)構(gòu)的485通訊接口接口包括DSPFPGA、485轉(zhuǎn)換等硬件電路,以及DSPFPGA之間的數(shù)據(jù)交換程序和FPGA內(nèi)部狀態(tài)機;其中DSP用于實現(xiàn)數(shù)據(jù)控制,FPGA用于實現(xiàn)HDLC通訊協(xié)議,DSPFPGA之間采用XINTF方式,通過雙FI
2011-02-25 17:24:3498

基于DSPFPGA的衛(wèi)星數(shù)據(jù)壓縮機的研制

摘要:根據(jù)衛(wèi)星數(shù)傳系統(tǒng)的要求,考慮FPGA的單拉子效應(yīng),提出一種多。印DSP+FPGA的衛(wèi)星數(shù)據(jù)壓縮機的硬件結(jié)構(gòu)。介紹了CCD相機與教據(jù)壓縮機之間的LVDS接口、數(shù)據(jù)壓縮機與綜合處理器之間的遙控遙測接口、硬件內(nèi)部DSPFPGA之間的串行EDMA方式通信接口的實現(xiàn)方法,
2011-02-27 23:08:5661

TD-SCDMA系統(tǒng)基帶處理的DSP+FPGA實現(xiàn)方案

摘要:本文在分析TD-SCDMA系統(tǒng)基帶處理方案的基礎(chǔ)上,提出了一種在性能、靈活性和性價比方面都比較理想的DSP+FPGA基帶發(fā)送的實現(xiàn)方案。 關(guān)鍵詞:TD-SCDMA;基帶處理;DSP;FPGA
2011-03-02 01:38:4160

基于PCIE總線的多DSP系統(tǒng)接口設(shè)計

開發(fā)了多DSP雷達(dá)信號處理板卡。對DSP互連、DSPFPGA通信以及基于Xilinx FPGA的PCIE總線進(jìn)行設(shè)計。系統(tǒng)可擴展性好、效率高。用DriverStudio開發(fā)了WDM總線驅(qū)動程序,具有很好的通用性和可移植
2012-05-28 17:40:0875

基于PCIE總線的多DSP系統(tǒng)接口設(shè)計和驅(qū)動開發(fā)

本文開發(fā)了多DSP雷達(dá)信號處理板卡。對DSP互連、DSPFPGA通信以及基于Xilinx FPGA的PCIE總線進(jìn)行設(shè)計。系統(tǒng)可擴展性好、效率高。用DriverStudio開發(fā)了WDM總線驅(qū)動程序,具有很好的通用性和可
2012-05-29 17:15:0146

FPGA+DSP的高速通信接口設(shè)計與實現(xiàn)

在雷達(dá)信號處理、數(shù)字圖像處理等領(lǐng)域中,信號處理的實時性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復(fù)雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)
2012-07-05 15:01:408211

基于DSP+FPGA的磁鐵電源控制器的設(shè)計

介紹了一種基于DSPFPGA的磁鐵電源控制器的設(shè)計方案,闡述了該控制器硬件系統(tǒng)的組成,包括信號調(diào)理電路、中間數(shù)據(jù)處理部分、后端的驅(qū)動電路。同時給出了DSPFPGA之間通過SPI接口
2012-07-27 16:20:3136

基于DSPFPGA的運動控制器研究

設(shè)計了一種基于DSPFPGA的運動控制器。該控制器以DSP為控制核心,用FPGA構(gòu)建運動控制器與傳感器以及電機驅(qū)動器的接口電路。充分發(fā)揮了DSP強大的運算能力和FPGA的并行處理能力。具有
2012-10-26 15:21:5193

基于DSPFPGA的ARINC429總線接口卡設(shè)計

設(shè)計了一種基于DSPFPGA的ARINC429總線接口卡。該設(shè)計使用PLX公司的PCI9052和HARRIS公司的HS3282作為專用協(xié)議芯片,TI公司的TMS320F2812作為嵌入式CPU,Altera公司的FPGA芯片EP1C12來進(jìn)行邏輯控制、
2013-03-12 15:09:4262

機載數(shù)據(jù)記錄儀的1553B總線接口設(shè)計_靳鴻

機載數(shù)據(jù)記錄儀的1553B總線接口設(shè)計_靳鴻
2017-02-08 01:57:577

基于FPGA的ARM并行總線研究與仿真

基于FPGA的ARM并行總線研究與仿真
2017-01-24 16:54:2421

基于FPGA和多DSP的多總線并行處理器設(shè)計

基于FPGA和多DSP的多總線并行處理器設(shè)計
2017-10-19 13:40:314

基于FPGA的VME總線DSP通信接口設(shè)計

基于FPGA的VME總線DSP通信接口設(shè)計
2017-10-19 13:49:3026

基于DSPFPGA配置方法研究與實現(xiàn)

基于DSPFPGA配置方法研究與實現(xiàn)
2017-10-19 16:15:1936

光纖陀螺信號處理電路中FPGADSP接口方法研究

光纖陀螺信號處理電路中FPGADSP接口方法研究
2017-10-20 08:40:252

基于DSP_FPGA與CAN總線的跟蹤控制器設(shè)計

基于DSP_FPGA與CAN總線的跟蹤控制器設(shè)計
2017-10-21 08:52:075

PCIE總線的多DSP系統(tǒng)接口設(shè)計

PCIE總線的多DSP系統(tǒng)接口設(shè)計
2017-10-31 10:42:0323

DSP HPI口與PC104總線接口FPGA設(shè)計方案

和在PCM-5825上驗證接口設(shè)計的X86匯編語言程序。 關(guān)鍵詞 DSP HPI PC104總線 FPGA VHDL源代碼 在一款嵌入式數(shù)據(jù)采集系統(tǒng)的設(shè)計中,采用TMS320VC54
2017-11-06 14:30:423

基于DSP+FPGA的并行信號處理模塊設(shè)計

針對信號處理數(shù)據(jù)量大、實時性要求高的特點,從實際應(yīng)用出發(fā),設(shè)計了以雙DSP+FPGA為核心的并行信號處理模塊。為了滿足不同的信號處理任務(wù)需求,FPGA可以靈活地選擇與不同的DSP組成不同的信號處理
2017-11-17 06:11:403061

基于FPGA的1553B總線接口設(shè)計與驗證

為降低成本,提高設(shè)計靈活性,提出一種基于FPGA的1553B總線接口方案;采用自頂向下的設(shè)計方法,在分析1553B總線接口工作原理和響應(yīng)流程的基礎(chǔ)上,完成了接口方案各FPGA功能模塊設(shè)計;對關(guān)鍵模塊
2017-11-17 13:47:2523359

基于FPGA機載視頻圖形顯示系統(tǒng)設(shè)計

圖形顯示質(zhì)量和速度,缺點是國內(nèi)復(fù)雜 ASIC 設(shè)計成本極高以及工藝還不成熟。 (2)基于 DSP+FPGA 的架構(gòu),優(yōu)點是,充分發(fā)揮 DSP 對算法分析處理和 FPGA對數(shù)據(jù)流并行執(zhí)行的獨特優(yōu)勢,提高圖形處理的性能;缺點是,上層 CPU 端將OpenGL 繪圖函數(shù)封裝后發(fā)給 DSP,DSP 拆分后再
2017-11-30 15:10:0921

基于DSP+FPGA的實時圖像去霧增強系統(tǒng)設(shè)計

本文主要介紹了一種基于DSP+FPGA的實時圖像去霧增強系統(tǒng)設(shè)計,FPGA通常作為一種調(diào)度使用,圖像處理算法實現(xiàn)主要靠高速處理信號處理芯片DSP完成,在跟蹤等領(lǐng)域圖像數(shù)據(jù)只需單向進(jìn)入DSP,處理后輸出相應(yīng)參數(shù)即可,在實時視頻圖像處理中大量圖像數(shù)據(jù)只需通過EMIF輸入,且輸出數(shù)據(jù)量較小可以實時完成。
2017-12-25 10:24:214379

一種基于DSP+FPGA視頻圖像采集處理系統(tǒng)的設(shè)計與實現(xiàn)

本文主要介紹了一種基于DSP+FPGA視頻圖像采集處理系統(tǒng)的設(shè)計與實現(xiàn),DSP-BF561作為主處理器,負(fù)責(zé)整個算法的調(diào)度和數(shù)據(jù)流的控制,完成圖像數(shù)據(jù)的采集與顯示及核心算法的實現(xiàn),FPGA作為DSP的協(xié)處理器,依托其高度的并行處理能力,完成圖像預(yù)處理中大量的累乘加運算。實驗證明系統(tǒng)達(dá)到了實時性要求。
2017-12-25 10:39:475649

CPCI6U-2DSP-C6678信號處理的說明書免費下載

CPCI6U-2DSP-C6678 信號處理基于 6U CPCI 規(guī)范,并且具有一個基于FMC 規(guī)范的 HPC 接口。信號處理采用雙 DSP+FPGA 的處理架構(gòu),DSP 采用 TI 公司
2019-03-19 08:00:0017

一種基于DSP+FPGA結(jié)構(gòu)的通用飛控計算機設(shè)計方法介紹

控計算機平臺尤為重要。傳統(tǒng)的單處理器核心飛控計算機難以在多通道異步數(shù)據(jù)收發(fā)的同時保證數(shù)據(jù)處理速度,難以滿足現(xiàn)代導(dǎo)彈的要求。本文提出了一種基于DSP+FPGA結(jié)構(gòu),對外接口為422的通用數(shù)字飛控計算機平臺
2020-01-29 17:11:003012

基于DSP+FPGA實現(xiàn)的TL6678F-EasyEVM開發(fā)的介紹

創(chuàng)龍結(jié)合TI KeyStone系列多核架構(gòu)TMS320C6678及Xilinx Kintex-7系列FPGA設(shè)計的TL6678F-EasyEVM開發(fā)是一款DSP+FPGA高速大數(shù)據(jù)采集處理平臺,其
2020-02-12 13:42:304542

探究CPCI總線的PMC載設(shè)計

設(shè)計了一種基于CPCI總線標(biāo)準(zhǔn)的PMC接口。載FPGA為核心,集成了CPCI接口模塊和DPRAM(雙口RAM)模塊,CPCI接口
2021-05-05 16:56:004443

基于FPGADSP機載圖形顯示系統(tǒng)

基于FPGADSP機載圖形顯示系統(tǒng)
2021-06-08 10:48:0836

已全部加載完成