車輛在動(dòng)態(tài)稱重時(shí),作用在平臺(tái)上的力除真實(shí)軸重外,還有許多因素產(chǎn)生的干擾力,如:車速、車輛自身諧振、路面激勵(lì)、輪胎驅(qū)動(dòng)力等,給動(dòng)態(tài)稱重實(shí)現(xiàn)高 測(cè)量造成很大困難。
2023-04-15 15:28:18
3324 
FIR濾波的原理是什么?FIR算法在汽車動(dòng)態(tài)稱重儀中的應(yīng)用是什么?
2021-05-14 06:36:57
本帖最后由 發(fā)燒友LV 于 2014-12-29 20:13 編輯
在FPGA中實(shí)現(xiàn)PID算法,面臨著小數(shù)的計(jì)算,請(qǐng)問大家一般是怎么處理的?
2014-12-03 21:59:29
FPGA在汽車娛樂電子應(yīng)用中的參考設(shè)計(jì)
2021-05-13 06:51:15
fpga中fir filter的參數(shù)怎么設(shè)置?
2020-06-03 05:55:08
fpga中fir filter的參數(shù)怎么設(shè)置?
2011-07-05 17:57:21
本帖最后由 eehome 于 2013-1-5 10:03 編輯
fpga實(shí)現(xiàn)濾波器在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘加結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)
2012-08-11 18:27:41
fpga實(shí)現(xiàn)濾波器fpga實(shí)現(xiàn)濾波器在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘加結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)。本文研究了一種16階FIR濾波器的FPGA設(shè)計(jì)方法
2012-08-12 11:50:16
)、離散余弦變換(DCT)、小波變換、數(shù)字濾波器(有限脈沖響應(yīng)(FIR)、無限脈沖響應(yīng)(IIR)和自適應(yīng)濾波器)以及數(shù)字上下變頻器。這些算法中,每一種都有一些結(jié)構(gòu)性的元件可以用并行方法實(shí)現(xiàn)。而FPGA
2021-12-15 06:30:00
和儀表絕佳配置,使用穩(wěn)定可靠;不間斷工作功能有(在儀表中實(shí)現(xiàn),為用戶提供后備功能)通訊速率及防爆特性通訊速度快:通訊距離長(zhǎng)300m;數(shù)據(jù)交換速率為1Mbps;采用CANopen協(xié)議;可以做到在高通信速率
2021-08-29 16:07:49
稱重結(jié)果的不準(zhǔn)確。因此,濾波器設(shè)計(jì)是車輛電容稱重裝置中的關(guān)鍵技術(shù)之一,它直接關(guān)系到測(cè)量的精度。通過數(shù)據(jù)采集卡將信號(hào)調(diào)理電路的模擬電壓值轉(zhuǎn)變?yōu)閿?shù)字量,存儲(chǔ)到計(jì)算機(jī)中,利用MATLAB仿真軟件對(duì)濾波算法
2020-03-31 08:04:14
的問題,在本設(shè)計(jì)中提出了CPLD 在濾波和抗干擾中的應(yīng)用,提出對(duì)測(cè)控系統(tǒng)外部干擾的措施,并根據(jù)誤差理論提出幾種數(shù)字濾波方法進(jìn)行比較,用CPLD 完成FIR 算法,應(yīng)用于本系統(tǒng)中。最后根據(jù)分析結(jié)論對(duì)測(cè)量
2009-04-16 13:56:57
FPGA實(shí)現(xiàn)的 FFT 處理器的硬件結(jié)構(gòu)。接收單元采用乒乓RAM 結(jié)構(gòu), 擴(kuò)大了數(shù)據(jù)吞吐量。中間數(shù)據(jù)緩存單元采用雙口RAM , 減少了訪問RAM 的時(shí)鐘消耗。計(jì)算單元采用基 2 算法, 流水線結(jié)構(gòu), 可在
2017-11-21 15:55:13
打開和引用文件的方法 學(xué)習(xí)動(dòng)態(tài)稱重數(shù)據(jù)的處理方法 動(dòng)態(tài)稱重原理 實(shí)驗(yàn)內(nèi)容 用Matlab實(shí)現(xiàn)動(dòng)態(tài)稱重算法: (1)從文件中讀取原始數(shù)據(jù)(文件名為data.txt); (2)對(duì)數(shù)據(jù)進(jìn)行濾波
2011-12-31 15:04:41
系統(tǒng)的穩(wěn)定性,僅需單片機(jī)通過串口發(fā)指令便可以實(shí)現(xiàn)數(shù)據(jù)顯示、圖片切換、圖片剪切(實(shí)現(xiàn)電梯樓層的變化)、動(dòng)態(tài)曲線、支持多種字庫、觸摸屏控制等功能,開發(fā)周期可以控制在一周內(nèi),特別適合當(dāng)前汽車儀表的汽車性能參數(shù)
2011-02-21 16:59:27
`各種汽車儀表算法,雖然現(xiàn)在很多設(shè)備是自動(dòng)的,但是知道算法,可以對(duì)付新的儀表啊,`
2013-05-03 22:04:21
比較方便,但當(dāng)電纜線較長(zhǎng)時(shí),容易受環(huán)境溫度波動(dòng)等因素的影響道;六線制接法的稱重傳感器要求與之配套使用的二次儀表具備反饋輸入接口,使用范圍有一定的局限性,但不容易受環(huán)境溫度波動(dòng)等因素的影響,在精密測(cè)量及長(zhǎng)距離
2020-04-25 14:15:10
`地磅稱重儀表型號(hào):HBTZ---914本公司供應(yīng)地磅稱重儀表,品牌河北泰澤,型號(hào)HBTZ---914。適用于采用PLC或PC進(jìn)行控制的失重秤、螺旋秤、皮帶秤等動(dòng)態(tài)稱量系統(tǒng)質(zhì)量保證,歡迎咨詢洽談。`
2013-09-18 14:48:50
里面詳細(xì)的說明了FIR原理,以及在MATLAB上仿真和在FPGA上實(shí)現(xiàn)FIR的過程。
2019-07-22 11:52:43
本帖最后由 eehome 于 2013-1-5 09:50 編輯
基于FPGA的FIR濾波器設(shè)計(jì)與實(shí)現(xiàn) 文章研究基于FPGA、采用分布式算法實(shí)現(xiàn)FIR濾波器的原理和方法,用
2012-08-11 15:32:34
基于FPGA的fir濾波器實(shí)現(xiàn)
2017-08-28 19:57:36
本帖最后由 eehome 于 2013-1-5 09:50 編輯
基于fpga的fir濾波器的實(shí)現(xiàn)
2012-08-17 16:42:33
基于單片機(jī)msp430f149的動(dòng)態(tài)稱重算法用c怎么寫啊
2015-06-13 22:24:55
本文利用FPGA乘累加的快速算法,可以設(shè)計(jì)出高速的FIR數(shù)字濾波器,使FPGA在數(shù)字信號(hào)處理方面有了長(zhǎng)足的發(fā)展。
2021-05-07 06:31:21
FIR濾波器的原理及結(jié)構(gòu)是什么基于分布式算法的FIR濾波器的實(shí)現(xiàn)
2021-05-08 08:39:41
放大調(diào)整后,確保了通信系統(tǒng)信號(hào)輸出的幅度可基本維持在恒定的狀態(tài)。文中將AGC算法應(yīng)用于音頻信號(hào)處理中,可實(shí)現(xiàn)FPGA,并可有效降低音頻信號(hào)輸出時(shí)的干擾,保證信號(hào)的穩(wěn)定。2、 基于AGC算法的音頻信號(hào)處理
2020-10-21 16:42:15
目前FIR濾波器的硬件實(shí)現(xiàn)的方式有哪幾種?怎么在FPGA上實(shí)現(xiàn)FIR濾波器的設(shè)計(jì)?
2021-05-07 06:03:13
并行流水結(jié)構(gòu)FIR的原理是什么基于并行流水線結(jié)構(gòu)的可重配FIR濾波器的FPGA實(shí)現(xiàn)
2021-04-29 06:30:54
DSP和FPGA在汽車電子中的應(yīng)用比較汽車電子中的DSP和FPGA應(yīng)用
2021-04-30 06:25:43
來完成上述空域?yàn)V波算法,分析上述算法實(shí)現(xiàn)過程,可以得出結(jié)論,實(shí)現(xiàn)空域?yàn)V波算法可采用3個(gè)三階的FIR濾波器+延時(shí)單元來描述。 2 FIR數(shù)字濾波器的FPGA設(shè)計(jì) 在設(shè)計(jì)實(shí)現(xiàn)空域?yàn)V波算法的3個(gè)三階
2011-02-24 14:20:18
求助大神,在FPGA上實(shí)現(xiàn)retinex算法 。。。
2013-05-08 23:29:41
FPGA在汽車圖形應(yīng)用中為什么能替代ASIC和ASSP?FPGA參考設(shè)計(jì)是如何推動(dòng)汽車圖形技術(shù)發(fā)展的?請(qǐng)問FPGA在汽車娛樂電子中的參考設(shè)計(jì)有哪些?
2021-04-14 06:20:04
FIR濾波器的原理及結(jié)構(gòu)是什么基于分布式算法的FIR濾波器的實(shí)現(xiàn)
2021-04-30 06:03:00
單片機(jī)在靜態(tài)稱重中是可以的,但動(dòng)態(tài)稱重能行不?看了網(wǎng)上的關(guān)于動(dòng)態(tài)稱重的文章,一長(zhǎng)串的公式,看著著實(shí)嚇人,那個(gè)運(yùn)算量一般單片機(jī)根本搞不定。一直在研究有沒有8位或16位單片機(jī)可以支持的算法,搞了一個(gè)星期沒什么進(jìn)展,各位有沒有熟悉這方面的,指點(diǎn)下!
2019-09-20 06:51:52
您好,我們現(xiàn)在想盡量用AD9361中的資源,這樣可以節(jié)約外部硬件資源。遇到了這個(gè)問題,AD9361應(yīng)該怎么配置好?當(dāng)配置為FDD 2R1T DDR FIR為128階時(shí),為何FPGA通過P0直接采集到
2018-09-14 11:43:00
公路汽車動(dòng)態(tài)稱重信號(hào)由于受外界各種干擾因素的影響,數(shù)據(jù)處理較為復(fù)雜。針對(duì)汽車動(dòng)態(tài)稱重系統(tǒng)中數(shù)據(jù)處理的復(fù)雜性,提出了利用神經(jīng)網(wǎng)絡(luò)算法對(duì)動(dòng)態(tài)稱重信號(hào)中影響測(cè)量精度
2009-03-17 16:07:28
10 對(duì)DSP算法中常用的循環(huán)尋址的用法作了詳細(xì)的介紹,并闡述其在FIR濾波中的應(yīng)用,給出詳細(xì)的流程說明及匯編語言源程序。
2009-04-09 09:50:23
14 本文簡(jiǎn)述了目前動(dòng)態(tài)稱重采用的幾種方法的優(yōu)缺點(diǎn),詳細(xì)分析了汽車動(dòng)態(tài)稱重信號(hào)的頻譜特性,提出速度對(duì)低通數(shù)字濾波的截止頻率參數(shù)選擇的影響。并在此基礎(chǔ)上,使用二分梯形
2009-06-10 13:53:14
18 本文提出了一種采用現(xiàn)場(chǎng)可編程門陣列器件 FPGA 實(shí)現(xiàn)FIR 字濾波器硬件電路的方案,該方案基于只讀存儲(chǔ)器ROM 查找表的分布式算法。并以一個(gè)十六階低通FIR 數(shù)字濾波電路在ALTERA 公
2009-08-31 16:47:47
45 本文介紹了能高效實(shí)現(xiàn)固定常數(shù)乘法的分布式算法原理,給出了在FPGA 中用查找表實(shí)現(xiàn)FIR濾波器的算法設(shè)計(jì),并以一個(gè)16 階低通濾波器為例說明了設(shè)計(jì)過程。該設(shè)計(jì)通過Altera 公司的EP
2009-09-02 10:10:02
10 基于FPGA對(duì)稱型FIR濾波器的設(shè)計(jì)與實(shí)現(xiàn):在基于FPGA的對(duì)稱型FIR數(shù)字濾波器設(shè)計(jì)中,為了提高速度和運(yùn)行效率,提出了使用線性I相位結(jié)構(gòu)和加法樹乘法器的方法,并利用Altera公I(xiàn)司的FPG
2009-09-25 15:38:38
30 FIR數(shù)字濾波器分布式算法的原理及FPGA實(shí)現(xiàn)摘要:在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘積-積結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)。詳細(xì)研
2009-10-27 14:05:48
57 應(yīng)用分布式算法在FPGA平臺(tái)實(shí)現(xiàn)FIR低通濾波器李明緯 黃世震(福州大學(xué) 福建省微電子集成電路重點(diǎn)實(shí)驗(yàn)室福州 350002)摘要:在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮
2009-12-14 11:09:08
29 介紹AES 算法的原理以及基于FPGA 的高速實(shí)現(xiàn)。結(jié)合算法和FPGA 的特點(diǎn),采用查表法優(yōu)化處理了字節(jié)代換運(yùn)算、列混合運(yùn)算。同時(shí),為了提高系統(tǒng)工作速度,在設(shè)計(jì)中應(yīng)用了內(nèi)外結(jié)合
2010-01-25 14:26:51
29 乘累加器在DSP算法中有著舉足輕重的地位?,F(xiàn)在,很多前端DSP算法都通過FPGA實(shí)現(xiàn)。結(jié)合FPGA具體的硬件結(jié)構(gòu),提出了乘累加器在FPGA中實(shí)現(xiàn)的改進(jìn)方法:流水線技術(shù)、CSD編碼、DA算法,
2010-08-06 14:41:38
29 介紹了AES中,SubBytes算法在FPGA的具體實(shí)現(xiàn).構(gòu)造SubBytes的S-Box轉(zhuǎn)換表可以直接查找ROM表來實(shí)現(xiàn).通過分析SubBytes算法得到一種可行性硬件邏輯電路,從而實(shí)現(xiàn)SubBytes變換的功能.
2010-11-09 16:42:48
25 高效FIR濾波器的設(shè)計(jì)與仿真-基于FPGA
摘要:該文在介紹有限沖激響應(yīng)(FIR)數(shù)字濾波器理論及常見實(shí)現(xiàn)方法的基礎(chǔ)上,提出了一種基于FPGA的高效實(shí)現(xiàn)方案。
2008-01-16 09:56:02
2060 
如何用用FPGA實(shí)現(xiàn)FIR濾波器
你接到要求用FPGA實(shí)現(xiàn)FIR濾波器的任務(wù)時(shí),也許會(huì)想起在學(xué)校里所學(xué)的FIR基礎(chǔ)知識(shí),但是下一步該做什么呢?哪些參數(shù)是重
2009-03-30 12:25:45
4905 
1 引言 動(dòng)態(tài)汽車稱重是汽車以一定的速度經(jīng)過一定寬度的稱重臺(tái)面,由稱重臺(tái)面測(cè)出汽車每個(gè)軸的重量,然后累加得出汽車總重。該稱重過程是一個(gè)強(qiáng)實(shí)時(shí)過程,需
2009-05-16 10:52:58
1356 
摘要: 提出了一種采用現(xiàn)場(chǎng)可編碼門陣列器件(FPGA)并利用窗函數(shù)法實(shí)現(xiàn)線性FIR數(shù)字濾波器的設(shè)計(jì)方案,并以一個(gè)十六階低通FIR數(shù)字濾波器電路的實(shí)現(xiàn)
2009-06-20 14:05:46
1679 
摘要: 針對(duì)在FPGA中實(shí)現(xiàn)FIR濾波器的關(guān)鍵--乘法運(yùn)算的高效實(shí)現(xiàn)進(jìn)行了研究,給了了將乘法化為查表的DA算法,并采用這一算法設(shè)計(jì)了FIR濾波器。通過FPGA仿零點(diǎn)驗(yàn)證
2009-06-20 14:09:36
1050 
基于VC的汽車動(dòng)態(tài)稱重系統(tǒng)軟件設(shè)計(jì)與實(shí)現(xiàn)
隨著我國(guó)經(jīng)濟(jì)的發(fā)展,作為國(guó)家經(jīng)濟(jì)命脈的公路運(yùn)輸量也急劇增加,而超重車輛所占的比例也與日俱增,
2009-10-10 09:41:20
1330 
FPGA在智能儀表中的應(yīng)用
隨著微電子技術(shù)的發(fā)展,采用現(xiàn)場(chǎng)可編程門陣列(FPGA)進(jìn)行數(shù)字信號(hào)處理得到了飛速發(fā)展。由于FPGA具有現(xiàn)場(chǎng)可編程的特點(diǎn),可以實(shí)現(xiàn)
2009-10-17 09:30:52
1314 
基于VC++的汽車動(dòng)態(tài)稱重系統(tǒng)軟件設(shè)計(jì)與實(shí)現(xiàn)
0 引 言 隨著我國(guó)經(jīng)濟(jì)的發(fā)展,作為國(guó)家經(jīng)濟(jì)命脈的公路運(yùn)輸量也急劇增加,而超重車輛所占的比例也與日
2009-11-03 15:42:15
1065 FIR帶通濾波器的FPGA實(shí)現(xiàn)
引 言??? 在FPGA應(yīng)用中,比較廣泛而基礎(chǔ)的就是數(shù)字濾波器。根據(jù)其單位沖激響應(yīng)函數(shù)的時(shí)域特性可分為無限沖擊響應(yīng)(Infinite
2009-11-13 09:55:18
7499 
在低成本FPGA中實(shí)現(xiàn)動(dòng)態(tài)相位調(diào)整
在FPGA中,動(dòng)態(tài)相位調(diào)整(DPA)主要是實(shí)現(xiàn)LVDS接口接收時(shí)對(duì)時(shí)鐘和數(shù)據(jù)通道的相位補(bǔ)償,以達(dá)到正確接收的目的。ALTERA
2010-03-25 11:45:07
3072 
CVSD算法分析及其在FPGA中的實(shí)現(xiàn)
概 述在眾多的語音編譯碼調(diào)制中,連續(xù)可變斜率增量調(diào)制(CVSD)作為許多增量調(diào)制中的一種,只需編一位碼,在發(fā)送端與接收端之
2010-04-01 16:26:54
3015 
描述了基于FPGA的FIR濾波器設(shè)計(jì)。根據(jù)FIR的原理及嚴(yán)格線性相位濾波器具有偶對(duì)稱的性質(zhì)給出了FIR濾波器的4種結(jié)構(gòu),即直接乘加結(jié)構(gòu)、乘法器復(fù)用結(jié)構(gòu)、乘累加結(jié)構(gòu)、DA算法。在本文中給
2012-11-09 17:32:37
121 基于車輛動(dòng)態(tài)稱重系統(tǒng)的結(jié)構(gòu)和特點(diǎn),采用了一種基于最優(yōu)加權(quán)平均的數(shù)據(jù)融合處理方法,將其應(yīng)用到動(dòng)態(tài)稱重系統(tǒng)中,并完成系統(tǒng)的軟硬件設(shè)計(jì)。通過對(duì)融合前后的實(shí)驗(yàn)數(shù)據(jù)進(jìn)行比較
2013-04-27 16:49:06
17 基于FPGA的FIR濾波器設(shè)計(jì)與實(shí)現(xiàn),下來看看
2016-05-10 11:49:02
39 Xilinx FPGA工程例子源碼:在FPGA上實(shí)現(xiàn)CRC算法的程序
2016-06-07 15:07:45
28 一種圖像動(dòng)態(tài)范圍壓縮算法及其FPGA實(shí)現(xiàn),感興趣的小伙伴們可以看一看。
2016-09-14 17:17:07
5 FIR濾波算法相關(guān)資料,有需要的下來看看
2016-12-17 11:06:10
2 基于FPGA實(shí)現(xiàn)變采樣率FIR濾波器的研究
2017-01-08 15:59:09
19 基于自適應(yīng)卡爾曼濾波的動(dòng)態(tài)稱重算法的研究_楊軍
2017-01-18 20:21:46
103 單個(gè)FIR濾波,再級(jí)聯(lián)濾波算法的方法以改善濾波的能耗。同時(shí)FIR濾波算法在STxP70專用微處理器中采用單指令多數(shù)據(jù)Single Instruction Multiple Data(SIMD
2017-11-03 10:29:52
10 研究了一種采用FPGA實(shí)現(xiàn)32階FIR濾波器硬件電路方案;討論了窗函數(shù)的選擇、濾波器的結(jié)構(gòu)以及系數(shù)量化問題;研究了FIR濾波器的FPGA實(shí)現(xiàn),各模塊的設(shè)計(jì)以及如何優(yōu)化硬件資源,提高運(yùn)行速度等
2017-11-10 16:41:57
16 線性相位FIR濾波器的對(duì)稱性減小了硬件規(guī)模;利用分割查找表的方法減小了存儲(chǔ)空間;采用并行分布式算法結(jié)構(gòu)和流水線技術(shù)提高了濾波器的速度,在FPGA上實(shí)現(xiàn)了該濾波器。
2017-11-24 15:17:27
3615 在FPGA中,動(dòng)態(tài)相位調(diào)整(DPA)主要是實(shí)現(xiàn)LVDS接口接收時(shí)對(duì)時(shí)鐘和數(shù)據(jù)通道的相位補(bǔ)償,以達(dá)到正確接收的目的。ALTERA的高端FPGA,如STRATIX(r) 系列中自帶有DPA電路,但低端的FPGA,如CYCLONE(r)系列中是沒有的。下面介紹如何在低端FPGA中實(shí)現(xiàn)這個(gè)DPA的功能。
2018-02-16 17:32:33
11475 
用FPGA實(shí)現(xiàn)抽取濾波器比較復(fù)雜,主要是因?yàn)?b class="flag-6" style="color: red">在FPGA中缺乏實(shí)現(xiàn)乘法運(yùn)算的有效結(jié)構(gòu),現(xiàn)在,FPGA中集成了硬件乘法器,使FPGA在數(shù)字信號(hào)處理方面有了長(zhǎng)足的進(jìn)步。本文介紹了一種采用Xilinx公司的XC2V1000實(shí)現(xiàn)FIR抽取濾波器的設(shè)計(jì)方法。
2018-04-28 11:50:00
1620 
FIR的FPGA實(shí)現(xiàn)及其Quartus_與MATLAB仿真_王旭東
2018-04-12 16:53:25
13 針對(duì)目前同類產(chǎn)品存在操作復(fù)雜、精度低和適應(yīng)性差等缺點(diǎn),在研究動(dòng)態(tài)稱重原理的基礎(chǔ)上,實(shí)現(xiàn)車輛動(dòng)態(tài)稱重的軟硬件設(shè)計(jì)。
2018-04-27 09:28:53
6 2013首屆儀器儀表器件選型技術(shù)研討會(huì)(http://www.eepw.com.cn/event/action/instrument2013/),視頻題目:Xilinx FPGA在儀器儀表中的應(yīng)用,演講嘉賓:趙紅浪,高級(jí)工程師安富利。
2018-05-24 15:53:00
6083 的自適應(yīng)調(diào)整是通過控制算法對(duì)信道中的信號(hào)進(jìn)行快速檢測(cè),然后將結(jié)果和濾波器的輸出結(jié)果進(jìn)行差值計(jì)算進(jìn)行反饋調(diào)節(jié)。利用Quartus II和DSP Builder設(shè)計(jì)基于FPGA的16階系數(shù)可調(diào)FIR濾波器
2018-07-23 17:21:00
3003 
用FPGA實(shí)現(xiàn)抽取濾波器比較復(fù)雜,主要是因?yàn)?b class="flag-6" style="color: red">在FPGA中缺乏實(shí)現(xiàn)乘法運(yùn)算的有效結(jié)構(gòu),現(xiàn)在,FPGA中集成了硬件乘法器,使FPGA在數(shù)字信號(hào)處理方面有了長(zhǎng)足的進(jìn)步。本文介紹了一種采用Xilinx公司的XC2V1000實(shí)現(xiàn)FIR抽取濾波器的設(shè)計(jì)方法。
2020-09-25 10:44:00
3 在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘加結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)。本文研究了一種16階FIR濾波器的FPGA設(shè)計(jì)方法,采用Verilog HDI 語言描述
2020-09-14 17:49:56
9 一種基于FPGA動(dòng)態(tài)可重構(gòu)的圖像融合算法。該方法對(duì)小波分解后的圖像低頻子帶采用平均融合算子處理,在高頻子帶的融合中依據(jù)小波系數(shù)樹狀結(jié)構(gòu)特點(diǎn),提出了一種新的自適應(yīng)融合方法,最后經(jīng)過小波逆變換得到融合
2021-02-02 17:12:59
8 灰度動(dòng)態(tài)范圍壓縮是一種基本的圖像增強(qiáng)處理方法,廣泛應(yīng)用于圖像識(shí)別,視頻監(jiān)控等領(lǐng)域中。結(jié)合這一應(yīng)用,提出了一種基于非線性變換的動(dòng)態(tài)范圍壓縮算法,并且以FPGA為基礎(chǔ),針對(duì)一幅圖像的處理進(jìn)行硬件實(shí)現(xiàn)
2021-02-05 17:00:02
22 CORD IC算法是在許多角度計(jì)算方面有著廣泛應(yīng)用的經(jīng)典算法,通過考慮FPGA 的結(jié)構(gòu)、精度局限和速度要求,采用流水線技術(shù)(pipeline ) ,在FPGA 上用CORDIC算法實(shí)現(xiàn)了對(duì)于大吞吐量數(shù)據(jù)的向量?jī)A角的計(jì)算,并對(duì)實(shí)際應(yīng)用中內(nèi)部步驟寄存器精度的選取給出了較為詳細(xì)的方法。
2021-03-03 15:55:00
6 提出一種新的高階FIR濾波器的FPGA實(shí)現(xiàn)方法。該方法運(yùn)用多相分解結(jié)構(gòu)對(duì)高階FIR濾波器進(jìn)行降階處理,采用改進(jìn)的分布式算法來實(shí)現(xiàn)降階后的FIR濾波器。設(shè)計(jì)了一系列階數(shù)從8到1 024的FIR濾波器
2021-03-23 15:44:54
31 引言 目前,用FPGA(現(xiàn)場(chǎng)可編程門陣列)實(shí)現(xiàn)FIR(有限沖擊響應(yīng)) 濾波器 的方法大多利用FPGA中LUT(查找表)的特點(diǎn)采用DA(分布式算法)或CSD碼等方法,將乘加運(yùn)算操作轉(zhuǎn)化為位與、加減
2022-12-01 10:20:05
2154 本文介紹了設(shè)計(jì)濾波器的FPGA實(shí)現(xiàn)步驟,并結(jié)合杜勇老師的書籍中的串行FIR濾波器部分進(jìn)行一步步實(shí)現(xiàn)硬件設(shè)計(jì),對(duì)書中的架構(gòu)做了簡(jiǎn)單的優(yōu)化,并進(jìn)行了仿真驗(yàn)證。
2023-05-24 10:56:34
1843 
本文介紹了設(shè)計(jì)濾波器的FPGA實(shí)現(xiàn)步驟,并結(jié)合杜勇老師的書籍中的并行FIR濾波器部分進(jìn)行一步步實(shí)現(xiàn)硬件設(shè)計(jì),對(duì)書中的架構(gòu)做了復(fù)現(xiàn)以及解讀,并進(jìn)行了仿真驗(yàn)證。
2023-05-24 10:57:36
1825 
在FPGA的設(shè)計(jì)中,尤其是在通信領(lǐng)域,經(jīng)常會(huì)遇到hash算法的實(shí)現(xiàn)。hash算法在FPGA的設(shè)計(jì)中,它主要包括2個(gè)部分,第一個(gè)就是如何選擇一個(gè)好的hash函數(shù),減少碰撞;第二個(gè)就是如何管理hash表。本文不討論hash算法本身,僅說明hash表的管理。
2023-09-07 17:01:32
1980 
在前面的文章中:hash算法在FPGA中的實(shí)現(xiàn)(一)——hash表的組建,記錄了關(guān)于hash表的構(gòu)建,這里記錄另外一個(gè)話題,就是hash鏈表。我們知道,只要有hash的地方,就一定有沖突,關(guān)鍵就看
2023-09-07 17:02:27
1753 
。隨著現(xiàn)代數(shù)字通信系統(tǒng)對(duì)于高精度、高處理速度的需求,越來越多的研究轉(zhuǎn)向采用FPGA來實(shí)現(xiàn)FIR濾波器。而對(duì)于FIR濾波器要充分考慮其資源與運(yùn)行速度的合理優(yōu)化,各種不同的FIR濾波結(jié)構(gòu)各具優(yōu)缺點(diǎn),在了解各種結(jié)構(gòu)優(yōu)缺點(diǎn)后才能更好地選擇合適結(jié)構(gòu)來實(shí)現(xiàn)FIR濾波。
2024-11-05 16:26:54
2537 
數(shù)據(jù),PLC通過讀取稱重數(shù)據(jù)從而實(shí)現(xiàn)自動(dòng)混料、上下料等操作,提高了生產(chǎn)效率和產(chǎn)品質(zhì)量。 為實(shí)現(xiàn)稱重控制儀表數(shù)據(jù)采集到MES系統(tǒng)中,物通博聯(lián)提供基于工業(yè)智能網(wǎng)關(guān)的解決方案。網(wǎng)關(guān)具備多個(gè)串口/網(wǎng)口通信接口,支持MODBUS RTU和
2025-06-19 13:57:59
659 隨心所欲的連接,嵌入式模塊在稱重儀表中的重點(diǎn)應(yīng)用_ 隨心所欲的連接,穩(wěn)聯(lián)技術(shù)的嵌入式模塊在稱重儀表中的重點(diǎn)應(yīng)用 在現(xiàn)代科技高度發(fā)達(dá)的時(shí)代,無論是科學(xué)研究、醫(yī)療診斷、制藥生產(chǎn)還是工業(yè)制造,準(zhǔn)確的測(cè)量
2025-11-04 16:45:08
463 
評(píng)論