研究一種基于PCI軟核的軸角編碼數(shù)據(jù)采集系統(tǒng),實現(xiàn)伺服系統(tǒng)角度位置量的實時測控。采用FPGA器件實現(xiàn)PCI接口邏輯。##PCI接口采用Altera公司的Megacore宏單元PCI_MT32實現(xiàn)
2014-02-11 14:15:52
9226 
本人在北京工作6年以上,從事FPGA外圍接口設(shè)計,非常熟悉PCI Express協(xié)議,設(shè)計調(diào)試了多個基于PCI Express接口的數(shù)據(jù)采集卡.本人非常熟悉Spartan-6, Virtex-5
2014-08-23 13:15:30
基于PCI Express的數(shù)據(jù)采集卡PCIe數(shù)據(jù)采集卡PCI Express數(shù)據(jù)采集卡本人在北京工作6年以上,從事FPGA外圍接口設(shè)計,非常熟悉PCI Express協(xié)議,設(shè)計調(diào)試了多個基于PCI
2015-06-21 13:38:12
所阻塞,也一樣能進行數(shù)據(jù)傳輸。盡管 PCI 總線在某些方面已有些過時,但是轉(zhuǎn)變到PCI Express 還要經(jīng)過一個長期過程,并且未來許多年里PCI 總線將仍然是I/O 擴展的強有力競爭者。隨著PCI
2019-05-10 07:00:07
Express 在客戶產(chǎn)品中固有的優(yōu)勢。為了能在今天創(chuàng)建解決明日問題的解決方案,并跟上時代迅速發(fā)展的步伐,Xilinx 公司在其 VirtexTM-5 LXT 器件中融入了硬 PCI Express 端點模塊
2019-05-08 07:00:47
PCI9050送到CPU。6、結(jié)束語由于PCI總線數(shù)據(jù)吞吐量大,傳輸速率高,所以現(xiàn)在PCI總線已經(jīng)慢慢取代了ISA總線成為主流。當(dāng)然,PCI總線協(xié)議要復(fù)雜的多,接口設(shè)計難度也就增大了。目前,設(shè)計PCI接口有
2018-11-29 14:52:52
PCI總線接口的開發(fā)提供了一種簡潔的方法,設(shè)計者只需設(shè)計出本地總線接口控制電路,即可實現(xiàn)與PCI總線的高速數(shù)據(jù)傳輸。圖3是應(yīng)用PCI9054作為接口芯片,開發(fā)PCI總線擴展卡的總體硬件框架圖 下面簡單
2018-12-05 10:12:42
框架圖,最后給出一個簡單的實例。關(guān)鍵詞:PCI總線;局部總線;PCI9054一、 引言PCI 總線是英特爾公司推出的一種高性能局部總線,其數(shù)據(jù)總線為32 位,且可擴展成64 位,最大數(shù)據(jù)傳輸速率為
2008-10-09 11:23:38
有哪位大神用過pci ip核,為什么輸入lm_req32請求,pci側(cè)沒有reqn請求輸出呢?
2016-06-27 17:56:59
/s的傳輸速率。PCI9052對9052編程可實現(xiàn)復(fù)用/非復(fù)用的8位、16位、32位的本地總線接口。同時它還具有內(nèi)部FIFO可以加速本地總線的操作。
2021-04-15 07:02:21
與RTL8139的接口解決方案已在試驗中得到實現(xiàn),并已用于IP分組語音數(shù)據(jù)的以太網(wǎng)傳輸,效果良好。隨著ISA總線的淘汰,PCI接口的網(wǎng)絡(luò)控制器必將在嵌入式領(lǐng)域中得到更廣泛的應(yīng)用。
2009-09-19 09:43:24
PCI Express的高級特性包括哪些?實現(xiàn)PCI Express接口的難點有哪些?FPGA的PCI Express接口有哪些優(yōu)勢?
2021-05-26 06:52:48
qsys設(shè)計 avalon-mm 的硬IP核中斷是怎么實現(xiàn)的? 其中那個地址轉(zhuǎn)換表是有什么作用?
2020-10-28 13:59:22
100 MHz采樣速率和雙字節(jié)以內(nèi)的采樣精度的傳輸帶寬。目前,實現(xiàn)PCI Express總線接口控制的方法有兩種:一種是采用FPGA/CPLD來實現(xiàn)。目前,Altera等專業(yè)FPGA公司都提供了多種PCI
2019-06-11 05:00:06
傳輸,實現(xiàn)了系統(tǒng)設(shè)計的目標(biāo)。選擇PCI總線可以保證在足夠的帶寬下進行數(shù)據(jù)傳輸。FPGA的應(yīng)用易于在線升級電路,擴充平臺的功能。IP核的使用使硬件電路更為簡潔、可靠。經(jīng)過驗證,本文設(shè)計的系統(tǒng)可以很好地實現(xiàn)
2012-11-28 15:38:05
本文的應(yīng)用背景為某一工業(yè)測控系統(tǒng),該系統(tǒng)采用FPGA實現(xiàn)測量數(shù)據(jù)的采集和控制信號的輸出,通過定制PCI接口IP實現(xiàn)一個32位目標(biāo)設(shè)備的PCI總線接口轉(zhuǎn)換。PCI核選用AlteraPCI編譯器所包括
2018-12-04 10:35:21
引言隨著半導(dǎo)體技術(shù)的發(fā)展,深亞微米工藝加工技術(shù)允許開發(fā)上百萬門級的單芯片,已能夠?qū)⑾到y(tǒng)級設(shè)計集成到單個芯片中即實現(xiàn)片上系統(tǒng)SoC。IP核的復(fù)用是SoC設(shè)計的關(guān)鍵,但困難在于缺乏IP核與系統(tǒng)的接口
2019-06-11 05:00:07
可以利用板上PROTOTYPE區(qū)實現(xiàn)用戶邏輯的功能。PCI開發(fā)板演示軟件可以顯示數(shù)據(jù)傳輸速率,也可用于調(diào)試,配置PCI Core?! 』?b class="flag-6" style="color: red">IP模塊的PCI設(shè)計為用戶在FPGA目標(biāo)器件上實現(xiàn)PCI接口
2019-04-17 07:00:06
可以利用板上PROTOTYPE區(qū)實現(xiàn)用戶邏輯的功能。PCI開發(fā)板演示軟件可以顯示數(shù)據(jù)傳輸速率,也可用于調(diào)試,配置PCI Core。 基于IP模塊的PCI設(shè)計為用戶在FPGA目標(biāo)器件上實現(xiàn)PCI接口
2019-04-12 07:00:11
基于PCI Express的數(shù)據(jù)采集卡PCIe數(shù)據(jù)采集卡PCI Express數(shù)據(jù)采集卡本人在北京工作6年以上,從事FPGA外圍接口設(shè)計,非常熟悉PCI Express協(xié)議,設(shè)計調(diào)試了多個基于PCI
2014-03-20 22:58:55
性,因此本文選擇了PCI總線。33MHz、32位的PCI總線的數(shù)據(jù)傳輸速率最高可達133MBps, 完全可以滿足高速實時傳輸的需求。選擇了Altera公司的PCI編譯器軟件包來實現(xiàn)PCI接口控制電路
2018-12-07 10:34:34
, 因此如何來實現(xiàn)該監(jiān)控系統(tǒng)中大量數(shù)據(jù)的高效、快速、準(zhǔn)確地采集和傳輸成為設(shè)計該監(jiān)控系統(tǒng)所面臨的一個主要難題。而本文所研究的基于PCI 總線的高速數(shù)據(jù)通信卡的設(shè)計正是解決上述難題的關(guān)鍵技術(shù)之一。PCI
2010-09-22 08:51:09
通道、奇偶校驗和重試模塊組成。PCI從設(shè)備接口實現(xiàn)的功能是將一個不符合PCI總線協(xié)議的設(shè)備橋接到PCI總線上,為計算機PCI總線和用戶應(yīng)用之間傳輸數(shù)據(jù)提供一個數(shù)據(jù)通道。該從設(shè)備接口為用戶提供了一個簡單
2019-05-29 05:00:02
功能描述及參數(shù)設(shè)置按照PCIE協(xié)議的要求,該FPGA的IP核也采用三層體系結(jié)構(gòu),即傳輸層、數(shù)據(jù)鏈路層和物理層。這三層功能模塊完成了PCIE的協(xié)議轉(zhuǎn)換,在傳輸層上給開發(fā)人員提供了非常豐富的接口。開發(fā)人員
2019-05-21 05:00:02
的協(xié)議軟件之間傳輸包字節(jié)流的信息,它們在信號層被編碼成NRZI位信息后傳送出去。數(shù)據(jù)傳輸層用來實現(xiàn)在USB主機端的客戶端驅(qū)動程序和設(shè)備端的功能接口之間傳輸有一定意義的信息,這些信息在協(xié)議層被打包成包格式
2018-11-21 11:30:06
PCI Express總線是什么?如何去設(shè)計一種PCI Express接口?如何對PCI Express接口進行仿真測試?
2021-05-21 06:54:27
Xilinx 官方提供的技術(shù)參數(shù)來實現(xiàn)對 IP 核的寫控制。寫命令和寫數(shù)據(jù)總線介紹DDR3 SDRAM控制器IP
2022-02-08 07:08:01
信號,為采編器提供不同的數(shù)字量信號,并對回收后的存儲器進行數(shù)據(jù)的讀取分析。以前地面測試系統(tǒng)中的上位機軟件系統(tǒng)和地面控制臺之間的通信是由USB接口來完成的,傳輸速率較低。為了解決大容量數(shù)據(jù)高速讀取的瓶頸問題,采用PCI Express總線來讀取數(shù)據(jù)。
2019-09-23 06:11:11
和制定PCIE 2.0的規(guī)范,將數(shù)據(jù)速率提高到5Gbps.并制定了相應(yīng)的眼圖和抖動分析方法. PCI-Express規(guī)范的不同版本及其子規(guī)范有合起來有9個以上,往往使測試工程在對不同的PCIE實現(xiàn)選擇何種標(biāo)準(zhǔn)無所適從。
2009-04-08 08:32:33
方的總線封裝模塊再作為Master把這種內(nèi)部總線傳輸轉(zhuǎn)換成合法的OCP命令傳送給目標(biāo)IP核;其作為Slave方接收命令并執(zhí)行所要求的操作。每一個OCP接口都是可根據(jù)連接實體的要求進行配置的(通過選擇
2018-12-11 11:07:21
怎么實現(xiàn)基于IP內(nèi)核的PCI總線接口設(shè)計?
2021-05-27 06:34:05
本文提出了一種新的包括PCI9054單周期讀、寫和存儲器映射傳輸的設(shè)計,并討論了通用PCI總線高速數(shù)據(jù)采集卡的實現(xiàn)方案。
2021-06-08 06:28:30
是基于PCI 總線的1553B 總線接口卡,要實現(xiàn)的功能是利用PCI 總線作為媒介, 實現(xiàn)計算機控制1553B 總線BC 端和RT 端進行數(shù)據(jù)傳輸的功能,最終在衛(wèi)星地面測試過程中 實現(xiàn)由計算機對遠程終端的設(shè)備
2019-05-21 05:00:22
操作系統(tǒng)中的實現(xiàn)有很大不同。首先,由于嵌入式處理器的時鐘頻率低,地址、數(shù)據(jù)總線窄,導(dǎo)致嵌入式系統(tǒng)對一個通用IP包的處理要花費更多的處理機時間,從而影響其他任務(wù)的執(zhí)行,因此需要對龐大的復(fù)雜的TCP/IP
2019-04-28 09:57:18
的數(shù)據(jù)包,該ARP請求就是因為要發(fā)送這個包而發(fā)送的。這種方法在假設(shè)上層會重發(fā)被覆蓋的數(shù)據(jù)時采用。每隔十秒鐘,表就會刷新一次,舊的記錄被丟棄,在嵌入式TCP/IP協(xié)議棧中,記錄的有效時間為1秒。 2.2.2
2019-04-23 07:00:10
用戶邏輯的功能。PCI開發(fā)板演示軟件可以顯示數(shù)據(jù)傳輸速率,也可用于調(diào)試,配置PCI Core?;?b class="flag-6" style="color: red">IP模塊的PCI設(shè)計為用戶在FPGA目標(biāo)器件上實現(xiàn)PCI接口提供了一種有效的途徑,設(shè)計工程師可以將主要精力
2019-05-08 07:00:46
的實時性,因此本文選擇了PCI總線。33MHz、32位的PCI總線的數(shù)據(jù)傳輸速率最高可達133MBps, 完全可以滿足高速實時傳輸的需求。選擇了Altera公司的PCI編譯器軟件包來實現(xiàn)PCI接口控制電路
2019-05-05 09:29:32
IP核來實現(xiàn)PCI接口,利用基于PCI協(xié)議的IP核來實現(xiàn)PCI接口,這種設(shè)計開發(fā)速度較快,靈活性較好,但是IP核價格昂貴。采用FPGA實現(xiàn)PCI總線協(xié)議。采用CPLD/FPGA等可編程邏輯器件實現(xiàn)PCI
2019-05-30 05:00:02
; PCI突發(fā)方式,133M字節(jié)/秒數(shù)據(jù)峰值傳送; 功能1,2 16C950高速串口IP核設(shè)計 完全VHDL源代碼設(shè)計,標(biāo)準(zhǔn)接口模塊化設(shè)計,可以移植到非PCI接口應(yīng)用; 軟件兼容16C550
2019-06-20 05:00:02
PCB設(shè)計,使用獨立的外部時鐘同步芯片,可以為PCI及其它接口提供穩(wěn)定的零延遲時鐘系統(tǒng)電路,滿足PCI總線的時鐘要求,使驗證平臺高速,穩(wěn)定,可靠的工作。 S1500硬件驗證板照片以下為IP核驗證平臺提供
2019-06-12 05:00:07
核處理器NIOSⅡ作為系統(tǒng)的主控制器,結(jié)合ARINC429專用器件和其他外圍設(shè)備實現(xiàn)數(shù)據(jù)的收發(fā)功能?! RI NC429接口板由數(shù)據(jù)收發(fā)、存儲器擴展、監(jiān)控、PCI總線接口等模塊組成。NIOSⅡ控制
2019-04-26 07:00:08
控制器、PCI接口等等設(shè)計成可修改參數(shù)的模塊,讓其它用戶可以直接調(diào)用這些模塊,以避免重復(fù)勞動。隨著CPLD/FPGA的規(guī)模越來越大,設(shè)計越來越復(fù)雜,使用IP核是一個發(fā)展趨勢。許多公司推薦使用現(xiàn)成的或經(jīng)過
2019-04-12 07:00:09
pci express標(biāo)準(zhǔn)中文版
PCI Express是新一代的總線接口,而采用此類接口的顯卡產(chǎn)品,已經(jīng)在2004年正式面世。早在2001年的春季“英特爾開發(fā)者論壇”上,英特爾公司就提出了要
2007-11-05 09:10:30
0 介紹 PCI 總線的特點,對現(xiàn)有的 PCI 總線的接口設(shè)計方法進行分析;介紹 PCI 接口芯片CY7C09449PV的結(jié)構(gòu)及其與數(shù)字信號處理器TMS320C32之間接口電路的設(shè)計,提出一種基于PCI和 C32的數(shù)據(jù)
2009-04-08 09:53:42
26 基于PCI-Express的高速數(shù)據(jù)交換設(shè)計及應(yīng)用:摘要: 提出了利用PCIE總線技術(shù)實現(xiàn)數(shù)據(jù)高速傳輸的方案,結(jié)合共享內(nèi)存、DMA等技術(shù)設(shè)計了基于PCI鄄Express總線的高速數(shù)據(jù)傳輸卡,實現(xiàn)
2009-05-26 23:36:45
33 基于FPGA的PCI總線接口設(shè)計::PCI是一種高性能的局部總線規(guī)范,可實現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡要介紹了PCI總線的特點、信號與命令,提出了一種利用高速FPGA實現(xiàn)PCI總線接
2009-06-25 08:17:18
49 PCI 總線接口控制器的設(shè)計是基于PCI總線的應(yīng)用設(shè)計的關(guān)鍵所在。本文在介紹PCI9054接口控制器的基礎(chǔ)上,給出了一種通用的高速數(shù)據(jù)采集接口的設(shè)計,并提出了一種新的包括PCI9054單
2009-07-30 15:33:13
18 PCI 總線是先進的高性能32/64 位局部總線,成為微機總線標(biāo)準(zhǔn)。PCI 總線接口設(shè)計較其它總線接口設(shè)計復(fù)雜,本文討論了接口設(shè)計的方案,選擇CH365 作為接口芯片,描述了數(shù)據(jù)采集
2009-08-19 10:19:55
27 本文簡要介紹了PCI 總線的仲裁機制, 完成了PCI 總線仲裁器核心的設(shè)計、實現(xiàn)。通過ModelSim 進行了軟件仿真,最后在XILINX 公司的FPGA 上加以了驗證。
2009-09-03 08:18:29
27 本文通過一套數(shù)據(jù)采集卡的設(shè)計介紹了PCI 總線數(shù)據(jù)傳輸的基本過程,給出了系統(tǒng)整體設(shè)計方案和PCI 接口通信方式及驅(qū)動程序實現(xiàn),并著重討論了PCI 數(shù)據(jù)傳輸中影響傳輸速率的
2009-09-21 10:19:54
34 以 FPGA 技術(shù)為基礎(chǔ),以Verilog HDL 為載體,設(shè)計了遵守Wishbone 片上總線規(guī)范的IP 核接口,實現(xiàn)了片上系統(tǒng)的IP 核互聯(lián)。
2010-01-13 15:09:14
13 針對可編程PCI Express解決方案的評估方法:外設(shè)部件互連( PCI )及其衍生的PCI - X和PCI Express是業(yè)界最常用的總線接口。PCI Express采用串行器/ 解串器(SERDES)接口為用戶提供今后應(yīng)用
2010-03-03 10:36:20
14 本文詳述了一種基于AMBA總線接口的IIC總線控制器IP核設(shè)計,給出了該IP核的系統(tǒng)結(jié)構(gòu)以及各個子模塊的詳細設(shè)計方法,并對該IP核進行了功能仿真、FPGA原型驗證,可測性設(shè)計以
2010-07-17 16:20:22
21
PCI9054是PLX公司生產(chǎn)的橋接PCI總線與本地總線的接口器件。在PCI9054的結(jié)構(gòu)性能、數(shù)據(jù)傳輸模式及總線工作方式等特性的基礎(chǔ)上,給出以PCI9054作為接口器件的接口板的硬
2010-07-21 16:18:33
76 本文介紹一種基于PCI Express 總線的高速數(shù)據(jù)采集卡的設(shè)計方案及功能實現(xiàn)。給出系統(tǒng)的基本結(jié)構(gòu)及單元組成,重點闡述系統(tǒng)硬件設(shè)計的關(guān)鍵技術(shù)和本地總線的控制邏輯,詳細探
2010-09-22 08:15:04
62 PCI-Express*概覽
Intel® Developer Network for PCI Express* Architectur
2006-12-25 15:10:22
2204 
PCI Express插槽,什么是PCI Express插槽,PCI Express插槽外形圖
PCI-Express是最新的總線和接口標(biāo)準(zhǔn),它原來的名稱為“3GIO”,是由英特爾提出的,很明顯英特
2009-04-26 18:19:16
5463 基于PCI IP核的碼流接收卡的設(shè)計
本文介紹了一種基于Altera公司的PCI接口IP核的DVB碼流接收系統(tǒng)的硬件設(shè)計方案及設(shè)計要點的分析。該設(shè)計采用Altera公司的新一代FPGA
2009-09-26 18:02:08
912 
PCI Express總線技術(shù)白皮書
1.1 PCI Express總線的起源和現(xiàn)狀 2001年春季的IDF上Intel正式公布PCI Express,是取代PCI總線的第三代IO技術(shù),也稱為
2009-10-04 09:39:14
1427 
基于Virtex5的PCI-Express總線接口設(shè)計
PCI Express是由Intel,Dell,Compaq,IBM,Microsoft等PCI SIG聯(lián)合成立的Arapahoe Work Group共同草擬并推舉成取代PCI總線標(biāo)準(zhǔn)的
2009-10-05 10:25:20
1203 
PCI總線接口技術(shù)及其在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
一種基于PCI總線的高速數(shù)據(jù)采集傳輸系統(tǒng)的實現(xiàn),討論了PCI總線控制器9054的性能及三種傳輸模式,
2009-12-08 14:39:06
1338 
PCI-Express插槽
PCI-Express是最新的總線和接口標(biāo)準(zhǔn),它原來的名稱為“3GIO”,是由英特爾提出的,很明顯英特爾的意思是它代表著下一代I/O接口標(biāo)準(zhǔn)。交由PCI-SIG(PCI
2009-12-24 15:19:51
596 什么是PCI Express接口 PCI Express(以下簡稱PCI
2009-12-25 10:32:47
2962 PCI Express總線
其實,PCI Express是一個計算機系統(tǒng)總線的名稱,不過大家聽得最多的還是“接口”這個詞,也沒錯,PCI Express的確是下一
2010-01-22 11:21:51
799 PCI總線目標(biāo)接口芯片PCI9052及其應(yīng)用
摘要:PCI9052是PLX公司繼PCI9050之后新推出的一種低成本的PCI總線目標(biāo)接口芯片,它傳輸速率高,數(shù)據(jù)吞吐量大,
2010-03-03 19:21:58
3004 
本文介紹的基于Wishbone總線的UART IP核的設(shè)計方法,通過驗證表明了各項功能達到預(yù)期要求,為IP核接口的標(biāo)準(zhǔn)化設(shè)計提供了依據(jù)。此外,該IP核代碼全部采用模塊化的Verilog-HDL語言編寫,
2011-06-10 11:47:37
4199 
文章采用TOP-DOWN 的方法設(shè)計了 AMBA 總線IP 核!它包括AHB 和APB兩個子IP 核 所有AMBA結(jié)構(gòu)模塊均實現(xiàn)了RTL級建模
2011-07-25 18:10:52
93 本文提出了一種基于PCI Express總線接口的、具備可擴展性能、并可大容量存儲數(shù)據(jù)的采集系統(tǒng)。該系統(tǒng)的最高采樣速率可達80 MHz,利用計算機并通過PCI Express總線和采集卡、Raid磁盤陣列相
2011-08-31 15:02:16
2512 
系統(tǒng)硬件部分負責(zé)采集前端高速LVDS數(shù)據(jù)并通過PCI Express總線傳輸給計算機,以Xilinx公司MLS05開發(fā)板為實現(xiàn)載體,通過在Virtex-5 FPGA中設(shè)計邏輯實現(xiàn)高性能的DMA傳輸。FPGA中邏輯由Endpoint Bl
2011-09-01 16:26:55
49 PCIE(PCI express)是用來互聯(lián)諸如計算機和通信平臺應(yīng)用中外圍設(shè)備的第三代高性能I/0總線。PCIE體系結(jié)構(gòu)繼承了第二代總線體系結(jié)構(gòu)最有用的特點,采用與PCI相同的使用模型和讀/寫通信模
2011-10-17 16:14:20
1311 
出了一種PCI總線從設(shè)備的CPLD實現(xiàn)方法。該方法遵從PCI規(guī)范2.2版,實現(xiàn)了資源自動配置并且支持數(shù)據(jù)突發(fā)傳輸。試驗證明該方法的有效性,其突發(fā)傳輸速率可達20 MBs -1 。
2011-11-30 17:06:11
60 PCI-E總線接口特別適合于超高速的數(shù)據(jù)傳送,并且會在3年之內(nèi)完成對PCI接口的替代。我公司根據(jù)這一情況,為滿足市場需要,特推出S2300型PCI-E接口FPGA開發(fā)實驗平臺,滿足用戶對高速數(shù)據(jù)
2012-01-17 13:59:16
2397 
本文提出一種采用可編程片上系統(tǒng)SOPC實現(xiàn)偵察接收機PCI總線高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計方案。
2012-02-10 11:20:05
1705 
本內(nèi)容介紹了PCI總線/PCI-X接口及PCI-PCI-Express的知識,講解了從PCI、PCI-X到PCI-Express之間的連接
2012-06-05 16:16:58
3969 
Xilinx FPGA工程例子源碼:PCI Express IP核應(yīng)用參考設(shè)計
2016-06-07 14:13:43
14 Xilinx FPGA工程例子源碼:PCI總線IP核(華為的商用)
2016-06-07 14:54:57
32 計算機接口中關(guān)于PCI-Express的詳解
2016-09-01 14:55:49
0 本文基于Xilinx公司的PCI Express IP核,為光纖通道HBA卡成功設(shè)計并實現(xiàn)了DMA引擎。
2017-10-11 11:09:11
8 采用IP核的設(shè)計方法,將外設(shè)組件互連標(biāo)準(zhǔn)(PCI)總線接口與具體功能應(yīng)用集成在一個FPGA上芯片, 提高了系統(tǒng)的集成度。在對PCI IP核進行概述的基礎(chǔ)上,介紹了IP核的設(shè)計方法,實現(xiàn)了PCI總線
2017-11-17 12:27:03
7056 
,推廣PCIE總線在嵌入式系統(tǒng)等場合的應(yīng)用,本文 設(shè)計了一款基于FPGA的PCIE數(shù)據(jù)傳輸系統(tǒng),為應(yīng)用PCIE進行數(shù)據(jù)傳輸提供了一種新的低成本方案。 本文在對PCIE協(xié)議深入研究的基礎(chǔ)上,采用自頂向下的設(shè)計思想,對PCIE數(shù)據(jù)傳輸系統(tǒng)進行頂層設(shè)計和模塊劃分,根據(jù)PCIE IP接口完成
2017-11-28 17:37:45
13 PCIExpress總線是新一代的I/O局部總線標(biāo)準(zhǔn),是取代PCI總線的革命性總線架構(gòu)。PCI總線曾經(jīng)是PC體系結(jié)構(gòu)發(fā)展史上的一個里程碑,但是隨著技術(shù)的不斷發(fā)展,新涌現(xiàn)出的一些外部設(shè)備對傳輸速度和帶寬有更高的要求,PCI設(shè)計之初并沒有考慮這些因素,因此并不能完全滿足這些外部設(shè)備的需求。
2018-04-11 16:00:00
8131 
了解如何創(chuàng)建和使用Xilinx的UltraScale PCI Express解決方案。
使用Vivado IP目錄GUI創(chuàng)建和使用PCI Express IP內(nèi)核。
打開示例設(shè)計并在Vivado軟件中實現(xiàn)它。
2018-11-28 06:36:00
4208 
關(guān)鍵詞:PCI , 雷達 , 視頻 , 數(shù)據(jù)采集 PCI總線(Peripheral Component Interconnect)是Intel公司推出的一種高性能32/64位局部總線,最大數(shù)據(jù)傳輸
2019-01-28 18:06:01
886 圖像采集和處理技術(shù)在機器視覺和圖像分析等諸多領(lǐng)域應(yīng)用十分廣泛。隨著高速的 PCI Express(PCIE)總線的出現(xiàn),基于 PCIE 接口的高速數(shù)據(jù)采集卡將在數(shù)據(jù)傳輸和處理量很大的場合發(fā)揮越來越重要的作用。
2020-07-16 17:02:04
3928 
PCI Express是從PCI發(fā)展而來的一種系統(tǒng)互聯(lián)接口標(biāo)準(zhǔn)。PCI和PCI-X都是基于32位以及64位的并行總線,而PCI Express則使用高速串行總線。PCI Express后向兼容于PCI,能夠靈活地提供大峰值帶寬。表1對比了三種PCI標(biāo)準(zhǔn)的特性。
2021-06-18 10:53:00
3665 
本文檔介紹了用于PCI Express IP核的Altera?IP編譯器。PCI Express(PCI Express)是一種用于多種應(yīng)用的高性能互連協(xié)議包括網(wǎng)絡(luò)適配器、存儲區(qū)域網(wǎng)絡(luò)、嵌入式控制器、圖形加速器板和視聽產(chǎn)品
2022-09-29 15:55:16
0 IP_數(shù)據(jù)表(I-22):Configurable PCI Express 4.0 Link Controller
2023-03-15 19:42:18
0 最近需要用到AXI接口的模塊,xilinx的IP核很多都用到了AXI總線進行數(shù)據(jù)和指令傳輸。如果有多個設(shè)備需要使用AXI協(xié)議對AXI接口的BRAM進行讀寫,總線之間該如何進行仲裁,通信?
2023-06-19 15:45:14
14453 
PCIe接口全稱PCI Express,由PCI-SIG組織發(fā)布的用于替代PCI總路線的新一代高速串行總線與接口。
2023-06-25 16:27:04
16458 
IP_數(shù)據(jù)表(I-22):Configurable PCI Express 4.0 Link Controller
2023-07-06 18:52:14
0 PCIe接口全稱PCI Express,由PCI-SIG組織發(fā)布的用于替代PCI總路線的新一代高速串行總線與接口。
2023-07-22 16:52:50
16499 
PCI總線協(xié)議非常復(fù)雜,目前實現(xiàn)PCI接口的有效方案分為兩種:即使用可編程邏輯器件和使用專用總線接口的器件,可編程邏輯器件實現(xiàn)PCI接口比較靈活,可以利用的器件比較多,現(xiàn)在有許多生產(chǎn)可編程邏輯器件的廠商(如Xilinx的Logicore和Alerra的AMPP)都提供經(jīng)過嚴格測試的PCI接口功能模塊
2023-08-01 14:37:19
1925 PCI-Express總線接口的布線規(guī)則
2023-11-29 15:49:58
2081 
電子發(fā)燒友網(wǎng)站提供《XIO2001 PCI Express至PCI總線轉(zhuǎn)換橋接器數(shù)據(jù)表.pdf》資料免費下載
2024-06-19 14:17:34
3 在使用FPGA的時候,有些IP核是需要申請后才能使用的,本文介紹如何申請xilinx IP核的license。
2024-10-25 16:48:32
2275 
評論