OpenFlow。研究人員可以在全國范圍內(nèi)在國家級測試平臺上,比如美國的GENI和歐盟的FIRE上試驗新型網(wǎng)絡(luò)架構(gòu)。 研究人員還越來越多地將NetFPGA開發(fā)板用于新理念的硬件原型設(shè)計,諸如新的轉(zhuǎn)發(fā)模式、調(diào)度
2011-07-19 15:51:05
FPGA。Altera公司也有使用ARM硬核的計劃?! ∮纱丝梢?,目前更大的問題是:向以微控制器為中心的可配置平臺的發(fā)展趨勢,是否會主導(dǎo)FPGA的使用。很多業(yè)內(nèi)人士目前對此表示懷疑。軟核在新的FPGA
2011-06-21 10:58:29
隨著工控技術(shù)的進(jìn)步和市場競爭的加劇,開發(fā)人員通常需要在盡可能短的時間內(nèi)設(shè)計出滿足用戶要求的測控系統(tǒng)。本文針對嵌入式系統(tǒng)的特點,以高性價比的32位ARM嵌入式處理器AT91RM9200為硬件核心,搭建
2020-03-12 08:33:35
)基本都不支持網(wǎng)絡(luò),也不能簡單升級具有網(wǎng)絡(luò)功能,且模式較為單一。因而,設(shè)計與實現(xiàn)了一種網(wǎng)絡(luò)化通用測控系統(tǒng)平臺,以實現(xiàn)網(wǎng)絡(luò)化測控需求且具有一般平臺的通用性能。本文主要介紹了ARM嵌入式系統(tǒng)與ZigBee無線技術(shù)相結(jié)合的通用網(wǎng)絡(luò)測控平臺的硬件設(shè)計。
2020-04-10 07:44:27
得Morph-IC-II成為必須透過 USB下載新軟件以重新動態(tài)配置硬件功能的理想應(yīng)用選擇。此外,除了提高應(yīng)用的靈活性,透過USB重新配置硬件也可降低BOM成本, FPGA只需為最復(fù)雜的分離功能而不是所有功能來設(shè)定大小。
2019-07-03 08:29:05
基于SDRAM控制器實現(xiàn)FPGA模塊化和通用性的解決方案設(shè)計
2020-12-22 07:58:55
解決了FPGA開發(fā)難度最大的高速接口開發(fā)及調(diào)試,例如PCIe,F(xiàn)iber接口, DDR控制器等等,大大簡化了開發(fā)的時間;用戶能夠直接得到硬件平臺和FPGA接口的最大性能,不會因為團(tuán)隊開發(fā)能力和經(jīng)驗
2018-05-17 20:17:46
信號等,經(jīng)調(diào)理電路后,使其各種信號的電平和幅值滿足DSP控制器的要求;DSP主控電路以TMS320C6748為核心處理器
2015-09-10 11:15:15
。所謂軟件無線電,是指構(gòu)造一個通用的、可重復(fù)編程的硬件平臺,使其工作頻段、調(diào)制解調(diào)方式、業(yè)務(wù)種類、數(shù)據(jù)速率與格式、控制協(xié)議等都可以進(jìn)行重構(gòu)和控制,選用不同的軟件模塊就可以實現(xiàn)不同類型和功能的無線電臺,其
2019-05-28 06:39:46
論文以Compaq、Microsoft 等公開的 USB 主機(jī)控制器接口規(guī)范為基礎(chǔ),遵循USB 主機(jī)的協(xié)議規(guī)范,開發(fā)了獨立于操作系統(tǒng)的USB 主機(jī)底層驅(qū)動程序,并在S3C2410 平臺上得到了驗證。下面詳細(xì)論述主機(jī)控制器接口規(guī)范及 驅(qū)動程序?qū)崿F(xiàn)。
2020-03-31 06:57:20
本文介紹一種通用SDRAM控制器的FPGA模塊化解決方案。
2021-05-07 06:42:49
求大佬介紹一種通用SDRAM控制器的FPGA模塊化解決方案
2021-04-08 06:40:34
。以高靈活性、可靠性,助力電機(jī)控制技術(shù)研發(fā),滿足多領(lǐng)域應(yīng)用需求,為用戶降本增效。
一、電機(jī)控制器硬件在環(huán)測試平臺
電機(jī)控制器硬件在環(huán)測試平臺基于FPGA硬件架構(gòu),具備對電機(jī)動態(tài)運(yùn)行特性的深度模擬
2025-01-16 11:48:20
測控Modbus協(xié)議,擴(kuò)展多種通信接口,滿足用戶的通信需求。與此同時,選擇嵌入式Linux操作系統(tǒng)為測控軟件的開發(fā)提供了性能優(yōu)良軟件平臺。通用工控硬件平臺設(shè)計1 AT91RM9200微處理器最小
2011-07-25 09:10:44
,以創(chuàng)建您的模擬或數(shù)字控制邏輯的一個高度優(yōu)化的門陣列實現(xiàn)。您可以使用常規(guī)的LabVIEW編程技術(shù)開發(fā)您的 FPGA應(yīng)用。當(dāng)您以如CompacRIO機(jī)箱或R系列智能DAQ設(shè)備等FPGA硬件為目標(biāo)平臺
2019-04-28 10:04:13
目前伺服控制器的設(shè)計多以DSP或MCU為控制核心,但DSP的靈活性不如FPGA,且在某些環(huán)境比較惡劣的條件如高溫高壓下DSP的應(yīng)用效果會大打折扣,因此以FPGA為控制核心,對應(yīng)用于機(jī)載三軸伺服控制平臺的控制器進(jìn)行了設(shè)計與優(yōu)化。
2019-07-16 07:41:04
此提供了新的解決方案。IP核(IP Core)是具有特定電路功能的硬件描述語言程序,可較方便地進(jìn)行修改和定制,以提高設(shè)計效率[3]。本文研究了基于FPGA的數(shù)據(jù)采集控制器IP 核的設(shè)計方案和實現(xiàn)方法,該IP核既可以應(yīng)用在獨立IC芯片上,還可作為合成系統(tǒng)的子模塊直接調(diào)用,實現(xiàn)IP核的復(fù)用。
2019-07-09 07:23:09
目前伺服控制器的設(shè)計多以DSP或MCU為控制核心,但DSP的靈活性不如FPGA,且在某些環(huán)境比較惡劣的條件如高溫高壓下DSP的應(yīng)用效果會大打折扣,因此以FPGA為控制核心,對應(yīng)用于機(jī)載三軸伺服控制平臺的控制器進(jìn)行了設(shè)計與優(yōu)化。
2019-07-08 06:28:36
和網(wǎng)絡(luò)技術(shù)的不斷發(fā)展,運(yùn)動控制器已從以單片機(jī)和微處理器作為核心的運(yùn)動控制器和以專用芯片(ASIC)作為核心處理器的運(yùn)動控制器,發(fā)展到了基于PC機(jī)平臺的以數(shù)字信號處理器(DSP)和現(xiàn)場可編程門陣列
2019-09-04 07:10:42
和網(wǎng)絡(luò)技術(shù)的不斷發(fā)展,運(yùn)動控制器已從以單片機(jī)和微處理器作為核心的運(yùn)動控制器和以專用芯片(ASIC)作為核心處理器的運(yùn)動控制器,發(fā)展到了基于PC機(jī)平臺的以數(shù)字信號處理器(DSP)和現(xiàn)場可編程門陣列
2019-08-30 08:27:17
通用型運(yùn)動控制器。其中DSP用于運(yùn)動軌跡規(guī)劃、速度控制及位置控制等功能;FPGA完成運(yùn)動控制器的精插補(bǔ)功能,用于精確計算步進(jìn)電機(jī)或伺服驅(qū)動元件的控制脈沖,同時接收并處理脈沖型位置反饋信號。本文對該運(yùn)動
2009-09-19 09:43:00
本帖最后由 mr.pengyongche 于 2011-8-27 11:55 編輯
[共享] 基于DSP的電機(jī)控制器通用開發(fā)平臺的研究from hellodsp
2011-08-26 20:09:53
PC獨立運(yùn)行等優(yōu)勢,得到了高速發(fā)展與廣泛應(yīng)用。本文主要研究基于OMAP平臺的嵌入式運(yùn)動控制器,為通用嵌入式運(yùn)動控制器的開發(fā)提供一種解決方案。文中首先分析了國內(nèi)外運(yùn)動控制器的研究現(xiàn)狀,并對比說明了嵌入式運(yùn)...
2021-12-24 06:52:02
Brett Novak 營銷經(jīng)理 德州儀器 (TI)簡介現(xiàn)在,越來越多的設(shè)計師開始轉(zhuǎn)向電子微控制器,以在電機(jī)控制和數(shù)字電源系統(tǒng)中控制功率級。 使用微控制器(例如德州儀器 (TI) 的 C2000
2019-07-19 07:38:46
本文以FPGA為核心構(gòu)建了一種通用的雷達(dá)回波信號實時模擬系統(tǒng)。該系統(tǒng)采用FPGA作為回波信號模擬的運(yùn)算單元,充分利用了FPGA資源豐富、并行處理能力強(qiáng)的特點,提高了系統(tǒng)的實時性;采用System
2021-04-29 06:14:20
擴(kuò)展了其應(yīng)用范圍。本文以AFS600為核心,實現(xiàn)了太陽能熱水器的控制器系統(tǒng)。與目前采用微處理器、PLC或FPGA芯片設(shè)計的系統(tǒng)相比,該系統(tǒng)具有結(jié)構(gòu)簡單、外圍元件少、穩(wěn)定性高等優(yōu)點。
2019-08-16 06:25:22
晚上好,如何將微控制器與FPGA連接?如何使用微控制器配置FPGA?如何使用微控制器或軟件程序為FPGA創(chuàng)建.bit文件以使用微控制器配置FPGA?任何人都可以告訴發(fā)送與這些排隊相關(guān)的文件....提前致謝問候Vimala
2020-03-25 09:22:18
本文基于Matlab/Simulink RTW 和XPC Real-time Target實時仿真平臺,配合PCI數(shù)據(jù)采集卡底層軟件的開發(fā)和信號調(diào)理裝置硬件設(shè)計,系統(tǒng)地實現(xiàn)了燃料電池汽車整車控制器仿真測試平臺。利用該平臺可以對整車控制器硬件電氣特性、底層軟件平臺和控制算法等進(jìn)行測試。
2021-05-14 06:04:10
通用硬件模擬開發(fā)平臺是由哪些部分組成的?如何去實現(xiàn)開關(guān)電源控制器硬件?
2021-05-06 07:08:02
提升創(chuàng)新技術(shù)應(yīng)用程序)是一個在井井安裝的基于建筑的開放式跳躍器電梯控制和自動化系統(tǒng),是一種基于微觀服務(wù)的應(yīng)用程序,以MQTT Sparkplug和Modbus等行業(yè)標(biāo)準(zhǔn)為基礎(chǔ),并與通用福利主計長兼容
2023-08-03 08:49:30
實時仿真平臺為電源控制器 MCU 提供硬件在環(huán)(HIL)測試系統(tǒng),與用戶 MCU 構(gòu)成一整套測試系統(tǒng)。
在整體系統(tǒng)中,EasyGo 實時仿真平臺與 MCU 之間通過實際物理 IO 交互。MCU
2025-08-20 18:31:48
ATSAMC21-XPRO,SAM C21 Xplained Pro評估套件是用于評估ATSAMC21J18A微控制器(MCU)的硬件平臺。該套件由Atmel Studio集成開發(fā)平臺提供支持,可
2020-05-14 09:13:52
最近做一個開源模型社區(qū)的V6無人機(jī)腳架控制器,買來他們的開發(fā)板,仿了出來,這兩個IC一直查不到,請廣大大神相助!
2019-05-28 23:22:32
、通信、便攜式工業(yè)控制設(shè)備等應(yīng)用場合。 自帶高性能處理器,特別適合 AI 人工智能,機(jī)器視覺等需要強(qiáng)大運(yùn)算力的應(yīng)用;外擴(kuò) FPGA 模組,可提供硬件加速,芯片 IP 驗證及 SOC 科研及教學(xué)
2022-09-01 10:42:40
運(yùn)動控制器控制伺服電機(jī)的指令方式運(yùn)動控制器以模擬量信號控制伺服電機(jī)的調(diào)試步驟
2021-01-21 07:15:51
使用這類控制器。3、是基于PC總線的以DSP或FPGA作為核心處理器的開放式運(yùn)動控制器。這類開放式運(yùn)動控制器以DSP芯片作為運(yùn)動控制器的核心處理器,以PC機(jī)作為信息處理平臺,運(yùn)動控制器以插件形式嵌入
2019-12-10 10:41:31
Altera公司工業(yè)以太網(wǎng)是指使用基于以太網(wǎng)的協(xié)議實現(xiàn)工業(yè)自動化和產(chǎn)品機(jī)械控制中實時可靠的通信,在車間底層控制器之間、車間之間,以及車間和辦公室之間通過互聯(lián)網(wǎng)實現(xiàn)通用平臺。由于這些協(xié)議在以太網(wǎng)物理層
2019-07-29 07:40:50
。 基于以上所述的幾點,本項目所開發(fā)的通用控制平臺采用深圳聯(lián)華集成電路有限公司的“安芯一號”單片機(jī)來作為控制器。該芯片采用增強(qiáng)型的51內(nèi)核,并增加了
2013-11-05 11:41:17
數(shù)字化通用PWM控制器的設(shè)計:摘要院提出了一種采用現(xiàn)場可編程門陣列淵FPGA冤器件實現(xiàn)數(shù)字化通用PWM控制器的方案。該控制器能靈活地產(chǎn)生多路PWM脈沖袁可應(yīng)用于PWM的全數(shù)字化控制,
2009-06-20 08:47:11
31 介紹一種以8051微控制器和82527獨立CAN總線控制器為核心組成的CAN總線智能傳感器節(jié)點的設(shè)計方法,并給出其硬件原理圖和初始化程序。
2009-07-17 08:41:16
26 本文闡述了在嵌入式開發(fā)平臺上,使用NiosⅡ系統(tǒng)開發(fā)的多通道控制器的模擬實現(xiàn)。利用應(yīng)用軟件對8 路A/D 通道、2 路D/A 通道和8 路開關(guān)量輸入、8 路開關(guān)量輸出通道進(jìn)行控制。上
2009-12-26 16:52:12
30 本文介紹了基于FPGA和MPC860架構(gòu)的網(wǎng)絡(luò)應(yīng)用硬件開發(fā)平臺的設(shè)計原理及具體實現(xiàn),討論了其優(yōu)于網(wǎng)絡(luò)處理器的性能特點,給出了利用該平臺進(jìn)行網(wǎng)絡(luò)應(yīng)用開發(fā)的實例,并介紹了其在網(wǎng)
2010-03-02 16:28:24
13 針對目前使用ARM內(nèi)嵌LCD控制器或外部控制器件實現(xiàn)顯示控制的技術(shù)存在著幀率有限、處理器負(fù)擔(dān)重、成本高及專用性強(qiáng)等問題,提出一種采用FPGA以及硬件軟件化的方法實現(xiàn)LCD控制器
2010-07-10 15:26:49
35 以JBits2.8軟件包和XSV300開發(fā)板為平臺,進(jìn)行了Led控制器電路的外部和內(nèi)部演化實驗,目的是在FPGA中演化出8個Led燈的控制電路,使其實現(xiàn)根據(jù)時鐘脈沖從1到8號按順序依次閃亮的功能
2010-08-06 15:03:17
20 設(shè)計一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺,運(yùn)用FPGA實現(xiàn)微處理器接口設(shè)計,并對圖像數(shù)據(jù)進(jìn)行簡單預(yù)處理,利用DSP進(jìn)行復(fù)雜圖像處理算法和邏輯控制,實現(xiàn)圖像數(shù)據(jù)的高速傳輸
2010-12-25 17:06:54
62 通用定時控制器:通用定時器可以一次定時5分鐘-18小時,循環(huán)定時從5分鐘-20小時,定時開啟和定時關(guān)閉的總時間和為18小時。
2007-12-13 22:36:59
1058 
基于DSP和FPGA的通用圖像處理平臺設(shè)計
摘要:設(shè)計一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺,運(yùn)用FPGA實現(xiàn)微處理器接口設(shè)計,并對圖像數(shù)據(jù)進(jìn)行簡單預(yù)處理,利用DSP
2010-02-01 11:10:21
1683 
基于ARM+FPGA的重構(gòu)控制器設(shè)計
可重構(gòu)技術(shù)是指利用可重用的軟硬件資源,根據(jù)不同的應(yīng)用需求,靈活地改變自身體系結(jié)構(gòu)的設(shè)計方法。常規(guī)SRAM工藝的FPGA都可以實現(xiàn)
2010-03-02 10:58:41
1155 
愛特梅爾低功耗微控制器平臺以增強(qiáng)之QTouch開發(fā)組合軟件加速設(shè)計
微控制器和觸控方案領(lǐng)導(dǎo)愛特梅爾公司 (Atmel ® Corporation) 宣布,愛特梅爾的QTouch Suite將以更多的功
2010-03-08 09:29:19
868 美國國家儀器公司(NI)的設(shè)計團(tuán)隊采用賽靈思FPGA作為其通用硬件架構(gòu)——可重構(gòu)I/O(RIO)的基礎(chǔ),以推出具有高計算性能的高靈活性嵌入式控制器。
2011-05-20 11:29:11
3091 
以DSP作為核心,配以FPGA作為外圍接口擴(kuò)展和管理,進(jìn)行了控制器設(shè)計。通過A/D采樣和正交編碼QEP,可以獲取不同類型傳感器的輸入信號;D/A和PWM可以輸出模擬和數(shù)字的控制信號;擴(kuò)展的
2011-11-15 11:39:31
160 設(shè)計了一種基于DSP與FPGA的運(yùn)動控制器。該控制器以DSP為控制核心,用FPGA構(gòu)建運(yùn)動控制器與傳感器以及電機(jī)驅(qū)動器的接口電路。充分發(fā)揮了DSP強(qiáng)大的運(yùn)算能力和FPGA的并行處理能力。具有
2012-10-26 15:21:51
93 硬件電路以FPGA為中心,實現(xiàn)存儲器的接口電路設(shè)計,以及對打印機(jī)的并口接口電路設(shè)計。設(shè)計的微型打印機(jī)的控制器已經(jīng)系統(tǒng)調(diào)試,該控制器具有較強(qiáng)的移植性,打印機(jī)的輸入數(shù)據(jù)是系統(tǒng)存儲器數(shù)據(jù),稍加改動就可實現(xiàn)實時數(shù)據(jù)的打印功能,能夠使用在任意一個由FPGA構(gòu)成的系統(tǒng)中使用,具有良好的應(yīng)用前景。
2013-01-22 13:42:54
6680 
介紹了一種基于FPGA的多軸控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外圍電路組成,用于同時控制多路電機(jī)的運(yùn)動。利用Verilog HDL 硬件描述語言在FPGA中實現(xiàn)了電機(jī)控制邏
2013-04-27 16:23:11
82 本文提出基于構(gòu)件化封裝設(shè)計的RFID系統(tǒng)通用開發(fā)平臺軟硬件模型,并利用飛思卡爾32位ColdFire系列微控制器MCF52235設(shè)計平臺,并在此進(jìn)行二次開發(fā),實現(xiàn)學(xué)生機(jī)房上機(jī)刷卡系統(tǒng)。
2013-05-27 15:03:32
2153 
基于 FPGA的LCD控制器設(shè)計的論文。
2015-10-29 14:05:37
19 基于FPGA的SD卡控制器IP,以驗證可用。
2015-11-06 09:50:50
10 基于FPGA的LED屏控制器設(shè)計基于FPGA的LED屏控制器設(shè)計
2016-06-21 17:56:39
60 嘗試在 FPGA 上實現(xiàn)對 IC 卡的控制, 運(yùn)用 EDK 中的 IP 開發(fā)工具生成一個智能卡控制器的 IP 核,用以實現(xiàn)對 IC 卡的硬件控制。 智 能 卡 (Smart Card) 又 稱 集
2017-11-07 16:17:56
2 微控制器,建立了以FPGA為主控芯片的PLC微控制器的硬件平臺;確定存儲器用戶內(nèi)存和應(yīng)用內(nèi)存的地址分配,確定軟元件地址的尋址方式和計算方法。針對指令系統(tǒng)中的定時、計數(shù)器指令的特殊性,研究和設(shè)計多個定時、計數(shù)器實現(xiàn)方法和實現(xiàn)單元,通過仿真進(jìn)行功能驗證。目
2017-11-11 17:17:36
10 Machining)過程控制器,它將快速采樣(100KHz速率和復(fù)雜EDM伺服控制,實時放電過程監(jiān)控和高度穩(wěn)定可靠性等特點集成于一體。解決方案:應(yīng)用NI的CompactRIO,以LabVIEW為軟件開發(fā)平臺,開發(fā)一套EMD過程控制器。
2017-11-18 10:01:58
1968 
為改變采用CPU 控制矩陣鍵盤導(dǎo)致CPU 資源利用下降及引腳不足的現(xiàn)狀,介紹了一種基于FPGA 的矩陣鍵盤控制器的開發(fā)。在ISE13.4 開發(fā)環(huán)境下,采用VHDL 硬件語言開發(fā)了一種能有效防止機(jī)械式
2017-11-18 11:45:46
5553 項目背景及可行性分析 項目名稱、項目的主要內(nèi)容及目前的進(jìn)展情況 項目名稱:基于FPGA的飛思卡爾智能車硬件平臺的模擬 主要內(nèi)容:作品用Xilinx的片子和開發(fā)系統(tǒng)模擬motorala的68HS12
2017-11-20 17:01:39
1 起著關(guān)鍵的作用。 控制器硬件往往包含 CAN總線以及模擬、數(shù)字、PWM等 各類硬線通道,其內(nèi) 部的控制策略則通常 是一個復(fù)雜的狀態(tài) 機(jī)。測試環(huán)節(jié)應(yīng)該是 為研發(fā)服務(wù)的,實際上在控制器的開發(fā)過 程中,其硬件接口、 總線協(xié)議、內(nèi)部控制 策略,都會不斷的升 級更新。因此不僅要
2017-11-21 17:13:41
17 軟件無線電平臺,利用C語言開發(fā)了基于Linux系統(tǒng)的驅(qū)動程序,利用Verilog語言設(shè)計基于Xilinx PCIE硬核的雙緩沖DMA控制器。雙緩沖消除了中斷延時的影響,節(jié)約了硬件資源,提高了數(shù)據(jù)傳輸速度。
2017-11-23 08:39:01
4086 1. 項目名稱、項目的主要內(nèi)容及目前的進(jìn)展情況 項目的名稱:基于FPGA的通用網(wǎng)絡(luò)數(shù)據(jù)采集控制器 項目的主要內(nèi)容:開發(fā)一款通用性強(qiáng)的網(wǎng)絡(luò)數(shù)據(jù)采集控制器,適合PC(windows與Unix、Linux
2017-11-29 14:15:45
3 基于異構(gòu)處理器的軟硬件結(jié)合通信信道模擬平臺設(shè)計方法。該方法使用一片ARM+FPGA的異構(gòu)處理器,在ARM中使用軟件方法實現(xiàn)模擬平臺的控制流,在FPGA中使用硬件方法實現(xiàn)模擬平臺的數(shù)據(jù)流,使軟硬件的各自優(yōu)勢得以體現(xiàn),縮短了開發(fā)
2018-04-10 14:57:55
0 專用控制器在完成整個控制的過程中,arm只負(fù)責(zé)指令解析、控制指令發(fā)送、實時數(shù)據(jù)上傳等任務(wù),fpga才是多軸專用控制器的核心。通過Verilog HDL語言在fpga內(nèi)部實現(xiàn)了加減速曲線、編碼器信號辯
2018-08-12 09:47:56
2224 關(guān)鍵詞:8051 , FPGA , 平臺 , 微控制器 一直以來,設(shè)計人員為迅速發(fā)展的市場如消費電子和汽車等開發(fā)產(chǎn)品時,都面對嚴(yán)峻的上市時間壓力。但是現(xiàn)在,這些嚴(yán)格的時間要求已經(jīng)轉(zhuǎn)移至其它許多領(lǐng)域
2019-03-28 09:57:04
412 與傳統(tǒng)ASIC相比,FPGA和結(jié)構(gòu)化ASIC的優(yōu)勢在于重用靈活性高、上市時間快、性能佳而成本低。FPGA和專用的IP模塊可用于現(xiàn)有的商用AdvancedTCA平臺,可用來開發(fā)可擴(kuò)展的交換接口控制器(FIC),以加快產(chǎn)品開發(fā)的設(shè)計并使線卡方案具有魯棒性和成本效益。
2019-08-24 09:43:06
1335 
費時費力且還需拆結(jié)構(gòu)。若在FPGA內(nèi)部通過邏輯代碼搭建一Flash控制器實現(xiàn)對Flash器件的讀寫操作,即可并行實現(xiàn)系統(tǒng)內(nèi)每片FPGA對配置文件的在線更新,大大縮短程序固化時間。本文依托于Xilinx
2020-01-27 16:17:00
4257 
,解析模塊及其內(nèi)部的CRC碼生成,檢驗?zāi)K的方法。在FPGA內(nèi)部采用硬件描述語言(HDL)并行設(shè)計多通道的高級數(shù)據(jù)鏈路控制(HDLC)協(xié)議控制器,該協(xié)議控制器有效利用FPGA的片內(nèi)硬件資源,實現(xiàn)了并行解析和生成多通道的HDLC協(xié)議報文,提高了數(shù)據(jù)通信系統(tǒng)中的多通道
2020-11-04 18:04:10
15 以FPGA為平臺,設(shè)計了采用SPI接口的SD卡控制器。整體設(shè)計用Verilog HDL硬件描述語言實現(xiàn),同時采用數(shù)據(jù)緩存(First In First Out,F(xiàn)IFO)技術(shù)解決實際應(yīng)用中的時序
2020-12-22 17:07:18
2 和接口控制器,在Quartus II 軟件下編譯生成模塊并配置到開發(fā)板上的FPGA 器件中,最后將FPGA 器件的外部物理引腳連接到其它硬件上。用戶建立開發(fā)環(huán)境時,要滿足以下硬件和軟件的要求。
2021-01-15 15:57:49
5 依據(jù)VGA顯示原理。利用VHDL作為設(shè)計語言.設(shè)計了一種基于現(xiàn)場可編程器件FPGA的VGA多圖像控制器,并在硬件平臺上實現(xiàn)設(shè)計目標(biāo)。與傳統(tǒng)的設(shè)計相比,增加了圖像模式的選擇,便于嵌入式系統(tǒng)應(yīng)用擴(kuò)展。使用FPGA代替VGA的專用顯示芯片,可以提高數(shù)據(jù)處理速度,節(jié)約硬件成本。
2021-01-29 15:27:51
21 基于FPGA的DDR3SDRAM控制器設(shè)計及實現(xiàn)簡介(arm嵌入式開發(fā)平臺PB)-該文檔為基于FPGA的DDR3SDRAM控制器設(shè)計及實現(xiàn)簡介資料,講解的還不錯,感興趣的可以下載看看…………………………
2021-07-30 09:05:51
7 實現(xiàn)基于FPGA的SPIFlash控制器設(shè)計(嵌入式開發(fā)工作怎么樣)-該文檔為實現(xiàn)基于FPGA的SPIFlash控制器設(shè)計簡介資料,講解的還不錯,感興趣的可以下載看看…………………………
2021-07-30 09:10:17
5 基于FPGA的SDRAM控制器的設(shè)計與實現(xiàn)簡介(嵌入式開發(fā)工程師和基層公務(wù)員)-該文檔為基于FPGA的SDRAM控制器的設(shè)計與實現(xiàn)簡介文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
2021-07-30 09:34:59
11 嵌入式ARM開發(fā)教程之ARM9微控制器LPC3180的軟硬件平臺的設(shè)計(嵌入式開發(fā)硬件開店)-該文檔為嵌入式ARM開發(fā)教程之ARM9微控制器LPC3180的軟硬件平臺的設(shè)計總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
2021-08-04 11:28:19
11 基于FPGA的直流電機(jī)控制器的硬件設(shè)計(中遠(yuǎn)通電源技術(shù)開發(fā)有限公司)-該文檔為基于FPGA的直流電機(jī)控制器的硬件設(shè)計總結(jié)文檔,是一份不錯的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,,,,
2021-09-23 13:20:07
16 介紹了eMMC 芯片的技術(shù)特點、工作原理,以及控制器的設(shè)計方案。該設(shè)計基于Xilinx公司的Virtex-6系列FPGA芯片,實現(xiàn)了控制器的設(shè)計方案,并給出了仿真結(jié)果,驗證了該設(shè)計方案的可行性。此外,該設(shè)計均采用硬件邏輯實現(xiàn),具有速度快、通用性強(qiáng)、可靠性高的特點。
2021-10-15 18:00:24
14 BlackBerry宣布,惠州華陽通用電子有限公司(簡稱“華陽通用”)采用BlackBerry QNX作為其開發(fā)智能座艙域控制器的基礎(chǔ)軟件平臺,推出的座艙域控制器已獲得國內(nèi)某頭部客車品牌主機(jī)廠項目定點。
2022-01-21 13:49:27
2774 BlackBerry宣布,惠州華陽通用電子有限公司(簡稱“華陽通用”)采用BlackBerry QNX作為其開發(fā)智能座艙域控制器的基礎(chǔ)軟件平臺,推出的座艙域控制器已獲得國內(nèi)某頭部客車品牌主機(jī)廠項目定點。
2022-01-24 10:09:24
3346 基于定時器、RTC、WDT本質(zhì)上均是計數(shù)器的共性,本次將這三種通用外設(shè)統(tǒng)一為TIM。以TIM為例,來展示如何開發(fā)通用驅(qū)動外設(shè)代碼。對于AMetal所提供的標(biāo)準(zhǔn)層驅(qū)動文件,均存放于ametal
2022-05-12 17:08:52
2685 
目前伺服控制器的設(shè)計多以DSP或MCU為控制核心,但DSP的靈活性不如FPGA,且在某些環(huán)境比較惡劣的條件如高溫高壓下DSP的應(yīng)用效果會大打折扣,因此以FPGA為控制核心,對應(yīng)用于機(jī)載三軸伺服控制平臺的控制器進(jìn)行了設(shè)計與優(yōu)化。
2023-09-04 16:53:01
1248 電子發(fā)燒友網(wǎng)站提供《基于DSP和FPGA的通用控制器設(shè)計.pdf》資料免費下載
2023-10-25 10:57:56
2 在現(xiàn)代電子設(shè)計領(lǐng)域,FPGA和微控制器(MCU)是兩種常用的計算平臺。它們各自具有獨特的優(yōu)勢和局限性,適用于不同的應(yīng)用場景。 性能 FPGA FPGA是一種可編程的硬件,由大量的邏輯單元、觸發(fā)器
2024-12-02 09:58:24
1824 EasyGo針對加速電機(jī)控制器開發(fā)的需求,提供了硬件在環(huán)測試平臺一站式解決方案。該方案運(yùn)用前沿仿真架構(gòu),目前具備種類最為齊全、覆蓋最為全面的電機(jī)模型、編碼器的實時仿真,以及非線性變參處理能力,既能
2025-01-16 18:10:00
1087 
評論