新一代紅外成像導(dǎo)引系統(tǒng)須具備高精度、處理速度快、實(shí)時(shí)性強(qiáng)且反應(yīng)時(shí)間短等特點(diǎn),這便要求圖像處理計(jì)算機(jī)能滿足圖像處理中大數(shù)據(jù)量、復(fù)雜運(yùn)算、實(shí)時(shí)性強(qiáng)、高傳輸率和穩(wěn)定可靠等要求。文中從工作原理、硬件及軟件3個(gè)方面介紹了基于DSP和FPGA芯片的紅外信息數(shù)據(jù)處理系統(tǒng)設(shè)計(jì)方法。
2015-07-30 14:43:57
903 
在許多復(fù)雜的測(cè)控、測(cè)試及數(shù)據(jù)處理系統(tǒng)中,一般需要與大量的被控對(duì)象、被測(cè)試設(shè)備及自動(dòng)化儀表進(jìn)行通信,而這些對(duì)象、設(shè)備及儀表等所提供的接口大多是標(biāo)準(zhǔn)的異步串行接口形式,因此,在以CPU為核心,與多路
2018-12-21 08:53:00
5537 
這篇文章深入淺出的介紹一種采用51 單片機(jī)和CPLD 構(gòu)建復(fù)雜電路系統(tǒng)的設(shè)計(jì)思想。
2011-11-25 14:59:47
7642 的原理和單片機(jī)、ARM、DSP不同。FPGA/CPLD 是通過硬件實(shí)現(xiàn)功能的,FPGA是Field-Programmable Gate Array的縮寫,即現(xiàn)場(chǎng)可編程門陣列;CPLD是Complex
2012-10-15 09:38:37
本帖最后由 eehome 于 2013-1-5 10:02 編輯
FPGA/CPLD與單片機(jī)相比有哪些優(yōu)勢(shì)?單片機(jī)在高速環(huán)境下的應(yīng)用大大受限。FPGA則操控層次更低,可設(shè)計(jì)自由度更大的芯片
2012-02-27 13:37:04
芯片級(jí)的計(jì)算機(jī),為不同的應(yīng)用場(chǎng)合做不同組合控制。
入門的難易程度
單片機(jī)比FPGA簡單些,價(jià)格也低一些。要做PID算法控制的用單片機(jī)可以,STM32F4系列已經(jīng)到300M+跑PID完全足夠,如果是跑嵌入式的話可以上ARM芯片。涉及通信、圖像等高速部分可以采用單FPGA模塊。
(文章來源:網(wǎng)絡(luò))
2023-11-14 15:30:30
湊,節(jié)約空間。FPGA由于其高度的并行和 靈活的配置特性,以高速、實(shí)時(shí)、低成本、高靈活性的優(yōu)點(diǎn)應(yīng)用于數(shù)字信號(hào)處理領(lǐng)域。本文敘述了采用FPGA實(shí)現(xiàn)光纖微擾動(dòng)傳感器的數(shù)據(jù)處理的具體方案,提供 了一種高速實(shí)時(shí)數(shù)據(jù)處理
2020-09-04 09:56:23
被認(rèn)為是單片機(jī)而單片機(jī)是一種集成電路芯片,是采用超大規(guī)模集成電路技術(shù)把具有數(shù)據(jù)處理能力的中央處理器CPU隨機(jī)存儲(chǔ)器RAM、只讀存儲(chǔ)器ROM、多種I/O口和中斷系統(tǒng)、定時(shí)器/計(jì)數(shù)器等功能(可能還包括顯示
2013-12-19 16:16:36
級(jí)聯(lián)調(diào)。4 結(jié) 論 預(yù)處理系統(tǒng)的成功設(shè)計(jì)大大減輕了衛(wèi)星上科學(xué)數(shù)據(jù)對(duì)存儲(chǔ)容量的要求,避免了前端數(shù)據(jù)處理的瓶頸問題,保證了數(shù)據(jù)的質(zhì)量。單片FPGA的設(shè)計(jì),使系統(tǒng)具有
2009-09-19 09:26:14
單片機(jī)(Single-Chip Microcomputer)是一種集成電路芯片,是采用超大規(guī)模集成電路技術(shù)把具有數(shù)據(jù)處理能力的中央處理器CPU、隨機(jī)存儲(chǔ)器RAM、只讀存儲(chǔ)器ROM、多種I/O口和中斷
2022-01-18 06:18:20
最近做通訊的時(shí)候發(fā)現(xiàn)51單片機(jī)屬于大端類型,而stm32等單片機(jī)屬于小端,之前從沒有注意過這個(gè)問題,我的數(shù)據(jù)處理一般都是這樣的:int buffer[4] = {0x00111
2018-04-26 10:53:38
參考電壓?A/D轉(zhuǎn)換器?比較器?控制邏輯電路和逐次逼近寄存器(SAR)等部分組成;ADC器件ADS8344在互感器高壓側(cè)數(shù)據(jù)處理系統(tǒng)中的怎么應(yīng)用?
2021-04-14 07:03:19
湊,節(jié)約空間。FPGA由于其高度的并行和 靈活的配置特性,以高速、實(shí)時(shí)、低成本、高靈活性的優(yōu)點(diǎn)應(yīng)用于數(shù)字信號(hào)處理領(lǐng)域。本文敘述了采用FPGA實(shí)現(xiàn)光纖微擾動(dòng)傳感器的數(shù)據(jù)處理的具體方案,提供 了一種高速實(shí)時(shí)數(shù)據(jù)處理
2020-08-31 18:54:17
ARM培訓(xùn)視頻-dsp-CPLD-FPGA開發(fā)視頻-嵌入式系統(tǒng)開發(fā)-單片機(jī)開發(fā)視頻
2008-09-21 18:04:49
ARM培訓(xùn)視頻-dsp-CPLD-FPGA開發(fā)視頻-嵌入式系統(tǒng)開發(fā)-單片機(jī)開發(fā)視頻
2008-09-20 14:33:07
ARM培訓(xùn)視頻-dsp-CPLD-FPGA開發(fā)視頻-嵌入式系統(tǒng)開發(fā)-單片機(jī)開發(fā)視頻
2008-09-20 14:35:23
ARM培訓(xùn)視頻-dsp-CPLD-FPGA開發(fā)視頻-嵌入式系統(tǒng)開發(fā)-單片機(jī)開發(fā)視頻
2008-09-20 14:37:25
ARM培訓(xùn)視頻-dsp-CPLD-FPGA開發(fā)視頻-嵌入式系統(tǒng)開發(fā)-單片機(jī)開發(fā)視頻
2008-09-20 14:39:30
申請(qǐng)理由:初學(xué)DSP,希望能有塊開發(fā)板盡快入門,謝謝項(xiàng)目描述:實(shí)現(xiàn)對(duì)電力系統(tǒng)大型設(shè)備智能在線監(jiān)測(cè),將CPLD/FPGA和DSP技術(shù)結(jié)合起來實(shí)現(xiàn)智能監(jiān)測(cè)裝置系統(tǒng)的解決方案,解決了以往智能儀器中采用51系列單片機(jī)作為底層處理器存在的數(shù)據(jù)處理能力弱,速度慢以及實(shí)時(shí)性不強(qiáng)的問題。
2015-10-29 11:00:03
的數(shù)字圖像處理平臺(tái)作為嵌入式機(jī)器人控制系統(tǒng)的一個(gè)子系統(tǒng)。我們采用一種ARM+CPLD+RAM結(jié)合的結(jié)構(gòu),在提供一定的控制能力的基礎(chǔ)上,保證了數(shù)據(jù)采集的快速和完整性。嵌入式數(shù)字圖像處理系統(tǒng)結(jié)構(gòu)圖如下:該結(jié)構(gòu)
2019-12-10 17:55:03
本系統(tǒng)采用ARM+單片機(jī)+CPLD/FPGA的設(shè)計(jì)方案,其高速數(shù)據(jù)處理的任務(wù)可以由下位機(jī)獨(dú)立完成,并且系統(tǒng)帶有大屏幕液晶顯示器,因而脫離PC機(jī)在斷電的情況下也可以正常使用。
2021-05-07 06:57:57
延時(shí)小,全部控制邏輯由硬件完成,速度快、效率高,適于大數(shù)據(jù)量的高速傳輸控制。在高速數(shù)據(jù)采集方面,FPGA有單片機(jī)無法比擬的優(yōu)勢(shì),然而單片機(jī)的接口豐富,數(shù)據(jù)處理能力強(qiáng),便于完成數(shù)據(jù)的顯示和存儲(chǔ)等操作
2020-11-25 06:17:24
圖像數(shù)據(jù)處理的工作原理是什么?基于FPGA+DSP的圖像處理系統(tǒng)待如何去設(shè)計(jì)?
2021-06-02 06:54:28
哪位大神可以幫忙下啊我要用LABVIEw做一個(gè)數(shù)據(jù)處理系統(tǒng) 要求算出數(shù)據(jù)的系統(tǒng)誤差 隨機(jī)誤差 和 粗大誤差哪個(gè)大神可以教教我啊小的不勝感激··比較急看到的好心人回復(fù)下吧
2014-05-28 15:58:06
基于LabVIEW和AVR單片機(jī)的壓力數(shù)據(jù)采集處理系統(tǒng)
2012-09-04 13:06:52
設(shè)計(jì)的基于CPLD與單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)在QUARTUS II軟件中進(jìn)行了仿真并達(dá)到了預(yù)期的控制邏輯。
2021-04-13 06:07:06
本文主要介紹基于低功耗TMS320VC5502和CPLD的前端數(shù)據(jù)采集和處理系統(tǒng)。
2021-04-15 06:55:14
性、高速性和智能性要求很高的應(yīng)用領(lǐng)域。目前計(jì)算機(jī)圖像處理系統(tǒng)多為CCD攝像頭+視頻卡+計(jì)算機(jī)的工作模式,且結(jié)構(gòu)復(fù)雜、成本高、體積龐大,受計(jì)算機(jī)操作系統(tǒng)的限制,圖像處理實(shí)時(shí)性差。針對(duì)傳統(tǒng)的圖像采集系統(tǒng)的缺陷,我們來討論一下如何利用ARM7嵌入式單片機(jī)設(shè)計(jì)視頻報(bào)警系統(tǒng)?
2019-08-01 07:32:30
,傳統(tǒng)的單一DSP的架構(gòu)已經(jīng)不能完全滿足人們的需求。實(shí)時(shí)數(shù)據(jù)處理系統(tǒng)的出現(xiàn)勢(shì)在必行,那大家知道其有什么特點(diǎn)嗎?
2019-07-31 07:53:20
系統(tǒng)中,激光信號(hào)從CCD相機(jī)輸出到信號(hào)處理器的時(shí)間和處理器的處理時(shí)間是能否做到實(shí)時(shí)監(jiān)測(cè)激光波長的兩大關(guān)鍵,即使采用高速單片機(jī)也限于它的串行處理模式和較長的取指時(shí)間,無法滿足實(shí)時(shí)測(cè)量的目的,因此為實(shí)現(xiàn)在幾
2019-05-06 09:18:16
介紹了一種用單片FPGA實(shí)現(xiàn)的實(shí)時(shí)、多任務(wù)、高速圖像處理系統(tǒng)。該系統(tǒng)承擔(dān)著提高信噪比、壓縮數(shù)據(jù)量、Stokes參數(shù)觀測(cè)和儀器及觀測(cè)模式控制等任務(wù)。針對(duì)一個(gè)星載系統(tǒng),采用了
2008-11-20 11:57:08
15 介紹了一種應(yīng)用于電力監(jiān)控系統(tǒng)中的圖形繪制與數(shù)據(jù)處理一體化平臺(tái),該平臺(tái)避免了在圖形繪制系統(tǒng)和數(shù)據(jù)處理系統(tǒng)中來回切換,使數(shù)據(jù)和圖形的維護(hù)更加方便。在面向電力系統(tǒng)對(duì)
2009-02-11 23:29:12
25 雷達(dá)數(shù)據(jù)處理系統(tǒng)是現(xiàn)代雷達(dá)的重要組成部分,實(shí)際應(yīng)用中,一般采用微型計(jì)算機(jī)實(shí)現(xiàn)雷達(dá)數(shù)據(jù)處理功能.隨著DSP芯片的快速發(fā)展,應(yīng)用了DSP芯片的雷達(dá)數(shù)據(jù)處理系統(tǒng)極大地提高雷達(dá)數(shù)據(jù)
2009-04-23 17:15:35
26 本文主要講述的是基于ARM的無人偵探機(jī)信息處理系統(tǒng)設(shè)計(jì)。
2009-04-24 10:19:08
12 雷達(dá)數(shù)據(jù)處理系統(tǒng)是現(xiàn)代雷達(dá)的重要組成部分,實(shí)際應(yīng)用中,一般采用微型計(jì)算機(jī)實(shí)現(xiàn)雷達(dá)數(shù)據(jù)處理功能.隨著DSP芯片的快速發(fā)展,應(yīng)用了DSP芯片的雷達(dá)數(shù)據(jù)處理系統(tǒng)極大地提高雷達(dá)數(shù)據(jù)
2009-04-24 15:35:33
17 在單片機(jī)系統(tǒng)中使用CPLD,可使系統(tǒng)構(gòu)成靈活,提高可靠性,縮短開發(fā)周期。介紹在MCS-51 應(yīng)用系統(tǒng)中的CPLD 應(yīng)用設(shè)計(jì)實(shí)例, 詳細(xì)分析CPLD 的應(yīng)用和實(shí)現(xiàn)方法,提出設(shè)計(jì)中選用和使用CPLD
2009-05-14 13:49:49
39 結(jié)合單片機(jī)和Matlab 兩者的優(yōu)點(diǎn),基于事件驅(qū)動(dòng)的中斷通信機(jī)制,提出一種Matlab 環(huán)境下PC 機(jī)與單片機(jī)實(shí)時(shí)串行通信及數(shù)據(jù)處理的方法;完成單片機(jī)數(shù)據(jù)采集系統(tǒng)與PC機(jī)的RS-232/RS-485串行
2009-05-18 13:09:34
73 設(shè)計(jì)了一種基于FPGA 和DSP 的光纖信號(hào)實(shí)時(shí)處理系統(tǒng),介紹了系統(tǒng)的硬件組成和工作原理。該系統(tǒng)采用FPGA 實(shí)現(xiàn)數(shù)據(jù)的高速采集和邏輯控制,用DSP 實(shí)現(xiàn)傳感信號(hào)的全數(shù)字解調(diào),分析了載
2009-06-19 11:17:43
24 本文針對(duì)由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題,提出FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案。在通信過程中完全遵守RS232協(xié)議
2009-07-21 16:48:22
0 設(shè)計(jì)一種基于MCS-51 單片機(jī)與FPGA/CPLD 的總線接口邏輯,實(shí)現(xiàn)單片機(jī)與可編程邏輯器件數(shù)據(jù)與控制信息的可靠通信,使可編程邏輯器件與單片機(jī)相結(jié)合,優(yōu)勢(shì)互補(bǔ),組成靈活的、軟硬件
2009-09-22 10:16:40
83 為了在完成實(shí)時(shí)數(shù)據(jù)采集處理的同時(shí)還能進(jìn)行各種控制,設(shè)計(jì)了一種基于DSP 和MCU 的雙CPU 數(shù)據(jù)采集處理系統(tǒng)。闡述了該系統(tǒng)中高速A/D 轉(zhuǎn)換器與DSP 接口、FLASH 自舉引導(dǎo)加載以及單
2009-10-06 10:06:01
20 在功能上,單片機(jī)與大規(guī)模CPLD有很強(qiáng)的互補(bǔ)性。單片機(jī)具有性能價(jià)格比高、功能靈活、易于人機(jī)對(duì)話、良好的數(shù)據(jù)處理能力濰點(diǎn);CPLD/FPGA則具有高速、高可靠以及開發(fā)便捷、規(guī)范等
2009-10-29 21:56:45
43 基于單片機(jī)的CPLD/FPGA被動(dòng)串行下載配置的實(shí)現(xiàn):介紹采用AT89S2051單片機(jī)配合串行E2PROM存儲(chǔ)器,實(shí)現(xiàn)CPLD/FPGA器件的被動(dòng)串行模式的下載配置,闡述了其原理及軟硬件設(shè)計(jì)。 &nb
2009-10-29 21:57:22
19 本文主要研究基于FPGA 的數(shù)據(jù)處理系統(tǒng),內(nèi)部包含一個(gè)1024 點(diǎn)的FFT 處理單元。FFT 部分采用基四算法,五級(jí)級(jí)聯(lián)處理,并通過CORDIC 流水線結(jié)構(gòu)使硬件實(shí)現(xiàn)較慢的復(fù)乘運(yùn)算轉(zhuǎn)化為移位
2009-12-19 16:18:35
59 本文針對(duì)新型匝間耐壓測(cè)試儀中需要高速采集數(shù)據(jù)的問題提出了一種結(jié)合CPLD 與單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案。CPLD 產(chǎn)生A/D 芯片的控制時(shí)序以及SRAM 的讀寫控制時(shí)序,單片機(jī)輸
2009-12-23 14:59:57
88 介紹了一種基于FPGA 的超高速數(shù)據(jù)采集與處理系統(tǒng),給出了系統(tǒng)實(shí)現(xiàn)的方案,并詳細(xì)闡述了各硬件電路的具體構(gòu)成。對(duì)系統(tǒng)軟件功能做了簡要介紹,并利用嵌入式邏輯分析儀對(duì)該超高
2010-01-20 16:03:27
58 本文對(duì)在FPGA中嵌入Powerpc(hard IP Core),引入linux嵌入式操作系統(tǒng)用來開發(fā)嵌入式系統(tǒng)進(jìn)行了研究,系統(tǒng)實(shí)現(xiàn)了高速數(shù)據(jù)采集、高速視頻數(shù)據(jù)壓縮、實(shí)時(shí)視頻數(shù)據(jù)的網(wǎng)絡(luò)傳輸和實(shí)時(shí)壓縮圖像
2010-02-24 14:55:25
33 隨著多核計(jì)算機(jī)的出現(xiàn),并行計(jì)算技術(shù)的發(fā)展進(jìn)入了一個(gè)新的階段,如何將并行技術(shù)引入空間數(shù)據(jù)處理系統(tǒng)成為了當(dāng)前研究的熱點(diǎn)問題。本文給出了一種基于分布式/共享內(nèi)存結(jié)構(gòu)的并
2010-03-01 15:26:45
12 摘 要:針對(duì)單片機(jī)進(jìn)行高頻測(cè)量存在的響應(yīng)速度問題,利用CPLD適合精確、高速計(jì)數(shù)的特點(diǎn),提出了一種基于單片機(jī)和CPLD的頻率測(cè)量電路,通過CPLD對(duì)被測(cè)信號(hào)分頻再與單片機(jī)計(jì)數(shù)值進(jìn)行
2010-07-06 23:41:20
42 在單片機(jī)系統(tǒng)中使用CPLD,可使系統(tǒng)構(gòu)成靈活,提高可靠性,縮短開發(fā)周期。介紹在MCS-51應(yīng)用系統(tǒng)中的CPLD應(yīng)用設(shè)計(jì)實(shí)例,詳細(xì)分析CPLD的應(yīng)用和實(shí)現(xiàn)方法,提出設(shè)計(jì)中選用和使用CPLD的
2010-07-14 14:04:25
39 根據(jù)多路精確延時(shí)控制系統(tǒng)的設(shè)計(jì)參數(shù)指標(biāo),利用單片機(jī)和CPLD的功能特性與片上資源,設(shè)計(jì)了基于CPLD與多個(gè)單片機(jī)的多路精確延時(shí)控制系統(tǒng),實(shí)現(xiàn)了多路獨(dú)立調(diào)整、顯示,并能輸出
2010-12-16 16:15:51
43 介紹了基于單片機(jī)、FPGA的網(wǎng)絡(luò)數(shù)據(jù)加密實(shí)現(xiàn)。整個(gè)系統(tǒng)由單片機(jī),FPGA和E1通信接口組成。流密碼加密算法采用A5/1和W7算法。采用VHDL硬件語言實(shí)現(xiàn)FPGA功能。該硬件加密系統(tǒng)具有較好
2010-12-24 16:26:54
27 基于DSP的圖象采集與處理系統(tǒng)的設(shè)計(jì)
圖像處理系統(tǒng)的一個(gè)關(guān)鍵問題就是數(shù)據(jù)量龐大,數(shù)據(jù)處理相關(guān)性高,實(shí)時(shí)實(shí)現(xiàn)比較困難。即使采用高速單片機(jī)也無法
2009-04-22 20:01:19
1658 
CPLD/FPGAS/51單片機(jī)通用的下載電路接法
2009-07-16 10:05:44
2683 
基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
0 引 言 傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),系統(tǒng)大多通過PCI總線完成數(shù)據(jù)的傳輸。其缺點(diǎn)是數(shù)學(xué)運(yùn)算能力差;
2010-01-27 09:35:01
791 
單片機(jī),單片機(jī)是什么意思
1、什么是單片機(jī)
單片機(jī)是一種集成在電路芯片,是采用超大規(guī)模集成電路技術(shù)把具有數(shù)據(jù)處理
2010-03-11 09:12:09
9835 摘要:本文針對(duì)由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題,提出FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案。在通信過程中完全遵守RS232協(xié)議,具有較強(qiáng)的通用性和推廣
2010-06-05 12:06:55
2914 
介紹一種單片機(jī)系統(tǒng)中 高速數(shù)據(jù)采集 的實(shí)現(xiàn)方法,在單片機(jī)與高速A/D轉(zhuǎn)換器之間以靜態(tài)存儲(chǔ)器作緩沖器,采用A/D轉(zhuǎn)換器直接寫存儲(chǔ)器的方式提高采樣頻率,實(shí)現(xiàn)高速數(shù)據(jù)采集。并給出了設(shè)
2011-07-18 16:59:08
193 本文設(shè)計(jì)了一種基于Ti公司低功耗DSP芯片和Cygnal低功耗的混合信號(hào)系統(tǒng)級(jí)單片機(jī)移動(dòng)數(shù)據(jù)處理傳輸系統(tǒng)。
2011-08-09 09:47:49
1685 
介紹了基于FPGA和單片機(jī)的激光 位移傳感器 高速數(shù)據(jù)采集與處理系統(tǒng)的工作原理與軟硬件設(shè)計(jì),該系統(tǒng)采用FPGA作為核心控制器,主要完成A/D轉(zhuǎn)換時(shí)鐘控制、CCD像點(diǎn)位置提取、數(shù)據(jù)緩沖
2011-08-24 15:49:51
91 隨著信息技術(shù)的發(fā)展,雷達(dá)數(shù)據(jù)處理的研究有以下幾個(gè)發(fā)展方向:弱小目標(biāo)的自動(dòng)跟蹤,可利用幀間濾波、檢測(cè)前跟蹤和先進(jìn)算法來提升自動(dòng)跟蹤性能;高速計(jì)算與并行處理;多傳感器信息
2011-08-27 01:17:35
2468 
本文設(shè)計(jì)了一種基于CPLD(復(fù)雜可編程邏輯器件)+FX2(單片機(jī)CY7C68013)的便攜式高速數(shù)據(jù)采集系統(tǒng),采用了數(shù)據(jù)流驅(qū)動(dòng)多模塊并行技術(shù)和USB2.0接口。實(shí)踐證明,該方案結(jié)構(gòu)簡單,成本低廉
2012-05-25 09:53:19
1954 
基于摩擦試驗(yàn)機(jī)對(duì)計(jì)算機(jī)采集與處理數(shù)據(jù)功能的要求,采用串口通信方法,結(jié)合VB語言編程,設(shè)計(jì)了試驗(yàn)機(jī)的數(shù)據(jù)采集卡和數(shù)據(jù)處理系統(tǒng)。實(shí)驗(yàn)測(cè)試表明,該數(shù)據(jù)采集和處理系統(tǒng)能完成
2012-10-10 14:45:39
0 基于單片機(jī)和CPLD的步進(jìn)電機(jī)細(xì)分驅(qū)動(dòng)系統(tǒng)
2016-04-25 17:07:53
12 在測(cè)頻電路中,其系統(tǒng)單片機(jī)與CPLD 硬件接口采用獨(dú)立工作方式。系統(tǒng)上電復(fù)位后,CPLD接收經(jīng)過處理的待測(cè)頻信號(hào),并通過內(nèi)部脈沖計(jì)數(shù)模塊得到時(shí)間數(shù)據(jù), 然后通過與AVR單片機(jī)相聯(lián)的14位端口,把時(shí)間數(shù)據(jù)傳給AVR單片機(jī)。AVR單片機(jī)將數(shù)據(jù)存儲(chǔ)并計(jì)算處理后,傳給數(shù)碼管,完成數(shù)據(jù)的動(dòng)態(tài)掃描顯示。
2016-10-11 15:35:01
7 本文針對(duì)由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題,提出FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案。
2017-02-11 14:30:00
11728 基于雙DSP和雙FPGA的高速圖像處理系統(tǒng)設(shè)計(jì)_吳雷
2017-03-16 09:28:51
2 基于FPGA的自準(zhǔn)直系統(tǒng)數(shù)據(jù)處理技術(shù)_王曄
2017-03-19 11:41:23
0 基于FPGA和DSP的高速圖像處理系統(tǒng)
2017-10-19 13:43:31
20 ,TMS320VC5502的運(yùn)算能力已經(jīng)達(dá)到了600MMACS,即每秒鐘可以完成6億次乘加運(yùn)算。從功耗來看,TMS320VC5502內(nèi)核電壓只有1.26V,整個(gè)芯片的功耗也大大降低了。本文介紹了基于TMS320VC5502和CPLD XC95144的低功耗多路數(shù)據(jù)處理系統(tǒng)。 模擬信號(hào)的輸入經(jīng)過50Hz陷波電路(濾
2017-10-24 11:50:39
10 隨著信息技術(shù)的飛速發(fā)展,人們更加迫切得需要準(zhǔn)確、快速地獲取大量數(shù)據(jù),并能從中方便、準(zhǔn)確地提取有用信息。隨著對(duì)系統(tǒng)需求的增加,系統(tǒng)不但需要高速的數(shù)據(jù)處理能力,還需要具有良好的系統(tǒng)控制功能。因此,傳統(tǒng)
2017-10-25 16:26:07
0 系統(tǒng)之間的數(shù)據(jù)通信提到日程上,得到人們的急切關(guān)注。本文介紹利用VHDL語言實(shí)現(xiàn) FPGA與單片機(jī)的串口異步通信電路。 整個(gè)設(shè)計(jì)采用模塊化的設(shè)計(jì)思想,可分為四個(gè)模塊:FPGA數(shù)據(jù)發(fā)送模塊,FPGA波特率發(fā)生控制模塊,FPGA總體接口模塊以及單片機(jī)數(shù)據(jù)接收模塊。
2017-11-01 16:27:56
5 在圖像數(shù)據(jù)處理系統(tǒng)中,常常需要對(duì)高速信號(hào)進(jìn)行采集與處理。例如,在光傳感技術(shù)中對(duì)光脈沖散射信號(hào)的測(cè)量,在雷達(dá)工程中對(duì)電磁脈沖信號(hào)的測(cè)量等,都需要對(duì)高速信號(hào)進(jìn)行采集與運(yùn)算,而且此類高速信號(hào)的測(cè)量,往往
2017-11-06 14:58:00
16 基于以智能手機(jī)為載體的移動(dòng)互聯(lián)網(wǎng)迅速發(fā)展的現(xiàn)狀與物理實(shí)驗(yàn)數(shù)據(jù)處理對(duì)復(fù)雜性與時(shí)效性的要求,采用iOS系統(tǒng)專用編程工具Xcode所提供的Ohjective-C編程環(huán)境,開發(fā)了一套實(shí)驗(yàn)數(shù)據(jù)計(jì)算分析的處理
2017-11-14 15:10:29
20 在很多應(yīng)用中,單片機(jī)需要在片外擴(kuò)展相關(guān)資源,如程序存儲(chǔ)器、數(shù)據(jù)存儲(chǔ)器、I/O口以及中斷源等。隨著可編程邏輯器件(PLD)及EDA技術(shù)的發(fā)展,在系統(tǒng)設(shè)計(jì)中經(jīng)常會(huì)用到FPGA/CPLD來擴(kuò)展單片機(jī)的相關(guān)
2017-11-23 09:37:14
4439 該信號(hào)處理系統(tǒng)的總體設(shè)計(jì)方案為:單片機(jī)1定時(shí)進(jìn)行A/D轉(zhuǎn)換,并且將轉(zhuǎn)換結(jié)果存入外部數(shù)據(jù)存儲(chǔ)器:單片機(jī)2讀取數(shù)據(jù)存儲(chǔ)器中的轉(zhuǎn)換結(jié)果并且通過串口傳遞給計(jì)算機(jī),同時(shí)還負(fù)責(zé)在系統(tǒng)接收到開始或停止命令之后相應(yīng)開始或停止單片機(jī)1的A/D轉(zhuǎn)換工作。圖1為該信號(hào)處理系統(tǒng)的硬件結(jié)構(gòu)框圖。
2018-06-20 09:24:00
1527 
針對(duì)輸變電設(shè)備狀態(tài)評(píng)估數(shù)據(jù)來源多樣、平臺(tái)繁多以及數(shù)據(jù)質(zhì)量參差不齊的問題,通過對(duì)輸變電設(shè)備狀態(tài)評(píng)估數(shù)據(jù)特點(diǎn)進(jìn)行研究,提出了一種輸變電設(shè)備多源數(shù)據(jù)處理系統(tǒng)的功能設(shè)計(jì)。設(shè)計(jì)了可提高設(shè)備狀態(tài)評(píng)價(jià)、負(fù)載能力
2018-03-05 14:03:18
0 技術(shù)的發(fā)展,人們對(duì)導(dǎo)航信息處理提出更高的要求。新時(shí)期設(shè)計(jì)的導(dǎo)航計(jì)算機(jī)主要根據(jù)設(shè)定的導(dǎo)航參數(shù),在信息實(shí)施不同的處理過程中,做好主控計(jì)算機(jī)控制和數(shù)據(jù)處理工作。而導(dǎo)航計(jì)算機(jī)數(shù)據(jù)處理系統(tǒng)則結(jié)合導(dǎo)航計(jì)算機(jī)的形式,在
2018-04-10 10:22:13
1 本文設(shè)計(jì)了一種基于時(shí)差法流量監(jiān)測(cè)裝置的數(shù)據(jù)處理系統(tǒng)。系統(tǒng)選用ARM11系列芯片S3C6410為核心處理器,基于S3C6410設(shè)計(jì)了多種傳感器和通信接口,實(shí)現(xiàn)了對(duì)常用水位計(jì)信號(hào)采集,液晶顯示屏的控制
2018-04-28 15:23:40
3 成像導(dǎo)引系統(tǒng)須具備高精度、處理速度快、實(shí)時(shí)性強(qiáng)且反應(yīng)時(shí)間短等特點(diǎn),這便要求圖像處理計(jì)算機(jī)能滿足圖像處理中大數(shù)據(jù)量、復(fù)雜運(yùn)算、實(shí)時(shí)性強(qiáng)、高傳輸率和穩(wěn)定可靠等要求。文中從工作原理、硬件及軟件3個(gè)方面介紹了基于DSP和FPGA芯片的紅外信息數(shù)據(jù)處理系統(tǒng)設(shè)計(jì)方法。
2018-07-30 14:49:06
2278 
本系統(tǒng)以FPGA作為高性能實(shí)時(shí)信號(hào)處理系統(tǒng)的數(shù)據(jù)采集和控制中心,2片DSP為數(shù)據(jù)處理中心,主要包括4個(gè)功能模塊——數(shù)據(jù)采集模塊、FPGA數(shù)據(jù)控制模塊、DSP處理模塊和通信模塊,系統(tǒng)結(jié)構(gòu)框圖如圖1所示。
2019-04-23 08:29:00
4860 
由于FPGA的高速和并行處理特性,使其廣泛應(yīng)用在高速信息處理系統(tǒng)中.以X射線能譜的前端數(shù)據(jù)處理為對(duì)象,提出了基于FPGA實(shí)現(xiàn)對(duì)高速數(shù)據(jù)的采集與處理的方法.同時(shí)討論了電子測(cè)量系統(tǒng)中的補(bǔ)償措施.
2018-09-21 15:50:58
13 今天為大家介紹一項(xiàng)國家發(fā)明授權(quán)專利——一種基于PDA的電能表輪換數(shù)據(jù)處理系統(tǒng)。該專利由國網(wǎng)上海市電力公司申請(qǐng),并于2017年11月21日獲得授權(quán)公告。
2018-12-28 09:23:05
1920 大數(shù)據(jù)處理系統(tǒng)始終是分析大數(shù)據(jù)的基礎(chǔ),因?yàn)榇?b class="flag-6" style="color: red">數(shù)據(jù)本身具有信息量繁多冗雜、擴(kuò)展速度極快、信息多樣性且價(jià)值密度高等特點(diǎn),所以要求大數(shù)據(jù)處理系統(tǒng)具有極強(qiáng)的專業(yè)性和高效性,能夠合理并有效的處理大規(guī)模的數(shù)據(jù)并形成可用的數(shù)據(jù)體系。
2019-02-14 14:45:31
8502 
論述單片機(jī)、ARM、FPGA和嵌入式系統(tǒng)的特點(diǎn)區(qū)別
2020-06-20 09:04:48
5750 實(shí)時(shí)獲取戰(zhàn)場(chǎng)中來襲激光、大氣污染物、毒氣等待測(cè)物光譜分布信息,根據(jù)傅里葉光譜變換理論,研究設(shè)計(jì)了實(shí)時(shí)數(shù)據(jù)處理系統(tǒng)。分析了光譜探測(cè)系統(tǒng)結(jié)構(gòu)和工作原理,采用Xilinx公司Virtex2-Pro開發(fā)板在
2021-01-26 15:03:00
9 設(shè)計(jì)方案主要分成三部分:車載數(shù)據(jù)采集系統(tǒng),無線數(shù)傳系統(tǒng),上位機(jī)數(shù)據(jù)處理系統(tǒng)。系統(tǒng)基本構(gòu)建如圖1所示。
2021-03-26 11:17:31
2223 
隨著集成電路技術(shù)的發(fā)展,FPGA和DSP以及ARM以其體積小、速度快、功耗低、設(shè)計(jì)靈活、利于系統(tǒng)集成、擴(kuò)展升級(jí)等優(yōu)點(diǎn),被廣泛地應(yīng)用于高速數(shù)字信號(hào)傳輸及數(shù)據(jù)處理,以DSP+FPGA+ARM的架構(gòu)組成滿足實(shí)時(shí)性要求的高速數(shù)字處理系統(tǒng)已成為一種趨勢(shì),本文主要研究FPGA在高速多路數(shù)據(jù)傳輸中的應(yīng)用。
2021-04-24 09:04:49
7109 
。 為此本課題要研究一種經(jīng)濟(jì)、攜帶方便的拋棄式溫鹽深探頭調(diào)查數(shù)據(jù)處理系統(tǒng)。用于采集不同區(qū)域、不同深度海洋環(huán)境要素的各種數(shù)據(jù),支持大量的存儲(chǔ)容量及數(shù)據(jù)的實(shí)時(shí)傳輸。通過這種方法,將檢測(cè)到的數(shù)據(jù)回收到地面后,方...
2021-11-01 17:20:45
7 單片機(jī)和FPGA的區(qū)別FPGA更偏向于硬件電路,是用來設(shè)計(jì)芯片的芯片(FPGA)。通過硬件編程語言在FPGA芯片上自定義集成電路的過程;單片機(jī)偏向于軟件,是在已有的固化電路的芯片(單片機(jī))上設(shè)計(jì)開發(fā)
2021-11-05 12:50:59
11 ZL-620醫(yī)學(xué)信號(hào)采集處理系統(tǒng)是一種多單片機(jī)控制、專為生命學(xué)科設(shè)計(jì)的生物信號(hào)記錄和數(shù)據(jù)處理系統(tǒng),取代了傳統(tǒng)的多道生理記錄儀、示波器、X-Y記錄儀和刺激器等儀器,可應(yīng)用于各院校的生理學(xué)、藥理學(xué)、病理生理學(xué)、運(yùn)動(dòng)生理學(xué)和心理學(xué)等學(xué)科的生物學(xué)實(shí)驗(yàn)。
2022-06-10 14:43:21
0 單片機(jī)開發(fā)中,傳感器的數(shù)據(jù)處理算法
2023-10-17 17:35:32
1744 FPGA(現(xiàn)場(chǎng)可編程門陣列)在數(shù)據(jù)處理領(lǐng)域有著廣泛的應(yīng)用,其高度的靈活性和并行處理能力使其成為許多高性能數(shù)據(jù)處理系統(tǒng)的核心組件。以下是一些FPGA在數(shù)據(jù)處理中的應(yīng)用實(shí)例: 一、通信協(xié)議處理 FPGA
2024-10-25 09:21:49
2013
評(píng)論