chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>參考設(shè)計(jì)>基于FPGA動(dòng)態(tài)可重構(gòu)技術(shù)的二模冗余MIPS處理器

基于FPGA動(dòng)態(tài)可重構(gòu)技術(shù)的二模冗余MIPS處理器

12下一頁(yè)全文

本文導(dǎo)航

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

FPGA重構(gòu)設(shè)計(jì)的結(jié)構(gòu)基礎(chǔ)

。  FPGA器件的結(jié)構(gòu)主要有兩種:一是基于反熔絲技術(shù),是基于SRAM或FLASH編程。用反熔絲開(kāi)關(guān)作基本元件,具有非易失性,編程完成后,FPGA的配置數(shù)據(jù)不再變化,無(wú)法重構(gòu)。而基于SRAM或
2011-05-27 10:22:36

FPGA技術(shù)如何用VHDL語(yǔ)言實(shí)現(xiàn)8位RISC微處理器?

設(shè)計(jì)RISC微處理器需要遵循哪些原則?基于FPGA技術(shù)用VHDL語(yǔ)言實(shí)現(xiàn)的8位RISC微處理器
2021-04-13 06:11:51

FPGA重構(gòu)方式

需要特定的基于SRAM或FLASH結(jié)構(gòu)的新型FPGA的支持。隨著其產(chǎn)品和技術(shù)的相對(duì)成熟,動(dòng)態(tài)重構(gòu)FPGA的設(shè)計(jì)理論和設(shè)計(jì)方法已經(jīng)逐漸成為新的研究熱點(diǎn)?! 「鶕?jù)實(shí)現(xiàn)重構(gòu)的面積不同,重構(gòu)FPGA又可以分為
2011-05-27 10:22:59

MIPS Technologies不再設(shè)計(jì)MIPS處理器。相反,它加入了RISC-V陣營(yíng)

MIPS Technologies不再設(shè)計(jì)MIPS處理器。相反,它加入了RISC-V陣營(yíng),放棄了具有悠久歷史和技術(shù)聯(lián)系的同名架構(gòu)。此舉顯然預(yù)示著MIPS作為CPU系列的終結(jié),并進(jìn)一步減少了可用處理器
2021-03-09 19:30:07

重構(gòu)體系結(jié)構(gòu)分為哪幾種?動(dòng)態(tài)重構(gòu)系統(tǒng)有哪些應(yīng)用實(shí)例?

重構(gòu)體系結(jié)構(gòu)分為哪幾種?典型動(dòng)態(tài)重構(gòu)系統(tǒng)結(jié)構(gòu)有哪幾種?動(dòng)態(tài)重構(gòu)系統(tǒng)有哪些應(yīng)用實(shí)例?
2021-04-28 06:13:00

重構(gòu)計(jì)算技術(shù)在汽車電子領(lǐng)域面臨哪些問(wèn)題?

重構(gòu)計(jì)算技術(shù)在汽車電子領(lǐng)域的應(yīng)用前景重構(gòu)計(jì)算技術(shù)在汽車電子領(lǐng)域面臨的問(wèn)題
2021-05-12 06:40:18

MPU+FPGA結(jié)構(gòu)的重構(gòu)系統(tǒng)的結(jié)構(gòu)特

本帖最后由 mr.pengyongche 于 2013-4-30 03:24 編輯   通用微處理器具有良好的接口功能,便于構(gòu)建重構(gòu)系統(tǒng)。按照MPU與FPGA之間的相互關(guān)系以及在系統(tǒng)中所起的作用,主要可以分為兩類:MPU控制FPGA工作的重構(gòu)系統(tǒng)和MPU協(xié)同FPGA工作的重構(gòu)系統(tǒng)
2011-05-27 10:29:16

【懸賞100塊】如何實(shí)現(xiàn)FPGA重構(gòu)計(jì)算(Android平臺(tái))

輔助,我不知是不是像所謂的協(xié)處理器一樣。具體說(shuō),就是買一個(gè)開(kāi)發(fā)板(Xilinx ZYNQ-7000 AP SoC ZC706),把Android移植上去;編寫(xiě)FPGA驅(qū)動(dòng)程序,用來(lái)利用應(yīng)用程序分配給
2015-05-20 20:03:58

什么是三冗余容錯(cuò)技術(shù)

在輻射環(huán)境下的可靠性降低。其中軟故障是主要的故障,它是由粒子和PN結(jié)相互作用引起的一種暫態(tài)故障,軟故障對(duì)在基于SRAM的FPGA上實(shí)現(xiàn)的電路具有特別嚴(yán)重的影響。由于三冗余(Triple
2019-10-12 07:47:42

基于FPGA重構(gòu)系統(tǒng)結(jié)構(gòu)分析

系統(tǒng)運(yùn)行過(guò)程中動(dòng)態(tài)產(chǎn)生。重構(gòu)時(shí)系統(tǒng)可以邊重構(gòu)邊工作。這種重構(gòu)系統(tǒng)設(shè)計(jì)復(fù)雜,但靈活性大,能充分發(fā)揮出硬件運(yùn)算的效率,較適合高速數(shù)字濾波、演化計(jì)算、定制計(jì)算等方面的應(yīng)用?! 默F(xiàn)有的重構(gòu)系統(tǒng)組織結(jié)構(gòu)看
2011-05-27 10:24:20

基于動(dòng)態(tài)重構(gòu)技術(shù)和GSM通信的FPGA動(dòng)態(tài)配置

的結(jié)構(gòu)遠(yuǎn)程動(dòng)態(tài)重構(gòu)系統(tǒng)有PowerPC處理器和89C54微控制兩個(gè)核心。VirtexII-Pro FPGA內(nèi)部集成有2個(gè)PowerPC405嵌入式處理器[2],本文系統(tǒng)使用其中一個(gè),實(shí)現(xiàn)對(duì)動(dòng)態(tài)重構(gòu)進(jìn)行
2015-02-05 15:31:50

基于PAD的接收機(jī)動(dòng)態(tài)重構(gòu)結(jié)構(gòu)應(yīng)用

重構(gòu)結(jié)構(gòu)是一種可以根據(jù)具體運(yùn)算情況重組自身資源,實(shí)現(xiàn)硬件結(jié)構(gòu)自身優(yōu)化、自我生成的計(jì)算技術(shù)。動(dòng)態(tài)重構(gòu)技術(shù)快速實(shí)現(xiàn)器件的邏輯重建,它的出現(xiàn)為處理大規(guī)模計(jì)算問(wèn)題提供了一種兼具通用處理器靈活性
2019-07-10 07:56:06

基于xilinx ISE的動(dòng)態(tài)重構(gòu)

大家好有誰(shuí)對(duì)FPGA動(dòng)態(tài)重構(gòu)有研究嗎?本人現(xiàn)在在搞這塊尋人共同探討。。。謝謝
2014-03-10 16:03:58

基于部分動(dòng)態(tài)重構(gòu)技術(shù)的信號(hào)解調(diào)系統(tǒng)該怎么設(shè)計(jì)?

FPGA強(qiáng)大的資源和實(shí)時(shí)處理能力來(lái)快速的實(shí)現(xiàn)信號(hào)的跟蹤、鎖定和解調(diào)但是,基于硬件的實(shí)現(xiàn)方案和基于軟件的方案相比,往往存在不能迅速適應(yīng)調(diào)制樣式改變的問(wèn)題。為了有效斛決這個(gè)問(wèn)題,筆者通過(guò)基下FPGA部分動(dòng)態(tài)重構(gòu)技術(shù),提出了相應(yīng)的解決方案。
2019-09-19 07:29:47

如何利用ARM與FPGA設(shè)計(jì)重構(gòu)控制

重構(gòu)技術(shù)是指利用重用的軟硬件資源,根據(jù)不同的應(yīng)用需求,靈活地改變自身體系結(jié)構(gòu)的設(shè)計(jì)方法。常規(guī)SRAM工藝的FPGA都可以實(shí)現(xiàn)重構(gòu),那我們具體該怎么做呢?
2019-08-09 07:35:02

如何去實(shí)現(xiàn)FPGA動(dòng)態(tài)部分的重構(gòu)?

FPGA配置原理簡(jiǎn)介基于模塊化動(dòng)態(tài)部分重構(gòu)FPGA的設(shè)計(jì)方法如何去實(shí)現(xiàn)FPGA動(dòng)態(tài)部分的重構(gòu)?
2021-04-29 06:33:12

如何在FPGA動(dòng)態(tài)部分重構(gòu)功能設(shè)計(jì)中進(jìn)行模塊化設(shè)計(jì)?

隨著可編程技術(shù)的不斷發(fā)展,FPGA被廣泛應(yīng)用于電子設(shè)計(jì)的各個(gè)領(lǐng)域。新的設(shè)計(jì)思想和設(shè)計(jì)方法也被不斷的提出和應(yīng)用,如FPGA動(dòng)態(tài)部分重構(gòu)技術(shù)。所謂動(dòng)態(tài)重構(gòu)是指對(duì)于時(shí)序變化的數(shù)字邏輯系統(tǒng),其時(shí)序邏輯
2019-09-20 07:15:52

如何用FPGA設(shè)計(jì)重構(gòu)硬件

您好,我是新手用FPGA設(shè)計(jì)重構(gòu)硬件。我只是想了解它。誰(shuí)能給我一些建議?哪些書(shū)籍文件適合我參考?網(wǎng)站或論壇也不錯(cuò)。謝謝?
2020-06-11 10:05:15

如何采用FPGA部分動(dòng)態(tài)重構(gòu)方法設(shè)計(jì)信號(hào)解調(diào)系統(tǒng)?

FPGA強(qiáng)大的資源和實(shí)時(shí)處理能力來(lái)快速的實(shí)現(xiàn)信號(hào)的跟蹤、鎖定和解調(diào)但是,基于硬件的實(shí)現(xiàn)方案和基于軟件的方案相比,往往存在不能迅速適應(yīng)調(diào)制樣式改變的問(wèn)題。為了有效斛決這個(gè)問(wèn)題,筆者通過(guò)基下FPGA部分動(dòng)態(tài)重構(gòu)技術(shù),提出了相應(yīng)的解決方案。
2019-09-05 07:08:02

怎么實(shí)現(xiàn)基于FPGA重構(gòu)智能儀器的設(shè)計(jì)?

重構(gòu)技術(shù)具有什么優(yōu)點(diǎn)?怎么實(shí)現(xiàn)基于FPGA重構(gòu)智能儀器的設(shè)計(jì)
2021-05-06 06:44:38

怎么實(shí)現(xiàn)基于FPGA動(dòng)態(tài)重構(gòu)系統(tǒng)設(shè)計(jì)?

本文提出的通過(guò)微處理器FPGA結(jié)合串行菊花鏈實(shí)現(xiàn)重構(gòu)的方式,實(shí)現(xiàn)了動(dòng)態(tài)重構(gòu)FPGA結(jié)構(gòu)設(shè)計(jì)的一種應(yīng)用。
2021-05-10 06:22:19

怎么設(shè)計(jì)PAD在接收機(jī)動(dòng)態(tài)重構(gòu)結(jié)構(gòu)中的應(yīng)用?

重構(gòu)結(jié)構(gòu)是一種可以根據(jù)具體運(yùn)算情況重組自身資源,實(shí)現(xiàn)硬件結(jié)構(gòu)自身優(yōu)化、自我生成的計(jì)算技術(shù)。動(dòng)態(tài)重構(gòu)技術(shù)快速實(shí)現(xiàn)器件的邏輯重建,它的出現(xiàn)為處理大規(guī)模計(jì)算問(wèn)題提供了一種兼具通用處理器靈活性和ASIC電路高速性的解決方案。
2019-08-13 07:56:00

支持重構(gòu)FPGA器件

  近年來(lái),隨著FPGA技術(shù)的發(fā)展,支持重構(gòu)FPGA器件新品迭現(xiàn)。Xilinx、Altera、Lattice的FPGA器件都是SRAM查找表結(jié)構(gòu)。Xilinx支持模塊化動(dòng)態(tài)部分重構(gòu)的器件族有
2011-05-27 10:23:28

有什么FPGA重構(gòu)方法可以對(duì)EPCS在線編程?

0 引言重構(gòu)體系結(jié)構(gòu)已經(jīng)成為FPGA系統(tǒng)開(kāi)發(fā)的研究熱點(diǎn),并已有許多令人矚目的研究成果及產(chǎn)品應(yīng)用。FPGA重構(gòu)的應(yīng)用為用戶提供了方便的系統(tǒng)升級(jí)模式,同時(shí)也實(shí)現(xiàn)了基于相同硬件系統(tǒng)的不同工作模式功能
2019-07-31 07:15:40

求一款重構(gòu)智能儀器的設(shè)計(jì)方案

什么是重構(gòu)技術(shù)? 它有哪些優(yōu)點(diǎn)?重構(gòu)智能儀器的硬件怎樣去設(shè)計(jì)?重構(gòu)智能儀器的軟件設(shè)計(jì)怎樣去設(shè)計(jì)?
2021-04-29 06:23:17

求一種重構(gòu)測(cè)控系統(tǒng)的設(shè)計(jì)構(gòu)想

本文基于現(xiàn)代測(cè)控系統(tǒng)的通用化結(jié)構(gòu)特征和重構(gòu)的現(xiàn)場(chǎng)可編程門(mén)陣列FPGA技術(shù)的發(fā)展,提出一種重構(gòu)測(cè)控系統(tǒng)(Reconfigurable Mo—nitoring System,RMS)的設(shè)計(jì)構(gòu)想,并給出其應(yīng)用實(shí)例。
2021-04-30 06:40:43

求一種高檔FPGA重構(gòu)配置方法

求大神分享一種高檔FPGA重構(gòu)配置方法
2021-04-29 06:16:54

請(qǐng)問(wèn)怎樣去設(shè)計(jì)擴(kuò)展FFT處理器?

怎樣去設(shè)計(jì)擴(kuò)展FFT處理器?擴(kuò)展FFT處理器的結(jié)構(gòu)是如何構(gòu)成的?
2021-05-06 07:52:19

采用FPGA實(shí)現(xiàn)重構(gòu)計(jì)算應(yīng)用

重構(gòu)計(jì)算技術(shù)概述隨著20世紀(jì)80年代中期Xilinx公司推出其第一款現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)以來(lái),另一種實(shí)現(xiàn)手段——重構(gòu)計(jì)算技術(shù)逐漸受到人們的重視,因?yàn)樗軌蛱峁┯布δ艿男屎蛙浖目删幊绦?隨著可編程器件容量根據(jù)摩爾定律的不斷增大和自動(dòng)設(shè)計(jì)技術(shù)的發(fā)展,重構(gòu)技術(shù)正迅速地成熟起來(lái)。
2019-07-29 06:26:03

維DCT在粗粒度重構(gòu)處理器上的實(shí)現(xiàn)

針對(duì)粗粒度重構(gòu)處理器的特點(diǎn),提出一種維離散余弦變換的設(shè)計(jì)方法,該方法在硬件資源受限的條件下,有效地挖掘了算法的并行性,結(jié)果證明算法在速度和資源利用率方面均
2009-04-14 08:44:4218

分組密碼處理器重構(gòu)分簇式架構(gòu)

該文在研究分組密碼算法處理特征的基礎(chǔ)上,提出了重構(gòu)分簇式分組密碼處理器架構(gòu)。在指令的控制下,數(shù)據(jù)通路動(dòng)態(tài)重構(gòu)為4 個(gè)32bit 簇,2 個(gè)64bit 簇和一個(gè)128bit 簇,滿足了分
2009-11-24 14:21:5623

基于FPGA動(dòng)態(tài)重構(gòu)體系結(jié)構(gòu)

:提 出 了一種基于FPGA動(dòng)態(tài)重構(gòu)系統(tǒng)的設(shè)計(jì)方案。該系統(tǒng)以協(xié)處理器的形式與LE ON2通用處理器構(gòu)成主/協(xié)處理器結(jié)構(gòu),并通過(guò)寄存與網(wǎng)絡(luò)來(lái)保存和傳遞數(shù)據(jù)流和配笠流,實(shí)
2009-11-30 15:14:328

Linux的Spinlock在MIPS多核處理器中的設(shè)計(jì)與實(shí)

Spinlock 在 Linux 中被廣泛應(yīng)用于解決多核處理器之間訪問(wèn)共享資源的互斥問(wèn)題,本文以MIPS 多核處理器為例,介紹了 Spinlock 的設(shè)計(jì)與實(shí)現(xiàn),以及 Spinlock 的不足與擴(kuò)展。
2009-12-04 11:59:4018

劃分和時(shí)延驅(qū)動(dòng)的動(dòng)態(tài)重構(gòu)FPGA在線布局算法

可編程邏輯芯片特別是FPGA的快速發(fā)展,使得新的芯片能夠根據(jù)具體應(yīng)用動(dòng)態(tài)地調(diào)整結(jié)構(gòu)以獲得更好的性能,這類芯片稱為動(dòng)態(tài)重構(gòu)FPGA芯片(DRFPGA)。然而,使用這類芯片構(gòu)建的
2010-01-18 08:40:3510

冗余中局部重構(gòu)及模塊同步技術(shù)研究

傳統(tǒng)的三冗余方法僅能容錯(cuò),無(wú)法進(jìn)行故障修復(fù),當(dāng)兩個(gè)模塊出錯(cuò)時(shí)系統(tǒng)將無(wú)法正常工作;采用局部動(dòng)態(tài)重構(gòu)技術(shù)雖然可以修復(fù)故障,但修復(fù)后的模塊與其他模塊狀態(tài)不同步,無(wú)法立即
2010-02-24 15:28:2115

Sigma Designs新型高性能媒體處理器選用MIPS

Sigma Designs新型高性能媒體處理器選用MIPS科技IP內(nèi)核為數(shù)字消費(fèi)、家庭網(wǎng)絡(luò)、無(wú)線、通信和商業(yè)應(yīng)用提供業(yè)界標(biāo)準(zhǔn)架構(gòu)、處理器及模擬 IP 的領(lǐng)先廠商 MIPS 科技公司(MIPS Technologies
2008-10-27 08:27:361030

動(dòng)態(tài)重構(gòu)系統(tǒng)的通信結(jié)構(gòu)分析

動(dòng)態(tài)重構(gòu)系統(tǒng)的通信結(jié)構(gòu)分析 動(dòng)態(tài)重構(gòu)技術(shù)能在一定控制邏輯的驅(qū)動(dòng)下,對(duì)全部或部分邏輯資源實(shí)現(xiàn)在系統(tǒng)的動(dòng)態(tài)功能變換和硬
2009-03-29 15:12:521330

基于對(duì)EPCS在線編程的FPGA重構(gòu)方法

基于對(duì)EPCS在線編程的FPGA重構(gòu)方法 0 引言    重構(gòu)體系結(jié)構(gòu)已經(jīng)成為FPGA系統(tǒng)開(kāi)發(fā)的研究熱點(diǎn),并已有許多令人矚目的研究成果及產(chǎn)品應(yīng)用。FPGA重構(gòu)
2009-12-08 17:22:171723

什么是MIPS處理器

什么是MIPS處理器              MIPS技術(shù)公司
2009-12-17 10:44:321097

PAD在接收機(jī)動(dòng)態(tài)重構(gòu)結(jié)構(gòu)中的應(yīng)用設(shè)計(jì)

PAD在接收機(jī)動(dòng)態(tài)重構(gòu)結(jié)構(gòu)中的應(yīng)用設(shè)計(jì) 重構(gòu)結(jié)構(gòu)是一種可以根據(jù)具體運(yùn)算情況重組自身資源,實(shí)現(xiàn)硬件結(jié)構(gòu)自身優(yōu)化、自我生成的計(jì)算技術(shù)。動(dòng)態(tài)重構(gòu)技術(shù)
2009-12-28 09:15:32998

九旸電子獲MIPS科技處理器IP授權(quán)

九旸電子獲MIPS科技處理器IP授權(quán) 美普思科技公司宣布,九旸電子(IC Plus Corp.)已獲得MIPS32TM 24KEf™ Pro合成處理器內(nèi)核授權(quán),以進(jìn)行下一代數(shù)字家庭連網(wǎng)設(shè)備的開(kāi)發(fā)。
2010-02-23 10:16:53797

基于ARM+FPGA重構(gòu)控制設(shè)計(jì)

基于ARM+FPGA重構(gòu)控制設(shè)計(jì)  重構(gòu)技術(shù)是指利用重用的軟硬件資源,根據(jù)不同的應(yīng)用需求,靈活地改變自身體系結(jié)構(gòu)的設(shè)計(jì)方法。常規(guī)SRAM工藝的FPGA都可以實(shí)現(xiàn)
2010-03-02 10:58:411155

FPGA中的處理器IP概述

FPGA中的處理器IP概述 可編程邏輯業(yè)對(duì)微處理器核的報(bào)道層出不窮,包括與ARM和MIPS的協(xié)議,這些討論已經(jīng)持續(xù)了數(shù)年。然而,討論的主題大體上沒(méi)什么改變,諸如采用硬
2010-03-10 10:38:141160

Altera推出業(yè)界首款基于MIPSFPGA軟核處理器

Altera公司 (NASDAQ: ALTR)、MIPS科技公司(NASDAQ: MIPS) 以及System Level Solutions (SLS) 公司今天推出了MIPS-Based?、FPGA優(yōu)化軟核處理器,適用于Altera FPGA以及ASIC器件。
2011-06-01 09:35:531318

用于視頻處理重構(gòu)處理器的設(shè)計(jì)

設(shè)計(jì)了一款新的應(yīng)用于 多媒體處理 領(lǐng)域的重構(gòu)多媒體流處理器。該重構(gòu)多媒體 流處理器 采用并行處理機(jī)制,在經(jīng)過(guò)算法映射后,可以充分利用多媒體算法的高并行度,同時(shí)實(shí)時(shí)處
2011-08-18 14:48:2921

東芝開(kāi)發(fā)出面向基帶處理用途的動(dòng)態(tài)重構(gòu)技術(shù)

動(dòng)態(tài)重構(gòu)技術(shù)自亮相之初起,不僅在圖像處理用途上,而且在軟件無(wú)線電(Software Defined Radio:SDR)領(lǐng)域的應(yīng)用上也一直備受期待。在基帶處理中使用該技術(shù),可在不同的無(wú)線通信方式間
2011-08-31 09:54:561010

基于FPGA重構(gòu)智能儀器設(shè)計(jì)

傳統(tǒng)測(cè)試儀器普遍存在生產(chǎn)出來(lái)后普通用戶難以改變其相對(duì)固定的功能,無(wú)法滿足多樣性的測(cè)量?;诖吮疚拈_(kāi)發(fā)了基于FPGA重構(gòu)智能儀器,利用SOPC Builder軟件在FPGA中嵌入了Nios II處理器
2011-09-28 18:11:101955

Sequans新款LTE SoC采用MIPS處理器

美普思科技公司(MIPS Technologies, Inc)宣布,4G 芯片制造商 Sequans Communications 在其新款 LTE SoC 中采用 MIPS TM 處理器
2011-11-14 09:00:571107

基于動(dòng)態(tài)重構(gòu)FPGA的容錯(cuò)技術(shù)研究

針對(duì)重構(gòu)文件的大小、動(dòng)態(tài)容錯(cuò)時(shí)隙的長(zhǎng)短、實(shí)現(xiàn)的復(fù)雜性、模塊間通信方式、冗余資源的比例與布局等關(guān)鍵問(wèn)題進(jìn)行了分析。并對(duì)一些突出問(wèn)題,提出了基于算法和資源多級(jí)分塊的解決
2012-03-09 14:58:2528

MIPS出售在即 晶心有望成全球微處理器IP第

  在全球處理器IP第大廠MIPS宣布出售尋求買家后,國(guó)內(nèi)專注于系統(tǒng)芯片核心開(kāi)發(fā)的晶心科技,有機(jī)會(huì)取代成為全球僅次于ARM的第二大處理器IP供應(yīng)商,為臺(tái)灣芯片廠使用國(guó)內(nèi)自制處理
2012-05-23 16:01:171309

基于FPGA部分動(dòng)態(tài)重構(gòu)的信號(hào)解調(diào)系統(tǒng)的實(shí)現(xiàn)

針對(duì)調(diào)制樣式在不同環(huán)境下的變化,采用了FPGA部分動(dòng)態(tài)重構(gòu)的新方法,通過(guò)對(duì)不同調(diào)制樣式信號(hào)的解調(diào)模塊的動(dòng)態(tài)加載,來(lái)實(shí)現(xiàn)了不同環(huán)境下針對(duì)不同調(diào)制樣式的解調(diào)。這種方式比傳
2012-06-18 13:42:1333

二大處理器IP供貨商MIPS計(jì)劃出售

自今年3月以來(lái),全球第二大處理器IP供貨商MIPS計(jì)劃出售的消息一直都傳得沸沸揚(yáng)揚(yáng)。日前,記者從MIPS中國(guó)區(qū)得到的說(shuō)法是,由于MIPS的股東為VC公司,不排除其出售的可能性。
2012-08-09 09:34:25908

二大處理器IP供貨商MIPS計(jì)劃出售

自今年3月以來(lái),全球第二大處理器IP供貨商MIPS計(jì)劃出售的消息一直都傳得沸沸揚(yáng)揚(yáng)。日前,記者從MIPS中國(guó)區(qū)得到的說(shuō)法是,由于MIPS的股東為VC公司,不排除其出售的可能性。
2012-08-13 14:37:27833

MP32處理器在可編程邏輯應(yīng)用中實(shí)現(xiàn)MIPS輔助系統(tǒng)

Altera、MIPS技術(shù)公司以及System Level Solutions (SLS)公司合作,宣布為Altera的FPGA和HardCopy ASIC提供MP32處理器。MP32處理器在可編程邏輯應(yīng)用中實(shí)現(xiàn)了軟件和工具擴(kuò)展MIPS輔助系統(tǒng)。它是業(yè)界
2012-10-17 15:37:551245

MP32處理器在定制嵌入式系統(tǒng)中實(shí)現(xiàn)MIPS輔助系統(tǒng)

MP32處理器是業(yè)界第一款100%兼容MIPS 2.0體系結(jié)構(gòu)的軟核處理器,適用于我們的所有FPGA和HardCopy ASIC。這一靈活的應(yīng)用類處理器在您的定制嵌入式系統(tǒng)中實(shí)現(xiàn)了軟件和工具MIPS輔助系統(tǒng),您還
2012-10-17 15:59:411251

多層異構(gòu)粗粒度重構(gòu)處理器的編譯后端設(shè)計(jì)

多層異構(gòu)粗粒度重構(gòu)處理器的編譯后端設(shè)計(jì)_劉毅超
2017-01-07 20:43:121

重構(gòu)密碼流處理器片外流訪存系統(tǒng)的設(shè)計(jì)

重構(gòu)密碼流處理器片外流訪存系統(tǒng)的設(shè)計(jì)_朱玉飛
2017-01-07 20:49:270

一種針對(duì)重構(gòu)處理器流水線簡(jiǎn)化編程的設(shè)計(jì)范式

一種針對(duì)重構(gòu)處理器流水線簡(jiǎn)化編程的設(shè)計(jì)范式_周君宇
2017-01-07 21:39:440

一種面向流應(yīng)用加速的重構(gòu)協(xié)處理器_曹姍

一種面向流應(yīng)用加速的重構(gòu)協(xié)處理器_曹姍
2017-01-07 22:14:030

基于PSO的粗顆粒度重構(gòu)處理器時(shí)域劃分算法設(shè)計(jì)劉勰

基于PSO的粗顆粒度重構(gòu)處理器時(shí)域劃分算法設(shè)計(jì)_劉勰
2017-03-17 08:00:000

Virtex5 FPGA在ISE + Planahead上部分重構(gòu)功能的流程和技術(shù)要點(diǎn)

部分重構(gòu)技術(shù)是Xilinx FPGA的一項(xiàng)重要開(kāi)發(fā)流程。本文結(jié)合Virtex5 FPGA,詳細(xì)講解在ISE + Planahead上完成部分重構(gòu)功能的流程和技術(shù)要點(diǎn)。
2018-07-04 02:17:004583

基于動(dòng)態(tài)重構(gòu)技術(shù)FPGA電路容錯(cuò)性能評(píng)估系統(tǒng)

(1) 與加入冗余保護(hù)的RS編碼相比,未加冗余保護(hù)的RS編碼可靠性較差,因此三冗余可有效提高編碼的可靠性; (2) 分布式三冗余與全局三冗余的保護(hù)效果較好,全局三冗余的可靠性略高
2017-11-17 20:51:491641

基于FPGA的三冗余容錯(cuò)技術(shù)的研究

基于SRAM 的FPGA對(duì)于空間粒子輻射非常敏感,很容易產(chǎn)生軟故障,所以對(duì)基于FPGA的電子系統(tǒng)采取容錯(cuò)措施以防止此類故障的出現(xiàn)非常重要。通過(guò)對(duì)敏感電路使用三冗余( TMR)方法并利用FPGA動(dòng)態(tài)重構(gòu)特性,可以有效的增強(qiáng)FPGA 的抗單粒子性能,解決FPGA對(duì)因空間粒子輻射而形成的軟故障。
2017-11-18 11:40:0212550

基于89c54的遠(yuǎn)程動(dòng)態(tài)重構(gòu)技術(shù)原理及實(shí)現(xiàn)方法

提出了一種FPGA 遠(yuǎn)程動(dòng)態(tài)重構(gòu)的方法,結(jié)合FPGA動(dòng)態(tài)重構(gòu)技術(shù)和GSM通信技術(shù)來(lái)實(shí)現(xiàn)。利用GSM技術(shù)實(shí)現(xiàn)配置數(shù)據(jù)的無(wú)線傳輸,在單片機(jī)控制下將數(shù)據(jù)存儲(chǔ)于CF卡中。在內(nèi)嵌硬核微處理器
2017-11-18 13:04:261916

基于CPLD的FPGA快速動(dòng)態(tài)重構(gòu)設(shè)計(jì)

FPGA 快速動(dòng)態(tài)重構(gòu)方案, 實(shí)現(xiàn)了同一硬件平臺(tái)下多個(gè)FPGA 設(shè)計(jì)版本的在線動(dòng)態(tài)配置和功能重構(gòu), 該技術(shù)已在工程中成功應(yīng)用。
2017-11-22 07:55:011476

基于FPGA冗余技術(shù)MIPS處理器系統(tǒng)設(shè)計(jì)

基于冗余技術(shù)FPGA動(dòng)態(tài)部分重構(gòu)技術(shù)設(shè)計(jì)了一種冗余MIPS處理器。處理器可以在不中斷系統(tǒng)運(yùn)行的同時(shí),使用動(dòng)態(tài)重構(gòu)技術(shù)修復(fù)系統(tǒng)故障;通過(guò)對(duì)系統(tǒng)內(nèi)部重要模塊設(shè)置冗余邏輯,保證了系統(tǒng)的穩(wěn)定性
2017-11-22 08:26:221514

基于FPGA動(dòng)態(tài)部分重構(gòu)技術(shù)在軟件無(wú)線電中的應(yīng)用的詳細(xì)分析

本文介紹了將現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)專用硬件處理器集成到軟件通信體系結(jié)構(gòu)">軟件通信體系結(jié)構(gòu)(SCA)中的機(jī)制,實(shí)現(xiàn)了動(dòng)態(tài)部分重構(gòu)技術(shù)在軟件無(wú)線電(SDR)硬件平臺(tái)中的應(yīng)用,有效地縮短系統(tǒng)開(kāi)發(fā)
2017-11-25 01:47:533166

重構(gòu)技術(shù)分析及動(dòng)態(tài)重構(gòu)系統(tǒng)設(shè)計(jì)

FPGA的不同配置電路功能,在不同時(shí)段執(zhí)行不同的算法,實(shí)現(xiàn)了虛擬硬件重構(gòu)計(jì)算技術(shù)。這里提出的通過(guò)微處理器FPGA結(jié)合串行菊花鏈實(shí)現(xiàn)重構(gòu)的方式,實(shí)現(xiàn)了動(dòng)態(tài)重構(gòu)FPGA結(jié)構(gòu)設(shè)計(jì)的一種應(yīng)用。
2017-11-25 10:20:0114505

基于FPGA硬件平臺(tái)的重構(gòu)系統(tǒng)調(diào)度算法詳解

(Field Programming Gate Array, FPGA)。重構(gòu)系統(tǒng)非常適合于那些對(duì)功耗有嚴(yán)格要求或者計(jì)算密集的應(yīng)用,因?yàn)榇祟悜?yīng)用在FPGA上實(shí)現(xiàn)的功耗要大大低于在處理器上實(shí)現(xiàn)的功耗
2018-07-11 11:20:002549

基于FPGA重構(gòu)智能儀器設(shè)計(jì)[圖]

II處理器系統(tǒng),采用重構(gòu)的應(yīng)用框架技術(shù)利用HAL系統(tǒng)庫(kù)進(jìn)行軟件設(shè)計(jì)。解決了由于測(cè)試對(duì)象復(fù)雜、測(cè)試設(shè)備多、測(cè)試資源利用率低所造成的測(cè)試系統(tǒng)的生產(chǎn)、維修成本過(guò)高,資源浪費(fèi)等問(wèn)題。 0 引言 傳統(tǒng)測(cè)試系統(tǒng)由于專用性強(qiáng)、相互不兼容、擴(kuò)展性差、缺乏通用化、
2018-01-20 01:38:012397

動(dòng)態(tài)重構(gòu)系統(tǒng)的通信結(jié)構(gòu)在交通燈中的應(yīng)用及發(fā)展分析

基于SRAM的FPGA的問(wèn)世標(biāo)志著現(xiàn)代重構(gòu)計(jì)算技術(shù)的開(kāi)端,并極大地推動(dòng)了其發(fā)展。重構(gòu)計(jì)算技術(shù)能夠提供硬件的效率和軟件的可編程性,它綜合了微處理器和ASIC的特點(diǎn),空間維和時(shí)間維上均可變,因而
2019-04-18 08:52:002281

采用CPLD+FLASH方案的重構(gòu)配置方法

現(xiàn)代高速度FPGA運(yùn)行時(shí)需將其配置數(shù)據(jù)加載到內(nèi)部SDRAM中,改變SDRAM里面的數(shù)據(jù),可使FPGA實(shí)現(xiàn)不同的功能,即所謂的重構(gòu)技術(shù)。重構(gòu)技術(shù)包括靜態(tài)系統(tǒng)重構(gòu)動(dòng)態(tài)系統(tǒng)重構(gòu)。在FPGA處于工作
2019-06-10 08:17:004066

如何在FPGA動(dòng)態(tài)局部重構(gòu)中進(jìn)行TBUF總線宏設(shè)計(jì)

FPGA 動(dòng)態(tài)局部重構(gòu)技術(shù)中基于三態(tài)緩沖( Tri2state Buffer ,TBUF) 總線宏結(jié)構(gòu)的基礎(chǔ)上,采用Xilinx ISE FPGA Editor 可視化的方法實(shí)現(xiàn)總線宏的設(shè)計(jì),并借助重構(gòu)硬件平臺(tái)———XCV800 驗(yàn)證板,通過(guò)設(shè)計(jì)動(dòng)態(tài)重構(gòu)實(shí)驗(yàn),論證總線宏設(shè)計(jì)的正確性。
2018-12-14 14:27:353

一種基于Xilinx FPGA的部分動(dòng)態(tài)重構(gòu)技術(shù)的信號(hào)解調(diào)系統(tǒng)詳解

FPGA強(qiáng)大的資源和實(shí)時(shí)處理能力來(lái)快速的實(shí)現(xiàn)信號(hào)的跟蹤、鎖定和解調(diào)但是,基于硬件的實(shí)現(xiàn)方案和基于軟件的方案相比,往往存在不能迅速適應(yīng)調(diào)制樣式改變的問(wèn)題。為了有效斛決這個(gè)問(wèn)題,筆者通過(guò)基下FPGA部分動(dòng)態(tài)重構(gòu)技術(shù),提出了相應(yīng)的解決方案。
2018-12-28 15:33:223446

重構(gòu)路由報(bào)文轉(zhuǎn)發(fā)引擎設(shè)計(jì)與實(shí)現(xiàn)

基于 Pass-Through 模式設(shè)計(jì)實(shí)現(xiàn)了重構(gòu) FPGA 器件與網(wǎng)絡(luò)處理器相結(jié)合的程序/電路構(gòu)件運(yùn)行環(huán)境。系統(tǒng)實(shí)現(xiàn)與應(yīng)用測(cè)試結(jié)果表明,重構(gòu)路由報(bào)文轉(zhuǎn)發(fā)引擎在保證高吞吐率、低延遲的報(bào)文轉(zhuǎn)發(fā)處理性能的同時(shí),可有效支撐多樣化業(yè)務(wù)構(gòu)件靈活重構(gòu)與映射。
2020-01-07 08:00:003

采用模塊化設(shè)計(jì)實(shí)現(xiàn)基于FPGA動(dòng)態(tài)重構(gòu)功能

應(yīng)用FPGA動(dòng)態(tài)部分重構(gòu)功能使硬件設(shè)計(jì)更加靈活,可用于硬件的遠(yuǎn)程升級(jí)、系統(tǒng)容錯(cuò)和演化硬件以及通信平臺(tái)設(shè)計(jì)等。動(dòng)態(tài)部分重構(gòu)可以通過(guò)兩種方法實(shí)現(xiàn):基于模塊化設(shè)計(jì)方法(Module-Based
2020-07-29 17:10:332815

如何使用FPGA實(shí)現(xiàn)動(dòng)態(tài)重構(gòu)的圖像融合算法

一種基于FPGA動(dòng)態(tài)重構(gòu)的圖像融合算法。該方法對(duì)小波分解后的圖像低頻子帶采用平均融合算子處理,在高頻子帶的融合中依據(jù)小波系數(shù)樹(shù)狀結(jié)構(gòu)特點(diǎn),提出了一種新的自適應(yīng)融合方法,最后經(jīng)過(guò)小波逆變換得到融合
2021-02-02 17:12:598

MIPS抓住RISC處理器興起機(jī)遇而崛起

在這一波RISC處理器大潮中,MIPS無(wú)疑是時(shí)代的弄潮兒。1981年,斯坦福教授John Hennessy開(kāi)創(chuàng)了MIPS處理器,并于1984年創(chuàng)立了MIPS科技公司,1992年,MIPS被SGI收購(gòu)
2021-03-22 11:04:522810

重構(gòu)和自適應(yīng)計(jì)算:理論與應(yīng)用

重構(gòu)計(jì)算技術(shù)和自適應(yīng)系統(tǒng)作為最有前途的微處理器體系結(jié)構(gòu)之一引起了人們的極大興趣。重構(gòu)系統(tǒng)的起源,也被稱為可編程邏輯器件或現(xiàn)場(chǎng)可編程門(mén)陣列(fpga),已經(jīng)演變成今天復(fù)雜的片上系統(tǒng)fpga、動(dòng)態(tài)重構(gòu)fpga,以及各自適應(yīng)計(jì)算設(shè)備。
2021-03-28 09:40:585

FPGA動(dòng)態(tài)重構(gòu)技術(shù)是什么,局部動(dòng)態(tài)重構(gòu)的時(shí)序問(wèn)題解決方案

所謂FPGA動(dòng)態(tài)重構(gòu)技術(shù),就是要對(duì)基于SRAM編程技術(shù)FPGA實(shí)現(xiàn)全部或部分邏輯資源的動(dòng)態(tài)功能變換。根據(jù)實(shí)現(xiàn)重構(gòu)的面積不同,動(dòng)態(tài)重構(gòu)技術(shù)又可分為全局重構(gòu)和局部重構(gòu)。
2021-07-05 15:41:294214

FPGA重構(gòu)技術(shù)——FPGA芯片

FPGA芯片本身就具有可以反復(fù)擦寫(xiě)的特性,允許FPGA開(kāi)發(fā)者編寫(xiě)不同的代碼進(jìn)行重復(fù)編程,而FPGA重構(gòu)技術(shù)正是在這個(gè)特性之上,采用分時(shí)復(fù)用的模式讓不同任務(wù)功能的Bitstream文件使用FPGA芯片內(nèi)部的各種邏輯資源
2022-04-26 10:38:543952

關(guān)于FPGA重構(gòu)技術(shù)分析

FPGA上的重構(gòu)技術(shù)根據(jù)FPGA芯片內(nèi)部的不同結(jié)構(gòu)可以分為兩種,分別是動(dòng)態(tài)重構(gòu)和靜態(tài)重構(gòu)
2022-11-03 20:09:391326

簡(jiǎn)單了解FPGA重構(gòu)技術(shù)

FPGA重構(gòu)技術(shù)就是通過(guò)上位機(jī)控制在FPGA運(yùn)行過(guò)程中加載不同的Bitstream文件,FPGA芯片根據(jù)文件內(nèi)的不同邏輯將內(nèi)部的資源全部或部分進(jìn)行重新配置以達(dá)到多種功能任務(wù)動(dòng)態(tài)切換的目標(biāo),從而提高了使用FPGA進(jìn)行開(kāi)發(fā)的靈活度。
2023-08-04 10:08:051236

簡(jiǎn)單認(rèn)識(shí)MIPS架構(gòu)處理器

無(wú)互鎖流水級(jí)微處理器 (Microprocessors without Interlocked Pipeline Stages,MIPS) 是流行的 RISC 架構(gòu)處理器之一。其原理是盡量利用軟件
2023-11-29 09:14:113622

瑞薩發(fā)布下一代動(dòng)態(tài)重構(gòu)人工智能處理器加速

瑞薩最新發(fā)布的動(dòng)態(tài)重構(gòu)人工智能處理器(DRP-AI)加速,在業(yè)界引起了廣泛關(guān)注。這款加速擁有卓越的10 TOPS/W高功率效率,相比傳統(tǒng)技術(shù),效率提升了驚人的10倍。其獨(dú)特之處在于,它能在低功耗的傳統(tǒng)嵌入式處理器(MPU)上運(yùn)行復(fù)雜的圖像AI模型,不再需要依賴高功耗的GPU。
2024-03-08 13:45:471331

已全部加載完成