資料介紹
在電路設(shè)計中,一般我們很關(guān)心信號的質(zhì)量問題,但有時我們往往局限在信號線上進(jìn)行研究,而把電源和地當(dāng)成理想的情況來處理,雖然這 樣做能使問題簡化,但在高速設(shè)計中,這種簡化已經(jīng)是行不通的了。盡管電路設(shè)計比較直接的結(jié)果是從信號完整性上表現(xiàn)出來的,但我們絕不能因此忽略了電源完整 性設(shè)計。因為電源完整性直接影響最終PCB板的信號完整性。電源完整性和信號完整性二者是密切關(guān)聯(lián)的,而且很多情況下,影響信號畸變的主要原因是電源系 統(tǒng)。例如,地反彈噪聲太大、去耦電容的設(shè)計不合適、回路影響很嚴(yán)重、多電源/地平面的分割不好、地層設(shè)計不合理、電流不均勻等等。
1) 去耦電容
我們都知道在電源和地之間加一些電容可以降低系統(tǒng)的噪聲,但是到底在電路板上加多少電容?每個電容的容值多大合適?每個電容放在什么位置更好?類似這些 問題我們一般都沒有去認(rèn)真考慮過,只是憑設(shè)計者的經(jīng)驗來進(jìn)行,有時甚至認(rèn)為電容越少越好。在高速設(shè)計中,我們必須考慮電容的寄生參數(shù),定量的計算出去耦電 容的個數(shù)以及每個電容的容值和放置的具體的位置,確保系統(tǒng)的阻抗在控制范圍之內(nèi),一個基本的原則是需要的去耦電容,一個都不能少,多余的電容,一個也不 要。
2) 地反彈
當(dāng)高速器件的邊緣速率低于0.5ns時,來自大容量數(shù)據(jù)總線的 數(shù)據(jù)交換速率特別快,當(dāng)它在電源層中產(chǎn)生足以影響信號的強波紋時,就會產(chǎn)生電源不穩(wěn)定問題。當(dāng)通過地回路的電流變化時,由于回路電感會產(chǎn)生一個電壓,當(dāng)上 升沿縮短時,電流變化率增大,地反彈電壓增加。此時,地平面(地線)已經(jīng)不是理想的零電平,而電源也不是理想的直流電位。當(dāng)同時開關(guān)的門電路增加時,地反 彈變得更加嚴(yán)重。對于128位的總線,可能有50_100個I/O線在相同的時鐘沿切換。這時,反饋到同時切換的I/O驅(qū)動器的電源和地回路的電感必須盡 可能的低,否則,連到相同的地上的靜止將出現(xiàn)一個電壓毛刷。地反彈隨處可見,如芯片、封裝、連接器或電路板上都有可能會出現(xiàn)地反彈,從而導(dǎo)致電源完整性問 題。
從技術(shù)的發(fā)展角度來看,器件的上升沿將只會減少,總線的寬度將只會增加。保持地反彈在可接受的唯一方法是減少電源和地分布電感。對 于,芯片,意味著,移到一個陣列晶片,盡可能多地放置電源和地,且到封裝的連線盡可能短,以減少電感。對于,封裝,意味著移動 層封裝,使電源的地平面的間距更近,如在BGA封裝中用的。對于連接器,意味著使用更多的地引腳或重新設(shè)計連接器使其具有內(nèi)部的電源和地平面,如基于連接 器的帶狀軟線。對于電路板,意味著使相鄰的電源和地平面盡可能地近。由于電感和長度成正比,所以盡可能使電源和地的連線短將降低地噪聲。
3) 電源分配系統(tǒng)
電源完整性設(shè)計是一件十分復(fù)雜的事情,但是如何近年控制電源系統(tǒng)(電源和地平面)之間阻抗是設(shè)計的關(guān)鍵。理論上講,電源系統(tǒng)間的阻抗越低越好,阻抗越 低,噪聲幅度越小,電壓損耗越小。實際設(shè)計中我們可以通過規(guī)定最大的電壓和電源變化范圍來確定我們希望達(dá)到的目標(biāo)阻抗,然后,通過調(diào)整電路中的相關(guān)因素使 電源系統(tǒng)各部分的阻抗(與頻率有關(guān))目標(biāo)阻抗去逼近。
?
1) 去耦電容
我們都知道在電源和地之間加一些電容可以降低系統(tǒng)的噪聲,但是到底在電路板上加多少電容?每個電容的容值多大合適?每個電容放在什么位置更好?類似這些 問題我們一般都沒有去認(rèn)真考慮過,只是憑設(shè)計者的經(jīng)驗來進(jìn)行,有時甚至認(rèn)為電容越少越好。在高速設(shè)計中,我們必須考慮電容的寄生參數(shù),定量的計算出去耦電 容的個數(shù)以及每個電容的容值和放置的具體的位置,確保系統(tǒng)的阻抗在控制范圍之內(nèi),一個基本的原則是需要的去耦電容,一個都不能少,多余的電容,一個也不 要。
2) 地反彈
當(dāng)高速器件的邊緣速率低于0.5ns時,來自大容量數(shù)據(jù)總線的 數(shù)據(jù)交換速率特別快,當(dāng)它在電源層中產(chǎn)生足以影響信號的強波紋時,就會產(chǎn)生電源不穩(wěn)定問題。當(dāng)通過地回路的電流變化時,由于回路電感會產(chǎn)生一個電壓,當(dāng)上 升沿縮短時,電流變化率增大,地反彈電壓增加。此時,地平面(地線)已經(jīng)不是理想的零電平,而電源也不是理想的直流電位。當(dāng)同時開關(guān)的門電路增加時,地反 彈變得更加嚴(yán)重。對于128位的總線,可能有50_100個I/O線在相同的時鐘沿切換。這時,反饋到同時切換的I/O驅(qū)動器的電源和地回路的電感必須盡 可能的低,否則,連到相同的地上的靜止將出現(xiàn)一個電壓毛刷。地反彈隨處可見,如芯片、封裝、連接器或電路板上都有可能會出現(xiàn)地反彈,從而導(dǎo)致電源完整性問 題。
從技術(shù)的發(fā)展角度來看,器件的上升沿將只會減少,總線的寬度將只會增加。保持地反彈在可接受的唯一方法是減少電源和地分布電感。對 于,芯片,意味著,移到一個陣列晶片,盡可能多地放置電源和地,且到封裝的連線盡可能短,以減少電感。對于,封裝,意味著移動 層封裝,使電源的地平面的間距更近,如在BGA封裝中用的。對于連接器,意味著使用更多的地引腳或重新設(shè)計連接器使其具有內(nèi)部的電源和地平面,如基于連接 器的帶狀軟線。對于電路板,意味著使相鄰的電源和地平面盡可能地近。由于電感和長度成正比,所以盡可能使電源和地的連線短將降低地噪聲。
3) 電源分配系統(tǒng)
電源完整性設(shè)計是一件十分復(fù)雜的事情,但是如何近年控制電源系統(tǒng)(電源和地平面)之間阻抗是設(shè)計的關(guān)鍵。理論上講,電源系統(tǒng)間的阻抗越低越好,阻抗越 低,噪聲幅度越小,電壓損耗越小。實際設(shè)計中我們可以通過規(guī)定最大的電壓和電源變化范圍來確定我們希望達(dá)到的目標(biāo)阻抗,然后,通過調(diào)整電路中的相關(guān)因素使 電源系統(tǒng)各部分的阻抗(與頻率有關(guān))目標(biāo)阻抗去逼近。
?
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 高速高密度PCB信號完整性與電源完整性研究 5次下載
- 高速PCB的信號完整性、電源完整性和電磁兼容性研究 1次下載
- 高速電路信號完整性分析與設(shè)計—PCB設(shè)計2 0次下載
- 高速電路信號完整性分析與設(shè)計—PCB設(shè)計1 0次下載
- PCB設(shè)計中要考慮電源信號的完整性
- 信號完整性專題【1】——電源完整性(PI)
- 信號完整性與電源完整性的仿真
- 高速PCB設(shè)計中信號完整性研究綜述 22次下載
- 高速PCB電源完整性設(shè)計與分析 0次下載
- 信號完整性問題與PCB設(shè)計 0次下載
- 高速 PCB 信號完整性仿真分析.pdf 52次下載
- 基于信號完整性分析的PCB設(shè)計解析 0次下載
- 高速PCB電路板的信號完整性設(shè)計 0次下載
- 信號完整性分析及其在高速PCB設(shè)計中的應(yīng)用 15次下載
- 信號完整性與PCB設(shè)計+Douglas+Brooks 519次下載
- 什么是信號完整性 3k次閱讀
- 什么是信號完整性? 3.3k次閱讀
- 利用時域和頻域巧解信號完整性/電源完整性的問題 2.2k次閱讀
- 電源完整性仿真與EMC分析 2.2k次閱讀
- 信號完整性的基本定義 2.1k次閱讀
- 信號完整性分析 6.2k次閱讀
- ADS在信號完整性和電源完整性仿真方面的應(yīng)用 8.3k次閱讀
- PCB設(shè)計指南提高電路板信號完整性的方法 3.8k次閱讀
- 基于信號完整性的高速PCB設(shè)計流程解析 2.5k次閱讀
- 基于團(tuán)隊協(xié)作的AC/DC電源完整性設(shè)計與分析方法 3.8k次閱讀
- PCB布局如何設(shè)計檢視要素(布局DFM/熱設(shè)計/信號完整性/EMC/電源模塊的要求) 5.5k次閱讀
- PCB信號完整性有哪幾步_如何確保PCB設(shè)計信號完整性 1.2w次閱讀
- 電源完整性/EMC/EMI以及熱分析 6.2k次閱讀
- 基于Cadence_Allegro的高速PCB設(shè)計信號完整性分析與仿真 5.1k次閱讀
- 提高信號完整性的PCB材料 1.6k次閱讀
下載排行
本周
- 1MDD品牌三極管MMBT3906數(shù)據(jù)手冊
- 2.33 MB | 次下載 | 免費
- 2MDD品牌三極管S9012數(shù)據(jù)手冊
- 2.62 MB | 次下載 | 免費
- 3聯(lián)想flex2-14D/15D說明書
- 4.92 MB | 次下載 | 免費
- 4收音環(huán)繞擴(kuò)音機(jī) AVR-1507手冊
- 2.50 MB | 次下載 | 免費
- 524Pin Type-C連接器設(shè)計報告
- 1.06 MB | 次下載 | 免費
- 6新一代網(wǎng)絡(luò)可視化(NPB 2.0)
- 3.40 MB | 次下載 | 免費
- 7MS1000TA 超聲波測量模擬前端芯片技術(shù)手冊
- 0.60 MB | 次下載 | 免費
- 8MS1022高精度時間測量(TDC)電路數(shù)據(jù)手冊
- 1.81 MB | 次下載 | 免費
本月
- 1愛華AIWA HS-J202維修手冊
- 3.34 MB | 37次下載 | 免費
- 2PC5502負(fù)載均流控制電路數(shù)據(jù)手冊
- 1.63 MB | 23次下載 | 免費
- 3NB-IoT芯片廠商的資料說明
- 0.31 MB | 22次下載 | 1 積分
- 4H110主板CPU PWM芯片ISL95858HRZ-T核心供電電路圖資料
- 0.63 MB | 6次下載 | 1 積分
- 5UWB653Pro USB口測距通信定位模塊規(guī)格書
- 838.47 KB | 5次下載 | 免費
- 6技嘉H110主板IT8628E_BX IO電路圖資料
- 2.61 MB | 4次下載 | 1 積分
- 7蘇泊爾DCL6907(即CHK-S007)單芯片電磁爐原理圖資料
- 0.04 MB | 4次下載 | 1 積分
- 8100W準(zhǔn)諧振反激式恒流電源電路圖資料
- 0.09 MB | 2次下載 | 1 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191439次下載 | 10 積分
- 5十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183353次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81602次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費下載
- 0.02 MB | 73822次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評論