資料介紹
1 引言
在通信領(lǐng)域尤其是無線通信方面,隨著技術(shù)不斷更新和新標(biāo)準(zhǔn)的發(fā)布,設(shè)計(jì)者需要一個(gè)高速通用硬件平臺來實(shí)現(xiàn)并驗(yàn)證自己的通信系統(tǒng)和相關(guān)算法。FPGA(現(xiàn)場可編程門陣列)作為一種大規(guī)??删幊踢壿嬈骷w系結(jié)構(gòu)和邏輯單元靈活、集成度高、適用范圍寬,并且設(shè)計(jì)開發(fā)周期短、設(shè)計(jì)制造成本低、開發(fā)工具先進(jìn)并可實(shí)時(shí)在線檢驗(yàn),廣泛應(yīng)用于產(chǎn)品的原型設(shè)計(jì)和產(chǎn)品生產(chǎn)。
與傳統(tǒng)的DSP(數(shù)字信號處理器)或GPP(通用處理器)相比,F(xiàn)PGA在某些信號處理任務(wù)中表現(xiàn)出非常強(qiáng)的性能,具有高吞吐率、架構(gòu)和算法靈活、并行計(jì)算、分配存儲以及動(dòng)態(tài)配置等優(yōu)勢,因此非常適合用于設(shè)計(jì)驗(yàn)證高速通信系統(tǒng)的基帶處理部分。
本文提出一種基于Xilinx公司Virtex-Ⅱ系列300萬門級FPGA器件的通信系統(tǒng)基帶設(shè)計(jì)驗(yàn)證平臺,適用于高速通信系統(tǒng)基帶的原型設(shè)計(jì)和相關(guān)算法的實(shí)現(xiàn),并已成功應(yīng)用于基于IEEE 802.1la的OFDM基帶系統(tǒng)設(shè)計(jì)。
2 系統(tǒng)平臺組成和功能
通信系統(tǒng)基帶設(shè)計(jì)驗(yàn)證平臺主要有以下組成部分:電源部分、FPGA和外圍電路、時(shí)鐘和復(fù)位電路以及模數(shù)和數(shù)模轉(zhuǎn)換電路。平臺整體框圖見圖1。

各單元模塊的功能如下:
電源部分:負(fù)責(zé)給FPGA和其他電路供電。
FPGA和外圍電路:主要由兩片300萬門級的FPGA器件構(gòu)成,配置電路用于啟動(dòng)后完成對FPGA的自動(dòng)配置。其他主要外圍電路還有存儲器(SRAM和SDRAM)及串口通信電路。
時(shí)鐘和復(fù)位電路:為FPGA提供系統(tǒng)時(shí)鐘和復(fù)位信號。
模數(shù)和數(shù)模轉(zhuǎn)換電路:主要是1片用于將數(shù)字信號轉(zhuǎn)換成模擬信號的ADC,以及l(fā)片將模擬信號轉(zhuǎn)換成數(shù)字信號的DAC。
整個(gè)系統(tǒng)平臺的工作原理是:兩片F(xiàn)PGA分別設(shè)計(jì)成發(fā)射機(jī)(圖l中的FPGA_TX)和接收機(jī)(圖l中的FPGA_RX)。測試向量進(jìn)入發(fā)射機(jī)后,經(jīng)過基帶編碼和調(diào)制,通過DAC轉(zhuǎn)換成基帶模擬信號。ADC及接收電路接收電纜傳輸過來的信號,將其轉(zhuǎn)換成數(shù)字信號,經(jīng)接收機(jī)解調(diào)和解碼后還原為原始數(shù)據(jù),并與測試向量比較,獲得誤碼率等性能指標(biāo)。
3 功能單元的電路實(shí)現(xiàn)
3.1 FPGA及其配置電路
VirtexⅡ系列FPGA是Xilinx公司推出的針對高性能可編程解決方案的首款平臺級FPGA器件。Virtex-Ⅱ系列器件采用先進(jìn)的O.15 μm/0.12 μmCMOS 8層金屬混合工藝設(shè)計(jì),內(nèi)核電壓為1.5 V,根據(jù)輸入輸出參考電壓的不同設(shè)計(jì)可支持多種接口標(biāo)準(zhǔn),內(nèi)部時(shí)鐘頻率可達(dá)420 MHz,被認(rèn)為是高速低耗的理想設(shè)計(jì)。
Virtex-Ⅱ系列器件特性:
?。?)內(nèi)部時(shí)鐘頻率可達(dá)420 MHz,輸入輸出速率可高達(dá)840MHz。
?。?)內(nèi)嵌18x18專用硬件乘法電路和超前進(jìn)位邏輯鏈(Look Ahead Carry)實(shí)現(xiàn)高性能的算術(shù)處理功能。
?。?)高性能的內(nèi)部存儲器Select RAM,每個(gè)塊存儲器容量為18 KB。最多提供3 MB的塊存儲資源以及1.5 MB的分布式存儲器資源。
?。?)多達(dá)12個(gè)數(shù)字時(shí)鐘管理模塊(Digital Clock Manager,DCM)和16個(gè)全局時(shí)鐘多路復(fù)用緩沖器,提供了靈活的系統(tǒng)時(shí)鐘解決方案。
(5)Virtex-Ⅱ采用數(shù)控阻抗匹配技術(shù)(Digital Controlled Impedance,DCI),可減小因阻抗匹配問題而造成的系統(tǒng)不穩(wěn)定,并減小PCB因終端匹配電阻導(dǎo)致的復(fù)雜性。
本平臺采用兩片300萬門的Virtex-Ⅱ FPGA器件,型號為XC2V3000C,從兼容性和擴(kuò)展性考慮,選用FFl152封裝,該封裝與XC2V4000/6000/8000的FPGA引腳兼容,便于系統(tǒng)升級。
Virtex-ⅡFPGA的配置信息存儲于SRAM中,掉電后配置信息丟失,上電后需要重新配置下載。Virtex-Ⅱ系列器件配置有5種模式,JTAG/Botmdarv Scan、Master Scrial、Slave Serial、Master SelectMAP、Slave SelectMAP。其中Master SelectMAP和MasterSerial需要使用Xilinx專用的PROM。
本設(shè)計(jì)采用JTAG/Boundary Scan配置模式,主要通過四個(gè)專用配置信號線完成所有配置任務(wù)。提供兩種配置方式,一是在線下載配置,通過下載電纜將FPGA的JTAG口與計(jì)算機(jī)并口相連,使用軟件完成在線下載。另一種是采用SystemACE方案,上電后,通過SystemACE控制器讀取CF存儲器中的配置文件,通過JTAG配置相連的FPGA器件。
SystemACE CompactFlash(CF)使用基于CFACompactFlash標(biāo)準(zhǔn)的存儲器,由CompactFlash存儲模塊和ACE控制器組成。ACE控制器具有內(nèi)置的控制邏輯,可以通過任何一個(gè)ACE控制器接口(CompactFlash接口、CFGJTAG接口、TESTJTAG接口和系統(tǒng)微處理器接口)對目標(biāo)FPGA鏈進(jìn)行配置。其中CompactFlash接口提供對CompactFlash存儲卡的支持。單片Virtex-ⅡFPGA所需的配置數(shù)據(jù)大小為300 Kbit-29.O Mbit,這意味著使用一個(gè)Svs-temACE CF方案可以配置超過250片最大容量的Virtex-Ⅱ系列FPGA。設(shè)計(jì)者可以根據(jù)需要靈活地改變ACE Flash的密度。
SystemACE配置示意圖如圖2所示。完成FP-GA設(shè)計(jì)后,通過軟件生成所設(shè)計(jì)的下載配置文件,通過CF卡讀寫器將文件置于CF存儲卡中。當(dāng)平臺上電后,ACE控制器讀取CF卡中的配置文件,通過JTAG鏈將數(shù)據(jù)下載到各FPGA,完成自動(dòng)配置。也可以通過JTAG下載電纜連接TEST JTAG接口,直接對FPGA進(jìn)行在線配置。
在通信領(lǐng)域尤其是無線通信方面,隨著技術(shù)不斷更新和新標(biāo)準(zhǔn)的發(fā)布,設(shè)計(jì)者需要一個(gè)高速通用硬件平臺來實(shí)現(xiàn)并驗(yàn)證自己的通信系統(tǒng)和相關(guān)算法。FPGA(現(xiàn)場可編程門陣列)作為一種大規(guī)??删幊踢壿嬈骷w系結(jié)構(gòu)和邏輯單元靈活、集成度高、適用范圍寬,并且設(shè)計(jì)開發(fā)周期短、設(shè)計(jì)制造成本低、開發(fā)工具先進(jìn)并可實(shí)時(shí)在線檢驗(yàn),廣泛應(yīng)用于產(chǎn)品的原型設(shè)計(jì)和產(chǎn)品生產(chǎn)。
與傳統(tǒng)的DSP(數(shù)字信號處理器)或GPP(通用處理器)相比,F(xiàn)PGA在某些信號處理任務(wù)中表現(xiàn)出非常強(qiáng)的性能,具有高吞吐率、架構(gòu)和算法靈活、并行計(jì)算、分配存儲以及動(dòng)態(tài)配置等優(yōu)勢,因此非常適合用于設(shè)計(jì)驗(yàn)證高速通信系統(tǒng)的基帶處理部分。
本文提出一種基于Xilinx公司Virtex-Ⅱ系列300萬門級FPGA器件的通信系統(tǒng)基帶設(shè)計(jì)驗(yàn)證平臺,適用于高速通信系統(tǒng)基帶的原型設(shè)計(jì)和相關(guān)算法的實(shí)現(xiàn),并已成功應(yīng)用于基于IEEE 802.1la的OFDM基帶系統(tǒng)設(shè)計(jì)。
2 系統(tǒng)平臺組成和功能
通信系統(tǒng)基帶設(shè)計(jì)驗(yàn)證平臺主要有以下組成部分:電源部分、FPGA和外圍電路、時(shí)鐘和復(fù)位電路以及模數(shù)和數(shù)模轉(zhuǎn)換電路。平臺整體框圖見圖1。

各單元模塊的功能如下:
電源部分:負(fù)責(zé)給FPGA和其他電路供電。
FPGA和外圍電路:主要由兩片300萬門級的FPGA器件構(gòu)成,配置電路用于啟動(dòng)后完成對FPGA的自動(dòng)配置。其他主要外圍電路還有存儲器(SRAM和SDRAM)及串口通信電路。
時(shí)鐘和復(fù)位電路:為FPGA提供系統(tǒng)時(shí)鐘和復(fù)位信號。
模數(shù)和數(shù)模轉(zhuǎn)換電路:主要是1片用于將數(shù)字信號轉(zhuǎn)換成模擬信號的ADC,以及l(fā)片將模擬信號轉(zhuǎn)換成數(shù)字信號的DAC。
整個(gè)系統(tǒng)平臺的工作原理是:兩片F(xiàn)PGA分別設(shè)計(jì)成發(fā)射機(jī)(圖l中的FPGA_TX)和接收機(jī)(圖l中的FPGA_RX)。測試向量進(jìn)入發(fā)射機(jī)后,經(jīng)過基帶編碼和調(diào)制,通過DAC轉(zhuǎn)換成基帶模擬信號。ADC及接收電路接收電纜傳輸過來的信號,將其轉(zhuǎn)換成數(shù)字信號,經(jīng)接收機(jī)解調(diào)和解碼后還原為原始數(shù)據(jù),并與測試向量比較,獲得誤碼率等性能指標(biāo)。
3 功能單元的電路實(shí)現(xiàn)
3.1 FPGA及其配置電路
VirtexⅡ系列FPGA是Xilinx公司推出的針對高性能可編程解決方案的首款平臺級FPGA器件。Virtex-Ⅱ系列器件采用先進(jìn)的O.15 μm/0.12 μmCMOS 8層金屬混合工藝設(shè)計(jì),內(nèi)核電壓為1.5 V,根據(jù)輸入輸出參考電壓的不同設(shè)計(jì)可支持多種接口標(biāo)準(zhǔn),內(nèi)部時(shí)鐘頻率可達(dá)420 MHz,被認(rèn)為是高速低耗的理想設(shè)計(jì)。
Virtex-Ⅱ系列器件特性:
?。?)內(nèi)部時(shí)鐘頻率可達(dá)420 MHz,輸入輸出速率可高達(dá)840MHz。
?。?)內(nèi)嵌18x18專用硬件乘法電路和超前進(jìn)位邏輯鏈(Look Ahead Carry)實(shí)現(xiàn)高性能的算術(shù)處理功能。
?。?)高性能的內(nèi)部存儲器Select RAM,每個(gè)塊存儲器容量為18 KB。最多提供3 MB的塊存儲資源以及1.5 MB的分布式存儲器資源。
?。?)多達(dá)12個(gè)數(shù)字時(shí)鐘管理模塊(Digital Clock Manager,DCM)和16個(gè)全局時(shí)鐘多路復(fù)用緩沖器,提供了靈活的系統(tǒng)時(shí)鐘解決方案。
(5)Virtex-Ⅱ采用數(shù)控阻抗匹配技術(shù)(Digital Controlled Impedance,DCI),可減小因阻抗匹配問題而造成的系統(tǒng)不穩(wěn)定,并減小PCB因終端匹配電阻導(dǎo)致的復(fù)雜性。
本平臺采用兩片300萬門的Virtex-Ⅱ FPGA器件,型號為XC2V3000C,從兼容性和擴(kuò)展性考慮,選用FFl152封裝,該封裝與XC2V4000/6000/8000的FPGA引腳兼容,便于系統(tǒng)升級。
Virtex-ⅡFPGA的配置信息存儲于SRAM中,掉電后配置信息丟失,上電后需要重新配置下載。Virtex-Ⅱ系列器件配置有5種模式,JTAG/Botmdarv Scan、Master Scrial、Slave Serial、Master SelectMAP、Slave SelectMAP。其中Master SelectMAP和MasterSerial需要使用Xilinx專用的PROM。
本設(shè)計(jì)采用JTAG/Boundary Scan配置模式,主要通過四個(gè)專用配置信號線完成所有配置任務(wù)。提供兩種配置方式,一是在線下載配置,通過下載電纜將FPGA的JTAG口與計(jì)算機(jī)并口相連,使用軟件完成在線下載。另一種是采用SystemACE方案,上電后,通過SystemACE控制器讀取CF存儲器中的配置文件,通過JTAG配置相連的FPGA器件。
SystemACE CompactFlash(CF)使用基于CFACompactFlash標(biāo)準(zhǔn)的存儲器,由CompactFlash存儲模塊和ACE控制器組成。ACE控制器具有內(nèi)置的控制邏輯,可以通過任何一個(gè)ACE控制器接口(CompactFlash接口、CFGJTAG接口、TESTJTAG接口和系統(tǒng)微處理器接口)對目標(biāo)FPGA鏈進(jìn)行配置。其中CompactFlash接口提供對CompactFlash存儲卡的支持。單片Virtex-ⅡFPGA所需的配置數(shù)據(jù)大小為300 Kbit-29.O Mbit,這意味著使用一個(gè)Svs-temACE CF方案可以配置超過250片最大容量的Virtex-Ⅱ系列FPGA。設(shè)計(jì)者可以根據(jù)需要靈活地改變ACE Flash的密度。
SystemACE配置示意圖如圖2所示。完成FP-GA設(shè)計(jì)后,通過軟件生成所設(shè)計(jì)的下載配置文件,通過CF卡讀寫器將文件置于CF存儲卡中。當(dāng)平臺上電后,ACE控制器讀取CF卡中的配置文件,通過JTAG鏈將數(shù)據(jù)下載到各FPGA,完成自動(dòng)配置。也可以通過JTAG下載電纜連接TEST JTAG接口,直接對FPGA進(jìn)行在線配置。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 通信電源機(jī)房遠(yuǎn)程監(jiān)控系統(tǒng)的設(shè)計(jì)方案 18次下載
- 基于NVM和DRAN的混合內(nèi)存系統(tǒng)設(shè)計(jì)方案 12次下載
- 基于CPLD/FPGA的半整數(shù)分頻器設(shè)計(jì)方案 21次下載
- 簡易病房呼叫系統(tǒng)設(shè)計(jì)方案 15次下載
- 帶NFC管理的移動(dòng)通信終端電路設(shè)計(jì)方案 31次下載
- 基于FPGA的二進(jìn)制相移鍵控設(shè)計(jì)方案 12次下載
- 基于雙接口NFC芯片的FPGA驗(yàn)證系統(tǒng) 17次下載
- 基于MATLAB的DSP控制系統(tǒng)仿真平臺設(shè)計(jì)方案 20次下載
- 基于dPMR的數(shù)字對講機(jī)基帶芯片原型機(jī)設(shè)計(jì)方案 20次下載
- 單片機(jī)控制和藍(lán)牙通信的小冰箱設(shè)計(jì)方案 16次下載
- 基于FPGA的調(diào)焦電路設(shè)計(jì)方案資料下載 10次下載
- 基于FPGA和ARM的GPS基帶處理平臺設(shè)計(jì)_劉剛 1次下載
- TD-SCDMA系統(tǒng)基帶處理的DSP+FPGA實(shí)現(xiàn)方案 60次下載
- 基于FPGA的NoC驗(yàn)證平臺的構(gòu)建
- 基于FPGA原型的GPS基帶驗(yàn)證系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
- fpga原型驗(yàn)證平臺與硬件仿真器的區(qū)別 1183次閱讀
- fpga驗(yàn)證和uvm驗(yàn)證的區(qū)別 1717次閱讀
- 基于DSP和FPGA芯片實(shí)現(xiàn)基帶處理單元的設(shè)計(jì)方案 2449次閱讀
- 通信基帶的概念 7948次閱讀
- 采用FPGA的NoC驗(yàn)證平臺實(shí)現(xiàn)方案 2347次閱讀
- 如何使用fpga實(shí)現(xiàn)數(shù)字基帶中環(huán)路延時(shí)估計(jì) 1746次閱讀
- 基于FPGA+DSP的跳頻電臺傳輸系統(tǒng)的設(shè)計(jì)方案分析 2466次閱讀
- 基于FPGA的智能卡驗(yàn)證平臺設(shè)計(jì) 1226次閱讀
- FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案 1.1w次閱讀
- 基于Qt的遠(yuǎn)程監(jiān)控系統(tǒng)的設(shè)計(jì)方案 7844次閱讀
- 基于FPGA的數(shù)字核脈沖分析器硬件設(shè)計(jì)方案 2186次閱讀
- 基于SVPWM算法的變頻調(diào)速系統(tǒng)設(shè)計(jì)方案 5144次閱讀
- 基于FPGA的幀同步系統(tǒng)設(shè)計(jì)方案 4963次閱讀
- 基于FPGA的多普勒測振計(jì)信號采集與處理系統(tǒng)設(shè)計(jì)方案 2460次閱讀
- 基于FPGA的通用位同步器設(shè)計(jì)方案 6139次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費(fèi)下載
- 0.00 MB | 1489次下載 | 免費(fèi)
- 2單片機(jī)典型實(shí)例介紹
- 18.19 MB | 91次下載 | 1 積分
- 3S7-200PLC編程實(shí)例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 9次下載 | 免費(fèi)
- 6基于AT89C2051/4051單片機(jī)編程器的實(shí)驗(yàn)
- 0.11 MB | 4次下載 | 免費(fèi)
- 7基于單片機(jī)和 SG3525的程控開關(guān)電源設(shè)計(jì)
- 0.23 MB | 3次下載 | 免費(fèi)
- 8基于單片機(jī)的紅外風(fēng)扇遙控
- 0.23 MB | 3次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費(fèi)
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費(fèi)
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費(fèi)
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費(fèi)
- 6接口電路圖大全
- 未知 | 30319次下載 | 免費(fèi)
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費(fèi)
- 8開關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21539次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537791次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233045次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191183次下載 | 免費(fèi)
- 7十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183277次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138039次下載 | 免費(fèi)
評論