資料介紹
視頻、影像和電信市場(chǎng)的標(biāo)準(zhǔn)推動(dòng)了異構(gòu)可重配置DSP硬件平臺(tái)的使用。在本文中這些平臺(tái)包括DSP處理器和FPGA,它們提供的現(xiàn)成硬件解決方案可以解決視頻、影像和電信設(shè)計(jì)中的重大難題,同時(shí)又不失差異化設(shè)計(jì)所需的足夠的可定制性。
市場(chǎng)研究公司Forward Concepts 2005年發(fā)表的一則調(diào)查報(bào)告稱,選擇處理器和FPGA的主要標(biāo)準(zhǔn)不是器件本身,而是開(kāi)發(fā)它們的工具。這一概念對(duì)于包含F(xiàn)PGA和DSP處理器的平臺(tái)亦應(yīng)成立。
在DSP處理器和FPGA之間,傳統(tǒng)的DSP開(kāi)發(fā)者通常選擇前者,因?yàn)樵O(shè)計(jì)流程是已知的,而異構(gòu)系統(tǒng)的優(yōu)勢(shì)則難于評(píng)價(jià)??芍匦屡渲玫挠布脚_(tái)限制了硬件自由度,設(shè)計(jì)流程因此而具有較高的自動(dòng)化程度。這種自動(dòng)化消除了設(shè)計(jì)的復(fù)雜性,從而在DSP設(shè)計(jì)界進(jìn)一步推廣了硬件解決方案的優(yōu)勢(shì)。
DSP硬件平臺(tái)的優(yōu)點(diǎn)
FPGA和DSP處理器具有截然不同的架構(gòu)。在一種器件上非常有效的算法,放在另一種器件上卻可能效率非常低。如果目標(biāo)應(yīng)用要求大量的并行處理或最大的多通道流量,那么單純基于DSP處理器的硬件系統(tǒng)就可能需要更大的面積、成本或功耗。一個(gè)FPGA協(xié)處理器僅在一個(gè)器件上就能提供多達(dá)550個(gè)并行乘法和累加運(yùn)算,從而以較少的器件和較低的功耗為許多應(yīng)用提供同樣的性能(如圖1所示)。

圖1:基于FPGA的DSP。
盡管FPGA在處理大量并行數(shù)據(jù)方面出類(lèi)拔萃,但對(duì)于定期系數(shù)更新、決策控制任務(wù)或高速串行數(shù)學(xué)運(yùn)算這類(lèi)任務(wù)來(lái)說(shuō),它們的優(yōu)化程度比不上處理器。此時(shí)FPGA和DSP處理器的結(jié)合為許多應(yīng)用提供了制勝的解決方案。
例如,對(duì)于采用模式識(shí)別技術(shù)的智能攝像機(jī)來(lái)說(shuō),異構(gòu)可重配置DSP平臺(tái)就是理想的選擇。FPGA的并行處理能力非常適用于圖像分割和特征提取,而視頻和影像DSP處理器則更適合統(tǒng)計(jì)模式分類(lèi)等數(shù)學(xué)密集型任務(wù)。異構(gòu)系統(tǒng)可以更好地利用流水線和并行處理,這對(duì)于獲得高幀速率和低延遲來(lái)說(shuō)至關(guān)重要。
基于異構(gòu)平臺(tái)的設(shè)計(jì)流程的優(yōu)點(diǎn)
基于異構(gòu)平臺(tái)的設(shè)計(jì)流程把單獨(dú)處理器和FPGA設(shè)計(jì)流程采用的設(shè)計(jì)自動(dòng)化概念擴(kuò)展到整個(gè)平臺(tái)?;谄脚_(tái)設(shè)計(jì)的基本原則是剔除基于硬件系統(tǒng)和基于軟件系統(tǒng)的“中間件”。這樣就可以讓缺乏或完全沒(méi)有FPGA設(shè)計(jì)經(jīng)驗(yàn)的DSP設(shè)計(jì)者能夠評(píng)估和利用FPGA協(xié)處理器的性能、成本和功耗優(yōu)勢(shì)。
基于平臺(tái)的設(shè)計(jì)流程應(yīng)能自動(dòng)生成內(nèi)存映射、軟件接口的頭文件和驅(qū)動(dòng)程序文件以及硬件的接口和中斷邏輯。整體系統(tǒng)的改動(dòng)對(duì)單個(gè)軟件和硬件組件的影響有限(見(jiàn)圖2)。通過(guò)這種自動(dòng)化,開(kāi)發(fā)者個(gè)人不必再掌握設(shè)計(jì)FPGA硬件、DSP處理器應(yīng)用代碼以及接口邏輯和軟件所需的龐雜技術(shù)。

圖2:軟硬件接口生成
設(shè)計(jì)FPGA協(xié)處理器
任何給定的技術(shù)中都有多種方法可以實(shí)現(xiàn)信號(hào)處理算法。算法步驟常常受到目標(biāo)硬件的影響。當(dāng)目標(biāo)是異構(gòu)DSP硬件平臺(tái)時(shí),需要分兩步選擇實(shí)現(xiàn)方法。你必須首先選擇最合適的硬件器件,然后再確定哪種實(shí)現(xiàn)方法適合該器件。
在可重新配置的DSP硬件平臺(tái)上,處理器將作為主處理單元并且控制FPGA。而FPGA則用作協(xié)處理器(數(shù)據(jù)傳入DSP處理器進(jìn)行同步,然后傳出),或者用作預(yù)處理器或后處理器(數(shù)據(jù)從高速接口傳入)。FPGA的最佳用法取決于系統(tǒng)數(shù)據(jù)速率、格式和運(yùn)行參數(shù)。
像德州儀器公司的DSP工具包Code Composer Studio就含代碼分析器,用來(lái)識(shí)別可以下載到FPGA的軟件“熱點(diǎn)”。20%應(yīng)用代碼占用80%可用處理器MIPS的情況并不罕見(jiàn)。
在將FPGA與硬件平臺(tái)上獨(dú)立的DSP處理器連接時(shí)需要一個(gè)接口??芍匦屡渲玫腄SP平臺(tái)通常能支持較多通用接口(如德州儀器公司的16/32/64位Tic6x DSP擴(kuò)展存儲(chǔ)器接口,適用于系統(tǒng)控制和協(xié)處理任務(wù))和較多高速串行接口(如SRIO或視頻接口,用于預(yù)處理和后處理操作)。
系統(tǒng)中加入FPGA協(xié)處理器后,軟件實(shí)現(xiàn)就將由算法描述轉(zhuǎn)變?yōu)閿?shù)據(jù)傳遞與函數(shù)控制。對(duì)于應(yīng)用軟件開(kāi)發(fā)者來(lái)說(shuō),F(xiàn)PGA協(xié)處理器將顯示為一個(gè)硬件加速器,可以通過(guò)函數(shù)調(diào)用對(duì)其進(jìn)行訪問(wèn)。
市場(chǎng)研究公司Forward Concepts 2005年發(fā)表的一則調(diào)查報(bào)告稱,選擇處理器和FPGA的主要標(biāo)準(zhǔn)不是器件本身,而是開(kāi)發(fā)它們的工具。這一概念對(duì)于包含F(xiàn)PGA和DSP處理器的平臺(tái)亦應(yīng)成立。
在DSP處理器和FPGA之間,傳統(tǒng)的DSP開(kāi)發(fā)者通常選擇前者,因?yàn)樵O(shè)計(jì)流程是已知的,而異構(gòu)系統(tǒng)的優(yōu)勢(shì)則難于評(píng)價(jià)??芍匦屡渲玫挠布脚_(tái)限制了硬件自由度,設(shè)計(jì)流程因此而具有較高的自動(dòng)化程度。這種自動(dòng)化消除了設(shè)計(jì)的復(fù)雜性,從而在DSP設(shè)計(jì)界進(jìn)一步推廣了硬件解決方案的優(yōu)勢(shì)。
DSP硬件平臺(tái)的優(yōu)點(diǎn)
FPGA和DSP處理器具有截然不同的架構(gòu)。在一種器件上非常有效的算法,放在另一種器件上卻可能效率非常低。如果目標(biāo)應(yīng)用要求大量的并行處理或最大的多通道流量,那么單純基于DSP處理器的硬件系統(tǒng)就可能需要更大的面積、成本或功耗。一個(gè)FPGA協(xié)處理器僅在一個(gè)器件上就能提供多達(dá)550個(gè)并行乘法和累加運(yùn)算,從而以較少的器件和較低的功耗為許多應(yīng)用提供同樣的性能(如圖1所示)。

圖1:基于FPGA的DSP。
盡管FPGA在處理大量并行數(shù)據(jù)方面出類(lèi)拔萃,但對(duì)于定期系數(shù)更新、決策控制任務(wù)或高速串行數(shù)學(xué)運(yùn)算這類(lèi)任務(wù)來(lái)說(shuō),它們的優(yōu)化程度比不上處理器。此時(shí)FPGA和DSP處理器的結(jié)合為許多應(yīng)用提供了制勝的解決方案。
例如,對(duì)于采用模式識(shí)別技術(shù)的智能攝像機(jī)來(lái)說(shuō),異構(gòu)可重配置DSP平臺(tái)就是理想的選擇。FPGA的并行處理能力非常適用于圖像分割和特征提取,而視頻和影像DSP處理器則更適合統(tǒng)計(jì)模式分類(lèi)等數(shù)學(xué)密集型任務(wù)。異構(gòu)系統(tǒng)可以更好地利用流水線和并行處理,這對(duì)于獲得高幀速率和低延遲來(lái)說(shuō)至關(guān)重要。
基于異構(gòu)平臺(tái)的設(shè)計(jì)流程的優(yōu)點(diǎn)
基于異構(gòu)平臺(tái)的設(shè)計(jì)流程把單獨(dú)處理器和FPGA設(shè)計(jì)流程采用的設(shè)計(jì)自動(dòng)化概念擴(kuò)展到整個(gè)平臺(tái)?;谄脚_(tái)設(shè)計(jì)的基本原則是剔除基于硬件系統(tǒng)和基于軟件系統(tǒng)的“中間件”。這樣就可以讓缺乏或完全沒(méi)有FPGA設(shè)計(jì)經(jīng)驗(yàn)的DSP設(shè)計(jì)者能夠評(píng)估和利用FPGA協(xié)處理器的性能、成本和功耗優(yōu)勢(shì)。
基于平臺(tái)的設(shè)計(jì)流程應(yīng)能自動(dòng)生成內(nèi)存映射、軟件接口的頭文件和驅(qū)動(dòng)程序文件以及硬件的接口和中斷邏輯。整體系統(tǒng)的改動(dòng)對(duì)單個(gè)軟件和硬件組件的影響有限(見(jiàn)圖2)。通過(guò)這種自動(dòng)化,開(kāi)發(fā)者個(gè)人不必再掌握設(shè)計(jì)FPGA硬件、DSP處理器應(yīng)用代碼以及接口邏輯和軟件所需的龐雜技術(shù)。

圖2:軟硬件接口生成
設(shè)計(jì)FPGA協(xié)處理器
任何給定的技術(shù)中都有多種方法可以實(shí)現(xiàn)信號(hào)處理算法。算法步驟常常受到目標(biāo)硬件的影響。當(dāng)目標(biāo)是異構(gòu)DSP硬件平臺(tái)時(shí),需要分兩步選擇實(shí)現(xiàn)方法。你必須首先選擇最合適的硬件器件,然后再確定哪種實(shí)現(xiàn)方法適合該器件。
在可重新配置的DSP硬件平臺(tái)上,處理器將作為主處理單元并且控制FPGA。而FPGA則用作協(xié)處理器(數(shù)據(jù)傳入DSP處理器進(jìn)行同步,然后傳出),或者用作預(yù)處理器或后處理器(數(shù)據(jù)從高速接口傳入)。FPGA的最佳用法取決于系統(tǒng)數(shù)據(jù)速率、格式和運(yùn)行參數(shù)。
像德州儀器公司的DSP工具包Code Composer Studio就含代碼分析器,用來(lái)識(shí)別可以下載到FPGA的軟件“熱點(diǎn)”。20%應(yīng)用代碼占用80%可用處理器MIPS的情況并不罕見(jiàn)。
在將FPGA與硬件平臺(tái)上獨(dú)立的DSP處理器連接時(shí)需要一個(gè)接口??芍匦屡渲玫腄SP平臺(tái)通常能支持較多通用接口(如德州儀器公司的16/32/64位Tic6x DSP擴(kuò)展存儲(chǔ)器接口,適用于系統(tǒng)控制和協(xié)處理任務(wù))和較多高速串行接口(如SRIO或視頻接口,用于預(yù)處理和后處理操作)。
系統(tǒng)中加入FPGA協(xié)處理器后,軟件實(shí)現(xiàn)就將由算法描述轉(zhuǎn)變?yōu)閿?shù)據(jù)傳遞與函數(shù)控制。對(duì)于應(yīng)用軟件開(kāi)發(fā)者來(lái)說(shuō),F(xiàn)PGA協(xié)處理器將顯示為一個(gè)硬件加速器,可以通過(guò)函數(shù)調(diào)用對(duì)其進(jìn)行訪問(wèn)。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- FPGA_ASIC-DSP和FPGA共用FLASH進(jìn)行配置的方法
- FPGA為DSP應(yīng)用提供的可重配置解決方案 0次下載
- DSP擴(kuò)展為異構(gòu)平臺(tái)的設(shè)計(jì)流程 0次下載
- FPGA多重配置硬件電路的原理及其設(shè)計(jì)方案的介紹 15次下載
- 打造完全可重配置運(yùn)動(dòng)控制系統(tǒng) 0次下載
- WP374 Xilinx FPGA的部分重配置 34次下載
- 可重配置系統(tǒng)使用大型FPGA計(jì)算域 27次下載
- 基于FPGA的可重配置分?jǐn)?shù)階信號(hào)變換處理器設(shè)計(jì) 33次下載
- FPGA的全局動(dòng)態(tài)可重配置技術(shù)
- 軟件無(wú)線電平臺(tái)可重配置接口的實(shí)現(xiàn)
- 可重配置PLL使用手冊(cè)
- 基于ARM和FPGA的終端重配置硬件平臺(tái)實(shí)現(xiàn)
- 用可再配置FPGA實(shí)現(xiàn)DSP功能
- 可重配置系統(tǒng)中的聯(lián)合負(fù)載控制及其終端選擇算法
- 總線可重配置的多處理器架構(gòu)
- 針對(duì)UltraScale/UltraScale+芯片DFX應(yīng)考慮的因素有哪些(1) 776次閱讀
- 易靈思內(nèi)部重配置實(shí)現(xiàn)遠(yuǎn)程更新 1716次閱讀
- 軟件無(wú)線電硬件平臺(tái)的FPGA動(dòng)態(tài)配置 1116次閱讀
- 混合FPGA/DSP基平臺(tái) 是為無(wú)線基站提供一種有效設(shè)計(jì)的方法 918次閱讀
- FPGA遠(yuǎn)程更新有什么限制條件如何解決? 3771次閱讀
- 基于Xilinx系統(tǒng)中的System ACE實(shí)現(xiàn)FPGA全局動(dòng)態(tài)可重配置設(shè)計(jì) 2824次閱讀
- 基于Xilinx Kintex UltraScale FPGA的FlexRIO模塊介紹 3164次閱讀
- FPGA會(huì)取代DSP嗎?FPGA與DSP區(qū)別介紹 3.6w次閱讀
- 異構(gòu)計(jì)算的兩大派別 為什么需要異構(gòu)計(jì)算? 2.3w次閱讀
- 基于FPGA異構(gòu)加速的OCR識(shí)別技術(shù)解析 3020次閱讀
- Xilinx FPGA電路配置 8482次閱讀
- 用純硬件解決方案加速部分重配置進(jìn)程 1748次閱讀
- 基于FPGA配置電路的設(shè)計(jì) 6897次閱讀
- 談?wù)勝愳`思的局部重配置技術(shù) 2720次閱讀
- 基于SPI FLASH的FPGA多重配置 1.4w次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費(fèi)下載
- 0.00 MB | 1491次下載 | 免費(fèi)
- 2單片機(jī)典型實(shí)例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實(shí)例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識(shí)別和講解說(shuō)明
- 4.28 MB | 18次下載 | 4 積分
- 5開(kāi)關(guān)電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費(fèi)
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機(jī)和 SG3525的程控開(kāi)關(guān)電源設(shè)計(jì)
- 0.23 MB | 4次下載 | 免費(fèi)
- 8基于AT89C2051/4051單片機(jī)編程器的實(shí)驗(yàn)
- 0.11 MB | 4次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費(fèi)
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費(fèi)
- 4LabView 8.0 專(zhuān)業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費(fèi)
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費(fèi)
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費(fèi)
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費(fèi)
- 8開(kāi)關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21539次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537793次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191183次下載 | 免費(fèi)
- 7十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
- 158M | 183277次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138039次下載 | 免費(fèi)
評(píng)論