資料介紹
作者:falwat
版權(quán)聲明:本文為博主原創(chuàng)文章,遵循 CC 4.0 BY-SA 版權(quán)協(xié)議,轉(zhuǎn)載請附上原文出處鏈接和本聲明。
本文鏈接:https://blog.csdn.net/falwat/article/details/86171571
本文介紹如何在教程(三)基礎(chǔ)上, 關(guān)聯(lián)ELF輸出文件并使用vivado對系統(tǒng)進行行為仿真。
關(guān)聯(lián)ELF 文件
在vivado 開發(fā)教程(三) 在SDK中創(chuàng)建應用工程 中, 新建的工程經(jīng)構(gòu)建最終會生成ELF 輸出文件. ELF 文件是一種用于二進制文件、可執(zhí)行文件、目標代碼、共享庫和核心轉(zhuǎn)儲格式文件(參考:百度百科). 可以在教程(三)中新建的"test"工程和導入的例程下找到.

切回Vivado, 在塊設計文件"system.bd"上右鍵,選擇菜單"Associate ELF Files..."關(guān)聯(lián)ELF文件.

在彈出的對話框中,點擊"Simulation Sources | sim_1 | system_i | microblaze_0 "樹右側(cè)的"..."按鈕, 彈出選擇文件對話框.

點擊"Add Files..." 按鈕,添加ELF文件.

切換目錄至"D:/Projects/test/test.sdk/test_bsp_xgpio_low_level_example_1/Debug",選中"test_bsp_xgpio_low_level_example_1.elf", 添加至列表中, 選中新加入的ELF文件并點擊"OK"完成.

在工程管理視圖 | "Sources"窗口 | "Simulation Sources"文件集 | sim_1 | ELF 下能夠看到剛剛關(guān)聯(lián)上去的ELF文件.

新建激勵文件
點擊"Sources"窗口頂部的"+"按鈕, 打開添加源文件對話框. 選中"Add or create simulation sources", 點擊"Next"繼續(xù).

點擊"Create File"按鈕, 在創(chuàng)建源文件對話框中, 輸入文件名. 點擊"OK", 點擊"Finish".

在彈出的"Define Module"對話框中, 點擊"OK"即可. 激勵文件不需要有定義輸入輸出端口.
雙擊打開"sim_system.v"文件, 復制"system_wrapper.v"文件中的如下內(nèi)容到"sim_system.v"的模塊中.

wire [7:0]led_8bits_tri_o; wire reset; wire rs232_uart_rxd; wire rs232_uart_txd; wire sysclk_125_clk_n; wire sysclk_125_clk_p; system system_i (.led_8bits_tri_o(led_8bits_tri_o), .reset(reset), .rs232_uart_rxd(rs232_uart_rxd), .rs232_uart_txd(rs232_uart_txd), .sysclk_125_clk_n(sysclk_125_clk_n), .sysclk_125_clk_p(sysclk_125_clk_p));
修改sim_system.v"文件中, system_i的輸入信號為"reg"類型, 編寫"initial"塊對輸入信號進行初始化, 為時鐘信號編寫激勵, 將"timescale" 設置為"1ns / 1ns". 最終生成的代碼如下所示:
`timescale 1ns / 1ns
module sim_system;
wire [7:0]led_8bits_tri_o;
reg reset;
reg rs232_uart_rxd;
wire rs232_uart_txd;
reg sysclk_125_clk_n;
wire sysclk_125_clk_p = ~sysclk_125_clk_n;
system system_i
(.led_8bits_tri_o(led_8bits_tri_o),
.reset(reset),
.rs232_uart_rxd(rs232_uart_rxd),
.rs232_uart_txd(rs232_uart_txd),
.sysclk_125_clk_n(sysclk_125_clk_n),
.sysclk_125_clk_p(sysclk_125_clk_p));
initial begin
reset = 1;
rs232_uart_rxd = 1;
sysclk_125_clk_n = 0;
#100;
reset = 0; // 復位完成
end
always #4 sysclk_125_clk_n = ~sysclk_125_clk_n; // 125M
endmodule
從"Source"窗口中,選中激勵文件"sim_system.v", 右鍵選擇菜單"Set as Top", 將激勵文件設置為頂層.

點擊左側(cè)"Flow Navigator"工具窗口中的"Simulation" | "Run Simulation", 點擊"Run Behavioral Simulation", 運行行為仿真.

編譯成功后會自動打開仿真("SIMULATION")視圖, 主工具欄會增加如下幾個工具圖標:

為了能夠快速看出仿真效果,縮短仿真時間, 在SDK 中修改"xgpio_low_level_example.c"文件中的宏常量"LED_DELAY" 改為1000 并保存, SDK在保存后會自動進行編譯, 更新ELF文件.
#define LED_DELAY 1000
切回Vivado, 點擊重新仿真("Relaunch Simulation")按鈕.
設置仿真時間為500us, 點擊運行指定時間("Run for 500us")按鈕.最終的仿真時序圖如下所示.
掃碼添加小助手
加入工程師交流群
- 模擬行為仿真實現(xiàn)
- Vivado Design Suite用戶指南:邏輯仿真
- Vivado設計套件用戶指南:邏輯仿真
- YL-KL26Z-V3開發(fā)板上仿真工具驅(qū)動 82次下載
- SVPWM仿真模型資源下載 41次下載
- 動物群體逃生行為及群體虛擬仿真實驗 11次下載
- 模型驅(qū)動的分布式衛(wèi)星終端用戶行為仿真 17次下載
- 非對稱親密同伴的交互行為仿真實驗分析 4次下載
- 車聯(lián)網(wǎng)環(huán)境中混合車流的車輛換道行為決策模型 14次下載
- 基于遷移學習的駕駛分心行為識別模型 10次下載
- 什么是Vivado?資料下載
- Vivado 開發(fā)教程(一) 創(chuàng)建新硬件工程
- Xilinx Vivado SDK 2017.2 0616 1 Win64軟件免費下載 325次下載
- 基于Vivado 的Basys3開發(fā)板的解碼教程 67次下載
- 流水線ADC的行為級仿真 21次下載
- 一文詳解SystemC仿真庫的編譯 4.6k次閱讀
- vivado仿真時GSR信號的影響 1.2k次閱讀
- Vivado無法選中開發(fā)板的常見原因及解決方法 1.5k次閱讀
- 使用JTAG仿真器在vivado環(huán)境下抓信號時報錯咋辦? 8.4k次閱讀
- Vivado2018版本中Modelsim的配置 3.9k次閱讀
- ?Vivado開發(fā)軟件下板驗證教程 2.2k次閱讀
- Xilinx FPGA Vivado開發(fā)流程介紹 5.1k次閱讀
- 使用VCS仿真Vivado IP核時遇到的問題及解決方案 4.7k次閱讀
- SpinalHDL運行VCS+Vivado相關(guān)仿真 3.6k次閱讀
- xilinx Vivado工具使用技巧 4.8k次閱讀
- Vivado下的仿真詳細過程 3.8w次閱讀
- 基于Vivado HLS的計算機視覺開發(fā) 1.7k次閱讀
- Vivado軟件仿真DDS核的過程中應該注意的問題 1w次閱讀
- 基于linux系統(tǒng)實現(xiàn)的vivado調(diào)用VCS仿真教程 1.2w次閱讀
- xilinx vivado的五種仿真模式和區(qū)別 1.7w次閱讀
下載排行
本周
- 1MDD品牌三極管MMBT3906數(shù)據(jù)手冊
- 2.33 MB | 次下載 | 免費
- 2MDD品牌三極管S9012數(shù)據(jù)手冊
- 2.62 MB | 次下載 | 免費
- 3聯(lián)想flex2-14D/15D說明書
- 4.92 MB | 次下載 | 免費
- 4收音環(huán)繞擴音機 AVR-1507手冊
- 2.50 MB | 次下載 | 免費
- 524Pin Type-C連接器設計報告
- 1.06 MB | 次下載 | 免費
- 6新一代網(wǎng)絡可視化(NPB 2.0)
- 3.40 MB | 次下載 | 免費
- 7MS1000TA 超聲波測量模擬前端芯片技術(shù)手冊
- 0.60 MB | 次下載 | 免費
- 8MS1022高精度時間測量(TDC)電路數(shù)據(jù)手冊
- 1.81 MB | 次下載 | 免費
本月
- 1愛華AIWA HS-J202維修手冊
- 3.34 MB | 37次下載 | 免費
- 2PC5502負載均流控制電路數(shù)據(jù)手冊
- 1.63 MB | 23次下載 | 免費
- 3NB-IoT芯片廠商的資料說明
- 0.31 MB | 22次下載 | 1 積分
- 4H110主板CPU PWM芯片ISL95858HRZ-T核心供電電路圖資料
- 0.63 MB | 6次下載 | 1 積分
- 5UWB653Pro USB口測距通信定位模塊規(guī)格書
- 838.47 KB | 5次下載 | 免費
- 6技嘉H110主板IT8628E_BX IO電路圖資料
- 2.61 MB | 4次下載 | 1 積分
- 7蘇泊爾DCL6907(即CHK-S007)單芯片電磁爐原理圖資料
- 0.04 MB | 4次下載 | 1 積分
- 8100W準諧振反激式恒流電源電路圖資料
- 0.09 MB | 2次下載 | 1 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設計
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191439次下載 | 10 積分
- 5十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183353次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81602次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73822次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評論