完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > asic
ASIC是Application Specific Integrated Circuit的英文縮寫,在集成電路界被認(rèn)為是一種為專門目的而設(shè)計(jì)的集成電路。ASIC也是Australian Securities and Investment Commission的英文縮寫,即澳大利亞證券和投資委員會(huì),它是澳大利亞金融服務(wù)和市場(chǎng)的法定監(jiān)管機(jī)構(gòu)。
文章:1008個(gè) 瀏覽:123516次 帖子:393個(gè)
利用FPGA的可編程能力以及相關(guān)的工具來準(zhǔn)確估算功耗
AMD-Xilinx在20nm & 16nm節(jié)點(diǎn)Ultrascale系列器件使用FinFET工藝,F(xiàn)inFET與Planar相比在相同速度條件下...
2022-12-29 標(biāo)簽:FPGA設(shè)計(jì)asic晶體管 2.1k 0
一顆MEMS聲學(xué)傳感器典型的產(chǎn)品構(gòu)造圖詳解
MEMS芯片負(fù)責(zé)感知信號(hào),將測(cè)量量轉(zhuǎn)化為電阻、電容等信號(hào)變化;ASIC芯片負(fù)責(zé)將電容、電阻等信號(hào)轉(zhuǎn)換為電信號(hào),其中涉及到信號(hào)的轉(zhuǎn)換和放大等功能。
智能處理器選擇之8051微控制器技術(shù)應(yīng)用
最初的 Intel 8051 以每個(gè)機(jī)器周期 12 個(gè)時(shí)鐘周期運(yùn)行,大多數(shù)指令在一個(gè)到兩個(gè)機(jī)器周期內(nèi)執(zhí)行。典型的最大時(shí)鐘頻率為12MHz,這意味著這些老...
如前所述,F(xiàn)PGA是在PAL、GAL、EPLD、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為ASIC領(lǐng)域中的一種半定制電路而出現(xiàn)的,即解決了定...
如何采用IXP1200網(wǎng)絡(luò)處理器構(gòu)建路由器
網(wǎng)絡(luò)處理器是現(xiàn)代綜合業(yè)務(wù)數(shù)據(jù)網(wǎng)絡(luò)不斷發(fā)展更新的產(chǎn)物,是一種基于可編程 ASIC 結(jié) 構(gòu)的新一代SoC 芯片。它是為了適應(yīng)下一代高速網(wǎng)絡(luò)特點(diǎn),即為了能夠提...
百度百科對(duì)UVM的釋義如下:通用驗(yàn)證方法學(xué)(Universal Verification Methodology, UVM)是一個(gè)以SystemVeri...
那FPGA有啥優(yōu)勢(shì)呢,這也要對(duì)比ASIC來說,因?yàn)锳SIC芯片只是針對(duì)某一項(xiàng)功能做的專用芯片,如果要完成其他的功能就還得做一個(gè)另外的專用ASIC芯片,這...
FPGA(現(xiàn)場(chǎng)可編程門陣列)與ASIC(專用集成電路)是兩種不同的硬件實(shí)現(xiàn)方式,各自具有獨(dú)特的優(yōu)缺點(diǎn)。以下是對(duì)兩者優(yōu)缺點(diǎn)的比較: FPGA的優(yōu)點(diǎn) 可編程...
Xilinx新一代UltraScale架構(gòu)成為ASIC或SOC原型驗(yàn)證的極佳選擇
近年來,ASIC設(shè)計(jì)規(guī)模的增大帶來了前所未有的芯片原型驗(yàn)證問題,單顆大容量的FPGA通常已不足以容下千萬門級(jí)、甚至上億門級(jí)的邏輯設(shè)計(jì)?,F(xiàn)今,將整個(gè)驗(yàn)證設(shè)...
動(dòng)態(tài)可重構(gòu)系統(tǒng)的通信結(jié)構(gòu)在交通燈中的應(yīng)用及發(fā)展分析
基于SRAM的FPGA的問世標(biāo)志著現(xiàn)代可重構(gòu)計(jì)算技術(shù)的開端,并極大地推動(dòng)了其發(fā)展??芍貥?gòu)計(jì)算技術(shù)能夠提供硬件的效率和軟件的可編程性,它綜合了微處理器和A...
基于Xilinx FPGA用于ASIC前端驗(yàn)證的問題總結(jié)
FPGA本身是有專門的時(shí)鐘cell的,以xilinx FPGA為例,就是primitive庫中的BUFG。
TAKUMI公司:圖象IP核參考設(shè)計(jì)可用于S2C原型驗(yàn)證平臺(tái)
電子發(fā)燒友網(wǎng)訊: 本文主要講述了TAKUMI公司的圖象IP核參考設(shè)計(jì)可用于S2C原型驗(yàn)證平臺(tái)。S2C宣布,一家總部位于日本的高級(jí)圖形知識(shí)產(chǎn)權(quán)(IP)供應(yīng)...
IEC 61508-2:2010包含重要的IC要求,但在偶然或不完整的標(biāo)準(zhǔn)閱讀中很容易錯(cuò)過。要求包括ASIC開發(fā)V模型,參見IEC 61508-2:20...
2023-01-06 標(biāo)簽:集成電路驅(qū)動(dòng)器asic 2.1k 0
在NVIDIA Spectrum交換機(jī)上使用精確定時(shí)協(xié)議計(jì)算和同步時(shí)間
PTP 使用一種算法和方法在基于數(shù)據(jù)包的網(wǎng)絡(luò)上同步各種設(shè)備上的時(shí)鐘,以提供亞微秒精度。 NVIDIA Spectrum 支持一步和兩步模式的 PTP ,...
嵌入式存儲(chǔ)器的主要設(shè)計(jì)標(biāo)準(zhǔn)分析及IP選用指南
在傳統(tǒng)的大規(guī)模ASIC和SoC設(shè)計(jì)中,芯片的物理空間大致可分為用于新的定制邏輯、用于可復(fù)用邏輯(第三方IP或傳統(tǒng)的內(nèi)部IP)和用于嵌入式存儲(chǔ)三部分。 當(dāng)...
安森美半導(dǎo)體配合中國(guó)消費(fèi)類醫(yī)療市場(chǎng)趨勢(shì)的半導(dǎo)體方案應(yīng)用案例研究
安森美半導(dǎo)體為中國(guó)消費(fèi)類醫(yī)療設(shè)備市場(chǎng)提供多種價(jià)值,包括涵蓋助聽器數(shù)字信號(hào)處理器(DSP)系統(tǒng)、定制混合信號(hào)專用集成電路(ASIC)、分立元件以及有助于實(shí)...
什么是FPGA原型驗(yàn)證?FPGA原型設(shè)計(jì)的好處是什么?
FPGA原型設(shè)計(jì)是一種成熟的技術(shù),用于通過將RTL移植到現(xiàn)場(chǎng)可編程門陣列(FPGA)來驗(yàn)證專門應(yīng)用的集成電路(ASIC),專用標(biāo)準(zhǔn)產(chǎn)品(ASSP)和片上...
評(píng)估低抖動(dòng)PLL時(shí)鐘發(fā)生器的電源噪聲抑制
采用PLL的時(shí)鐘發(fā)生器廣泛用于網(wǎng)絡(luò)設(shè)備中,用于生成高精度和低抖動(dòng)參考時(shí)鐘或保持同步網(wǎng)絡(luò)操作。大多數(shù)時(shí)鐘振蕩器使用理想、干凈的電源給出其抖動(dòng)或相位噪聲規(guī)格...
什么是FPGA,ASIC,如何設(shè)計(jì)一個(gè)適用于它們的供電系統(tǒng)
目前,在集成電路界ASIC被認(rèn)為是一種為專門目的而設(shè)計(jì)的集成電路。是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計(jì)、制造的集成電路。ASIC的特點(diǎn)是面向特定...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |