完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > cpld
CPLD(Complex Programmable Logic Device)復(fù)雜可編程邏輯器件,是從PAL和GAL器件發(fā)展出來的器件,相對(duì)而言規(guī)模大,結(jié)構(gòu)復(fù)雜,屬于大規(guī)模集成電路范圍。是一種用戶根據(jù)各自需要而自行構(gòu)造邏輯功能的數(shù)字集成電路。其基本設(shè)計(jì)方法是借助集成開發(fā)軟件平臺(tái),用原理圖、硬件描述語言等方法,生成相應(yīng)的目標(biāo)文件,通過下載電纜(“在系統(tǒng)”編程)將代碼傳送到目標(biāo)芯片中,實(shí)現(xiàn)設(shè)計(jì)的數(shù)字系統(tǒng)。
文章:655個(gè) 瀏覽:173257次 帖子:504個(gè)
采用CPLD的多次重觸發(fā)存儲(chǔ)測試系統(tǒng)的實(shí)現(xiàn)
采用CPLD的多次重觸發(fā)存儲(chǔ)測試系統(tǒng)的實(shí)現(xiàn) 1 引言 多次重觸發(fā)技術(shù)應(yīng)用于多種場合,如一個(gè)30齒的齒輪,設(shè)齒輪嚙臺(tái)系數(shù)為1.2,若測量其中1齒多次嚙合
采用CPLD/FPGA的VHDL語言電路優(yōu)化原理設(shè)計(jì)
采用CPLD/FPGA的VHDL語言電路優(yōu)化原理設(shè)計(jì) VHDL(Very High Speed Integrated Circuit Hardware...
采用CPLD的多次重觸發(fā)存儲(chǔ)測試系統(tǒng)解決方案
采用CPLD的多次重觸發(fā)存儲(chǔ)測試系統(tǒng)解決方案 概述:提出一種基于CPLD的多次重觸發(fā)存儲(chǔ)測試系統(tǒng)設(shè)計(jì)方案,詳細(xì)介紹系統(tǒng)硬件設(shè)計(jì)以及CPLD內(nèi)部控制
采用CPLD的光伏逆變器鎖相及保護(hù)電路設(shè)計(jì)
采用CPLD的光伏逆變器鎖相及保護(hù)電路設(shè)計(jì) 0 引言 在光伏并網(wǎng)系統(tǒng)的逆變器電路中,對(duì)電網(wǎng)電壓的鎖相是一項(xiàng)關(guān)鍵技術(shù)。由于電力系統(tǒng)在
基于DSP和CPLD可重構(gòu)數(shù)控系統(tǒng)的設(shè)計(jì)與仿真
基于DSP和CPLD 可重構(gòu)數(shù)控系統(tǒng)的設(shè)計(jì)與仿真 1、前言 隨著計(jì)算機(jī)技術(shù)的高速發(fā)展,各工業(yè)發(fā)達(dá)國家投入巨資,對(duì)現(xiàn)代
用CPLD支持多個(gè)SD器件 在一個(gè)系統(tǒng)中添加多個(gè)安全數(shù)字 (SD) 器件的需求日益增長。然而,大多數(shù)主機(jī)器件(如 Intel PXA270、TI O...
基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 0 引 言 傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),系統(tǒng)大多通過PCI總線...
基于DSP和CPLD的液晶模塊的設(shè)計(jì) 引言DSP芯片具有高速的信息處理能力、較好的系統(tǒng)支持、硬件配置強(qiáng)等優(yōu)良技術(shù)和較低的價(jià)格特性。嵌入式系統(tǒng)的實(shí)時(shí)性好、占用資
靈活的現(xiàn)代CPLD汽車數(shù)字儀表板 汽車儀表板成為匯集車輛安全和管理所有信息的神經(jīng)中樞,為駕駛員顯示各種信息。在當(dāng)今的數(shù)字時(shí)代,車輛儀表系統(tǒng)必須能夠監(jiān)控所
2010-01-16 標(biāo)簽:CPLD汽車數(shù)字儀 1.1k 0
基于CPLD的異步ASI/SDI信號(hào)電復(fù)接光傳輸設(shè)備的設(shè)計(jì)
基于CPLD的異步ASI/SDI信號(hào)電復(fù)接光傳輸設(shè)備的設(shè)計(jì) 引言 近年來,隨著計(jì)算機(jī)、數(shù)字網(wǎng)絡(luò)和電視技術(shù)的飛速發(fā)展,人們對(duì)高質(zhì)量電視圖像
2010-01-11 標(biāo)簽:CPLD 1.4k 0
基于MCU CPLD變壓器測試系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
基于MCU CPLD變壓器測試系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn) 1 引言 ???? BX型信號(hào)變壓器,BG型軌道變壓器和ZG型硅整流器作為鐵路信號(hào)電器設(shè)備的前端,...
應(yīng)用于晶體管圖示儀的CPLD控制器設(shè)計(jì)
應(yīng)用于晶體管圖示儀的CPLD控制器設(shè)計(jì) 晶體管圖示儀是電路設(shè)計(jì)中常用的電子儀器,它能夠顯示晶體管的輸入特性、輸出特性和轉(zhuǎn)移特性等多種曲線和參數(shù)。它不僅可
DSP與CPLD的輸電線路局部氣象監(jiān)測裝置設(shè)計(jì)
DSP與CPLD的輸電線路局部氣象監(jiān)測裝置設(shè)計(jì) 1 概 述 輸電線路的狀態(tài)直接決定著整個(gè)電網(wǎng)的安全穩(wěn)定運(yùn)行,輸...
基于單片機(jī)和CPLD實(shí)時(shí)數(shù)據(jù)采集顯示系統(tǒng)設(shè)計(jì)
基于單片機(jī)和CPLD實(shí)時(shí)數(shù)據(jù)采集顯示系統(tǒng)設(shè)計(jì) 1 引言 數(shù)據(jù)采集是分析模擬信號(hào)量數(shù)據(jù)的有效方法。而實(shí)時(shí)顯示數(shù)據(jù)是自...
基于CPLD的CCD驅(qū)動(dòng)電路自動(dòng)增益調(diào)整
基于CPLD的CCD驅(qū)動(dòng)電路自動(dòng)增益調(diào)整 ccd(charge couple device)是一種電荷藕合式光電轉(zhuǎn)換器件。在物體位移測量系統(tǒng)中,常常以...
基于MCU+CPLD的新型光柵數(shù)顯系統(tǒng)設(shè)計(jì)
基于MCU+CPLD的新型光柵數(shù)顯系統(tǒng)設(shè)計(jì) 1 引言 光柵數(shù)顯系統(tǒng)主要用于普通機(jī)床,可直接顯示機(jī)床加丁的長度值,有助于提高加工精度和效率。目前...
利用CPLD解決便攜式產(chǎn)品設(shè)計(jì)的挑戰(zhàn)
利用CPLD解決便攜式產(chǎn)品設(shè)計(jì)的挑戰(zhàn) 移動(dòng)電話、便攜式媒體播放器、掌上游戲機(jī)和數(shù)碼相機(jī)等便攜式產(chǎn)品的激增,使得系統(tǒng)設(shè)計(jì)人員承受著越來越大的壓力。他們必須
2009-12-05 標(biāo)簽:CPLD產(chǎn)品設(shè)計(jì) 881 0
基于CPLD/FPGA的多功能分頻器的設(shè)計(jì)與實(shí)現(xiàn)
基于CPLD/FPGA的多功能分頻器的設(shè)計(jì)與實(shí)現(xiàn) 引言 分頻器在CPLD/FPGA設(shè)計(jì)中使用頻率比較高,盡管目前大部分設(shè)計(jì)中采用芯片廠家集成的...
基于CPLD的脈沖密度功率調(diào)節(jié)高頻逆變電源
基于CPLD的脈沖密度功率調(diào)節(jié)高頻逆變電源 0 引 言 目前,高頻感應(yīng)加熱電源的輸出功率調(diào)整主要是通過改變逆變器的...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |