完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > cpld
CPLD(Complex Programmable Logic Device)復(fù)雜可編程邏輯器件,是從PAL和GAL器件發(fā)展出來的器件,相對而言規(guī)模大,結(jié)構(gòu)復(fù)雜,屬于大規(guī)模集成電路范圍。是一種用戶根據(jù)各自需要而自行構(gòu)造邏輯功能的數(shù)字集成電路。其基本設(shè)計(jì)方法是借助集成開發(fā)軟件平臺(tái),用原理圖、硬件描述語言等方法,生成相應(yīng)的目標(biāo)文件,通過下載電纜(“在系統(tǒng)”編程)將代碼傳送到目標(biāo)芯片中,實(shí)現(xiàn)設(shè)計(jì)的數(shù)字系統(tǒng)。
文章:654個(gè) 瀏覽:172757次 帖子:504個(gè)
基于單片機(jī)的復(fù)雜可編程邏輯器件快速配置方法 基于SRAM(靜態(tài)隨機(jī)存儲(chǔ)器)的可重配置PLD(可編程邏輯器件)的出現(xiàn),為系統(tǒng)設(shè)計(jì)者動(dòng)態(tài)改變運(yùn)行電路
CPLD器件在時(shí)間統(tǒng)一系統(tǒng)中的應(yīng)用
CPLD器件在時(shí)間統(tǒng)一系統(tǒng)中的應(yīng)用 隨著電子技術(shù)的發(fā)展,對遙測信號的幀結(jié)構(gòu)的可編程度、集成度的要求越來越高,用于時(shí)間統(tǒng)一系統(tǒng)的B碼源的設(shè)計(jì)也趨于高度集...
2009-03-28 標(biāo)簽:CPLD 940 0
本文采用計(jì)算機(jī)ISA、PCI總線和打印機(jī)接口設(shè)計(jì)加密電路。利用CPLD設(shè)計(jì)電路,具有加密性能好的特點(diǎn)。通過串行EEPROM AT93C46設(shè)計(jì)一個(gè)并行加...
2009-03-28 標(biāo)簽:CPLD加密電路計(jì)算機(jī)總線 1.5k 0
用單片機(jī)配置CPLD器件 ALTERA公司的可編程序邏輯器件APEX20K、FLEX10K和FLEX6000雖應(yīng)用廣泛,但由于其內(nèi)部采用SRAM存儲(chǔ)配...
2009-03-28 標(biāo)簽:CPLD 1.4k 0
基于CPLD的非多路復(fù)用與多路復(fù)用總線轉(zhuǎn)換橋的設(shè)計(jì)與實(shí)現(xiàn)
基于CPLD的非多路復(fù)用與多路復(fù)用總線轉(zhuǎn)換橋的設(shè)計(jì)與實(shí)現(xiàn) 微處理器對外并行總線接口方式一般分為兩種,一種為多路復(fù)用方式,數(shù)據(jù)與地址采用共用引腳,分時(shí)傳輸;另一
基于DSP與CPLD的I2C總線接口的設(shè)計(jì)與實(shí)現(xiàn)
基于DSP與CPLD的I2C總線接口的設(shè)計(jì)與實(shí)現(xiàn) 帶有I2C總線接口的器件可以十分方便地將一個(gè)或多個(gè)單片機(jī)及外圍器件組成單片機(jī)系統(tǒng)。盡管這種總線結(jié)構(gòu)沒...
得益于低功耗CPLD的手持裝置 手持裝置的設(shè)計(jì)者,如設(shè)計(jì)智能電話、便攜媒體播放器和GPS系統(tǒng)等,總是在尋找各種方法來延長產(chǎn)品中所用電池的壽命。復(fù)雜可編...
2008-11-26 標(biāo)簽:CPLD 479 0
CPLD在多功能諧波分析儀設(shè)計(jì)中的應(yīng)用
CPLD在多功能諧波分析儀設(shè)計(jì)中的應(yīng)用 1采樣方法比較 對三相
2008-11-23 標(biāo)簽:CPLD 1k 0
單片機(jī)+CPLD的多路精確延時(shí)控制系統(tǒng)
單片機(jī)+CPLD的多路精確延時(shí)控制系統(tǒng) 1 引言 現(xiàn)代控制系統(tǒng)中控制對象可能是復(fù)雜、分散的,而且往往是并行、獨(dú)立工...
基于CPLD和Embedded System的LED點(diǎn)陣顯示
基于CPLD和Embedded System的LED點(diǎn)陣顯示系統(tǒng)實(shí)現(xiàn) 摘要:采用自頂向下的設(shè)計(jì)思想,綜合運(yùn)用EDA 技術(shù)、CPLD技術(shù)和共享式雙口RA...
2008-11-01 標(biāo)簽:CPLD 827 0
基于單片機(jī)和CPLD的數(shù)字頻率計(jì)的設(shè)計(jì)
基于單片機(jī)和CPLD的數(shù)字頻率計(jì)的設(shè)計(jì) 在傳統(tǒng)的控制系統(tǒng)中,通常將單片機(jī)作為控制核心并輔以相應(yīng)的元器件構(gòu)成一個(gè)整體。但這種方法硬件連線復(fù)
2008-10-15 標(biāo)簽:CPLD數(shù)字頻率計(jì) 1.3k 0
CPLD與51單片機(jī)總線接口程序 `timescale 1ns/1nsmodule IO_KZ(Data,P27,WR,RD,ALE,CLR,OUTK...
利用P89C669的23 b的線性地址并采用CPLD外部擴(kuò)展
采用CPLD增強(qiáng)單片機(jī)P89C669外部設(shè)備擴(kuò)展能力 2007.08.15 來自:現(xiàn)代電子技術(shù) ...
2007-08-15 標(biāo)簽:CPLD 951 0
CPLD在DSP系統(tǒng)中的應(yīng)用設(shè)計(jì)
摘要:以Altera公司MAX700舊系列為代表,介紹了CPLD在DSP系統(tǒng)中的應(yīng)用實(shí)例。該方案具有一定的普遍適用性DSP的速度較快,要求譯碼的速度也必
2006-03-11 標(biāo)簽:CPLD應(yīng)用設(shè)計(jì) 2.3k 0
PCI總線至UTOPIA接口控制的CPLD設(shè)計(jì)實(shí)現(xiàn)
摘 要: 本文采用Altera的CPLD實(shí)現(xiàn)了PCI總線至UTOPIA接口的邏輯轉(zhuǎn)換控制,為低成本實(shí)現(xiàn)ATM終端奠定了基礎(chǔ)。
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |