完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > cpld
CPLD(Complex Programmable Logic Device)復(fù)雜可編程邏輯器件,是從PAL和GAL器件發(fā)展出來(lái)的器件,相對(duì)而言規(guī)模大,結(jié)構(gòu)復(fù)雜,屬于大規(guī)模集成電路范圍。是一種用戶根據(jù)各自需要而自行構(gòu)造邏輯功能的數(shù)字集成電路。其基本設(shè)計(jì)方法是借助集成開發(fā)軟件平臺(tái),用原理圖、硬件描述語(yǔ)言等方法,生成相應(yīng)的目標(biāo)文件,通過(guò)下載電纜(“在系統(tǒng)”編程)將代碼傳送到目標(biāo)芯片中,實(shí)現(xiàn)設(shè)計(jì)的數(shù)字系統(tǒng)。
文章:655個(gè) 瀏覽:173401次 帖子:504個(gè)
一種基于CPLD的單片機(jī)與PCI接口設(shè)計(jì)方案
一種基于CPLD的單片機(jī)與PCI接口設(shè)計(jì)方案 0 引言 8位單片機(jī)在嵌入式系統(tǒng)中應(yīng)用...
采用CPLD的多次重觸發(fā)存儲(chǔ)測(cè)試系統(tǒng)解決方案
采用CPLD的多次重觸發(fā)存儲(chǔ)測(cè)試系統(tǒng)解決方案 概述:提出一種基于CPLD的多次重觸發(fā)存儲(chǔ)測(cè)試系統(tǒng)設(shè)計(jì)方案,詳細(xì)介紹系統(tǒng)硬件設(shè)計(jì)以及CPLD內(nèi)部控制
基于CPLD的三相多波形函數(shù)發(fā)生器設(shè)計(jì)
摘要: 介紹了基于可編程邏輯器件CPLD和直接數(shù)字頻率合成技術(shù)(DDS)的三相多波形函數(shù)發(fā)生器的基本原理,并在此基礎(chǔ)上給出了基于CPLD的各模塊設(shè)計(jì)方法...
2009-06-20 標(biāo)簽:CPLD 823 0
介紹了基于CPLD的機(jī)載小型化控制與保護(hù)技術(shù),詳細(xì)敘述了控制與保護(hù)電路的組成與原理及其軟件設(shè)計(jì)。? 關(guān)鍵詞:CPLD...
2009-05-05 標(biāo)簽:CPLD 817 0
本文討論的四種常用FPGA/CPLD設(shè)計(jì)思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD邏輯設(shè)計(jì)的內(nèi)在規(guī)律的
CPLD在遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
摘要: 采用VHDL語(yǔ)言和圖形輸入設(shè)計(jì)方法,給出了用CPLD在遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)中實(shí)現(xiàn)地址譯碼、串口擴(kuò)展、模塊測(cè)試、模數(shù)轉(zhuǎn)換以及高位數(shù)據(jù)處理等功能的具體方
2009-06-20 標(biāo)簽:CPLD 792 0
現(xiàn)場(chǎng)可編程門陣列FPGA設(shè)計(jì)驗(yàn)證的主流技術(shù)是什么
現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)是在PAL、GAL、CPLD的基礎(chǔ)上產(chǎn)生的。它屬于一種半定制電路...
基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 0 引 言 傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),系統(tǒng)大多通過(guò)PCI總線...
應(yīng)用CPLD及EPP技術(shù)對(duì)CCD信號(hào)像素級(jí)的高速采集
摘 要 :為解決針對(duì)每一個(gè)CCD像素的高速采集和實(shí)時(shí)計(jì)算機(jī)處理的問(wèn)題,本文提出一種利用增強(qiáng)型并行口(EPP)技術(shù)
CPLD在發(fā)射機(jī)控制保護(hù)系統(tǒng)中的應(yīng)用
CPLD在發(fā)射機(jī)控制保護(hù)系統(tǒng)中的應(yīng)用 摘要:可編程控制器(PLD)自20世紀(jì)60年代末出現(xiàn)以來(lái),就以其靈活、高效、可靠性高等優(yōu)點(diǎn)受到
2009-07-11 標(biāo)簽:CPLD 730 0
摘 要 :介紹ACEX 1K系列器件的配置方法,對(duì)幾種方法進(jìn)行了分析對(duì)比,并著重論述了應(yīng)用配置器件配置 ACEX 1K系列器件的優(yōu)點(diǎn)。 關(guān)鍵詞 :CPL
2009-06-20 標(biāo)簽:CPLD 728 0
基于CPLD的容錯(cuò)存儲(chǔ)器的設(shè)計(jì)實(shí)現(xiàn)
摘 要: 分析了存儲(chǔ)器產(chǎn)生錯(cuò)誤的原因,提出了提高其可靠性的有效途徑。結(jié)合航天計(jì)算機(jī)可靠性增長(zhǎng)計(jì)劃,給出了一套利用糾檢錯(cuò)芯片對(duì)其進(jìn)行容錯(cuò)的方
2009-06-20 標(biāo)簽:CPLD 714 0
CPLD在雙軸位置檢測(cè)系統(tǒng)中的應(yīng)用
CPLD在雙軸位置檢測(cè)系統(tǒng)中的應(yīng)用 1 引言數(shù)控機(jī)床的加T精度主要南位置檢測(cè)系統(tǒng)的精度決定,
2009-10-30 標(biāo)簽:CPLD 698 0
采用圖像傳感器的CPLD視覺系統(tǒng)設(shè)計(jì)方法
采用圖像傳感器的CPLD視覺系統(tǒng)設(shè)計(jì)方法 搭建一種低成本的嵌入式視覺系統(tǒng),系統(tǒng)由CMOS圖像傳感器、CPLD、ARM7微處理器以及SRAM構(gòu)成。其中,...
2009-03-29 標(biāo)簽:CPLD 591 0
得益于低功耗CPLD的手持裝置 手持裝置的設(shè)計(jì)者,如設(shè)計(jì)智能電話、便攜媒體播放器和GPS系統(tǒng)等,總是在尋找各種方法來(lái)延長(zhǎng)產(chǎn)品中所用電池的壽命。復(fù)雜可編...
2008-11-26 標(biāo)簽:CPLD 497 0
光端機(jī)新設(shè)計(jì):AG32 + MS21112S 極簡(jiǎn)架構(gòu)實(shí)現(xiàn)高性能低成本替代
傳統(tǒng)光端機(jī)方案中,采用 CPLD +串化器+解串器 等外圍電路實(shí)現(xiàn)信號(hào)處理是常見選擇。 ? 現(xiàn)在我們推出 全新替代方案——只需AG32(內(nèi)置2k CPL...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |