完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > eda
EDA是電子設(shè)計(jì)自動(dòng)化(Electronics Design Automation)的縮寫,在20世紀(jì)60年代中期從計(jì)算機(jī)輔助設(shè)計(jì)(CAD)、計(jì)算機(jī)輔助制造(CAM)、計(jì)算機(jī)輔助測試(CAT)和計(jì)算機(jī)輔助工程(CAE)的概念發(fā)展而來的。
文章:2407個(gè) 瀏覽:177246次 帖子:273個(gè)
一文弄懂電路設(shè)計(jì)中合理應(yīng)用EDA軟件
電子電路的設(shè)計(jì)是一項(xiàng)非常復(fù)雜的系統(tǒng)工程,在設(shè)計(jì)過程中,由設(shè)計(jì)者通過對(duì)具體數(shù)據(jù)進(jìn)行相應(yīng)的分析,然后提出初步設(shè)計(jì)方案,再進(jìn)行相應(yīng)的修改與調(diào)試,不斷地對(duì)電路的...
基于EDA技術(shù)的航空電源逆變控制電路設(shè)計(jì)
當(dāng)前航空電源型號(hào)各異,種類龐雜,應(yīng)該說綜合性能還不夠高。特別是隨著航空器的不斷發(fā)展,其對(duì)電源保障需求面臨諸多新挑戰(zhàn)。
SOC V2.0項(xiàng)目與SOC V1.0相比有哪些改進(jìn)呢?
IP 驗(yàn)證包括了協(xié)議類IP(QSPI)的驗(yàn)證環(huán)境和算法類IP(ISP)的驗(yàn)證環(huán)境。
PCB設(shè)計(jì)中填充銅和網(wǎng)格銅有什么區(qū)別?(更新版)
由于該文反應(yīng)熱烈,受到了眾多工程師的關(guān)注,衷心感謝廣大優(yōu)秀工程師同仁的建言獻(xiàn)策。特針對(duì)該技術(shù)點(diǎn)更新一版相關(guān)內(nèi)容!再次感謝大家的寶貴建議!填充銅(Soli...
2024-12-11 標(biāo)簽:PCB設(shè)計(jì)edaPCB鋪銅 1304 0
【案例】光電兼修的Alpha Cen,如何應(yīng)對(duì)上升期的甜蜜煩惱?
Alpha Cen(比鄰星光)是一家挺酷的公司,專注于超表面技術(shù)芯片研發(fā)。 所謂超表面芯片,就是通過控制類似下圖的一個(gè)個(gè)獨(dú)立納米級(jí)別單元實(shí)現(xiàn)光操控。用微...
采用路徑成組分離技術(shù)優(yōu)化FIR設(shè)計(jì)
隨著移動(dòng)及便攜式電子設(shè)備的普及和芯片頻率的不斷提高,功耗成為電路設(shè)計(jì)中必須考慮的重要因素。近來,集成電路設(shè)計(jì)工具已經(jīng)逐步支持多電壓設(shè)計(jì),因而,使得對(duì)適合...
本文以高速系統(tǒng)的信號(hào)/電源完整性分析和EMC分析的為基本出發(fā)點(diǎn),著重介紹了高速PCB的信號(hào)和電源完整性分析的基本要領(lǐng)和設(shè)計(jì)準(zhǔn)則,通過EDA分析工具實(shí)現(xiàn)P...
EDA數(shù)字仿真器:SystemVerilog全面覆蓋編程案例
數(shù)字芯片的驗(yàn)證技術(shù)是隨著Verilog語法的演變而演變的。最早,Verilog是完全用來描述(Model)硬件的,因此又叫HDL(Hardware De...
I2C器件接口IP核的CPLD設(shè)計(jì) 根據(jù)單片機(jī)I2C串行擴(kuò)展的特點(diǎn),在EDA軟件MaxplusII的環(huán)境下,利用AHDL語言,建立IP核。此設(shè)計(jì)利用狀...
自從20世紀(jì)90年代在電路板設(shè)計(jì)中廣泛采用CAD以來,制造領(lǐng)域通過自動(dòng)化和工藝優(yōu)化手段一直在不斷地提高設(shè)計(jì)生產(chǎn)力。不幸的是,隨著電路設(shè)計(jì)軟件技術(shù)的不斷創(chuàng)...
EDA是設(shè)計(jì)安全系統(tǒng)的基礎(chǔ)
隨著物聯(lián)網(wǎng) (IoT) 設(shè)備的迅速普及和部署,各個(gè)層面都出現(xiàn)了安全風(fēng)險(xiǎn)。它可能在可用性級(jí)別,例如社會(huì)工程、借口、網(wǎng)絡(luò)釣魚;在原始級(jí)別,例如密碼分析;在軟...
PLD和EDA在可編程邏輯設(shè)計(jì)中的應(yīng)用
把一個(gè)有專用目的,并具有一定規(guī)模的電路或子系統(tǒng)集成化而設(shè)計(jì)在一芯片上,這就是專用 集成電路ASIC的設(shè)計(jì)任務(wù),通常ASIC的設(shè)計(jì)要么采用全定制電路設(shè)計(jì)方...
7月14日,楷領(lǐng)科技正式推出全新的PCB智能建庫系統(tǒng),PCB智能建庫系統(tǒng)進(jìn)入開放公測階段,歡迎廣大用戶參與注冊(cè)并開始使用這一領(lǐng)先的智能建庫系統(tǒng),提前體驗(yàn)...
北大林亦波:人工智能電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)
根據(jù) EDA 算法所處流程環(huán)節(jié)的不同,人工智能輔助 EDA 的研究大體可以分為六類:系統(tǒng)級(jí)解空間探索、綜合、物理設(shè)計(jì)、制造、驗(yàn)證測試和運(yùn)行時(shí)管理。這六大...
算法是對(duì)芯片系統(tǒng)進(jìn)行的整體戰(zhàn)略規(guī)劃,決定了芯片各個(gè)模塊功能定義及實(shí)現(xiàn)方式,指引著整個(gè)芯片設(shè)計(jì)的目標(biāo)和方向??芍^,牽一發(fā)而動(dòng)全身。
2023-03-01 標(biāo)簽:IC設(shè)計(jì)算法無線通信 1206 0
為昕原理圖設(shè)計(jì)軟件(Jupiter)的亮點(diǎn)一覽
Jupiter的核心產(chǎn)品理念是國產(chǎn)化,自主可控,功能完善準(zhǔn)確,性能優(yōu)越,界面簡潔,操作智能流暢,并利用工作流和公/私有云進(jìn)行平臺(tái)整合,以構(gòu)成一個(gè)電子研發(fā)...
(1)電路板的尺寸的設(shè)定。設(shè)計(jì)PCB前,首先要設(shè)定電路板的尺寸/邊框,其設(shè)計(jì)步驟為:先彈出編輯區(qū)下方的Keep Out Layout(禁止布線層)→點(diǎn)擊...
2019-04-12 標(biāo)簽:pcb設(shè)計(jì)eda 1186 0
利用EDA技術(shù)設(shè)計(jì)的數(shù)字電路極大地提高了效率性和可靠性
利用VHDL語言設(shè)計(jì)一個(gè)簡單的數(shù)字電路。原理框圖如圖1所示,該電路用于計(jì)數(shù)電路之前的控制信號(hào)產(chǎn)生,功能要求是對(duì)外部電路產(chǎn)生送入的clk(8Hz)信號(hào)進(jìn)行...
如何實(shí)現(xiàn)高性能的PCB設(shè)計(jì)工程
PCB設(shè)計(jì)工程師:設(shè)計(jì)人員必須具備廣泛的PCB周邊知識(shí),諸如電子線路的基本知識(shí),PCB的生產(chǎn)、貼片加工的基本常識(shí),DFX(DFM/DFC /DFT)設(shè)計(jì)...
2019-07-29 標(biāo)簽:PCB設(shè)計(jì)eda 1173 0
在將EDA軟件應(yīng)用于ARM服務(wù)器的方向上,專注數(shù)字實(shí)現(xiàn)EDA的芯行紀(jì)科技有限公司(以下簡稱“芯行紀(jì)”)旗下智能布局規(guī)劃工具AmazeFP已能支持ARMv...
2023-09-15 標(biāo)簽:armcpu芯片設(shè)計(jì) 1169 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |