完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12590個 瀏覽:618172次 帖子:7905個
【ZYNQ Ultrascale+ MPSOC FPGA教程】第二十五章PS端以太網(wǎng)使用之lwip
開發(fā)板有兩路千兆以太網(wǎng),通過RGMII接口連接,本實驗演示如何使用Vitis自帶的LWIP模板進行PS端千兆以太網(wǎng)TCP通信。 LWIP雖然是輕量級協(xié)...
關(guān)于CPU和FPGA的概念以及兩者之間的聯(lián)系詳解
看到Intel最近發(fā)布了QPI直連FPGA的架構(gòu),冬瓜哥回想起幾個月前寫的一篇文章,現(xiàn)在重新分享給大家。從中你可以了解為何需要FPGA,F(xiàn)PGA是怎么...
仿真軟件ModelSim及其應(yīng)用,ModelSim的仿真流程
ModelSim不僅可以用于數(shù)字電路系統(tǒng)設(shè)計的功能仿真,還可以應(yīng)用于數(shù)字電路系統(tǒng)設(shè)計的時序仿真。 ModelSim的使用中,最基本的步驟包括創(chuàng)建工程、編...
2018-12-29 標(biāo)簽:FPGA仿真器PCB設(shè)計 1.0萬 0
可編程邏輯包括 PAL、GAL、PLD 等。通過不斷發(fā)展,它已經(jīng)發(fā)展成為現(xiàn)在的CPLD/FPGA。CPLD(復(fù)雜可編程邏輯器件)和FPGA(現(xiàn)場可編程門...
解決FPGA一個解復(fù)用和時鐘域轉(zhuǎn)換問題
SERDES恢復(fù)出的數(shù)據(jù)進入FPGA有一個解復(fù)用和時鐘域轉(zhuǎn)換的問題,Stratix GX包含了專用電路可以完成8/10bit數(shù)據(jù)到8/10/20bit數(shù)...
隨著云計算,大數(shù)據(jù)和人工智能技術(shù)應(yīng)用,單靠CPU已經(jīng)無法滿足各行各業(yè)的算力需求。海量數(shù)據(jù)分析、機器學(xué)習(xí)和邊緣計算等場景需要計算架構(gòu)多樣化,需要不同的處理...
2020-01-16 標(biāo)簽:fpga機器學(xué)習(xí)邊緣計算 1.0萬 0
Arduino再次向世界證明:沒有Arduino干不了的事!
Vidor中使用的Intel Cyclone 10CL016 FPGA具有16,000個邏輯單元,504 KB的嵌入式RAM,以及用于DSP操作的硬件乘...
剛學(xué)ZYNQ的時候,看到里面反復(fù)提到PS和PL,還以為PS是PhotoShop的意思,PL是哪種型號的簡稱。 稍微了解之后才知道,ZYNQ是ARM和FP...
本文在分析Rife,MRife和傅里葉系數(shù)插值迭代3種算法的基礎(chǔ)上,將串行迭代變?yōu)椴⑿械?,由此得出了一種快速頻率估計算法,并分析了新算法與前3種算法的...
關(guān)于FPGA芯片結(jié)構(gòu),工作原理以及開發(fā)流程知識詳解
FPGA是英文FieldProgrammableGateArray的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進一步發(fā)...
2018-08-03 標(biāo)簽:FPGA 1.0萬 0
Spartan-6 FPGA的時鐘資源及結(jié)構(gòu)介紹
時鐘設(shè)施提供了一系列的低電容、低抖動的互聯(lián)線,這些互聯(lián)線非常適合于傳輸高頻信號、最大量減小時鐘抖動。這些連線資源可以和DCM、PLL等實現(xiàn)連接。 每一種...
使用ECP5 FPGA解決網(wǎng)絡(luò)邊緣 智能、視覺和互連應(yīng)用設(shè)計挑戰(zhàn)
隨著傳感器、低成本攝像頭和顯示屏在當(dāng)今嵌入式設(shè)計中的使用量飛速增長,市場上出現(xiàn)了許多激動人心的全新智能和視覺應(yīng)用。與此同時,嵌入式視覺應(yīng)用的爆炸式發(fā)展也...
Xilinx FPGA的復(fù)位:全局復(fù)位并不是好的處理方式
通常情況下,復(fù)位信號的異步釋放,沒有辦法保證所有的觸發(fā)器都能在同一時間內(nèi)釋放。觸發(fā)器在A時刻接收到復(fù)位信號釋放是最穩(wěn)定的,在下一個時鐘沿來臨被激活,但是...
關(guān)于反熔絲FPGA的結(jié)構(gòu)和原理以及其在密碼芯片設(shè)計中的運用淺析
隨著計算機和通信的發(fā)展,信息傳輸過程中信息安全的重要性越來越受到人們的重視。在信息傳輸過程中,人們普遍采用將待傳輸?shù)男畔⒓用苓M行傳輸,然后在收端進行解密...
跟大家解釋一點,所有testbench本質(zhì)上都是串行執(zhí)行,因為在CPU環(huán)境下,沒有可靠并行執(zhí)行的能力。所有并行的語句,比如兩個always模塊,fork...
Xilinx FPGA Multiboot設(shè)計與實現(xiàn)(Spartan-6和Kintex-7示例)
FPGA的硬件可編程性給設(shè)計帶來了很高的靈活性,基于FPGA的產(chǎn)品也會有更新或升級的需求,而且大多數(shù)情況下由于現(xiàn)場環(huán)境、人力物力成本的限制,無法通過下載...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |