chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

解決FPGA一個解復(fù)用和時鐘域轉(zhuǎn)換問題

DIri_ALIFPGA ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-04-08 08:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群


我知道,我對與電子有關(guān)的所有事情都很著迷,但不論從哪個角度看,今天的現(xiàn)場可編程門陣列(FPGA),都顯得“鶴立雞群”,真是非常棒的器件。如果在這個智能時代,在這個領(lǐng)域,想擁有一技之長的你還沒有關(guān)注FPGA,那么世界將拋棄你,時代將拋棄你。本公眾號作者ALIFPGA,多年FPGA開發(fā)經(jīng)驗,所有文章皆為多年學(xué)習(xí)和工作經(jīng)驗之總結(jié)。


Stratix IV GX內(nèi)嵌SERDES結(jié)構(gòu)如圖所示

通道對齊(Channel Aligner)和速率匹配(Rate Matcher)。

Channel Aligner和Rate Matcher根據(jù)各種接口標(biāo)準(zhǔn)的物理編碼子層(PCS,Phsical Coding Sub-layer)規(guī)定,將數(shù)據(jù)的所有通道對齊,并適配數(shù)據(jù)速率,同步編碼狀態(tài)機(jī)。常用的接口標(biāo)準(zhǔn)有GE、10GE和XAUI等,這部分電路結(jié)構(gòu)示意圖所示。

8B/10B解碼。

8B/10B解碼器在這里完成8B/10B解碼的功能,將10bit數(shù)據(jù)轉(zhuǎn)換為8bit源數(shù)據(jù)。

收端到邏輯資源的接口。

SERDES恢復(fù)出的數(shù)據(jù)進(jìn)入FPGA有一個解復(fù)用和時鐘域轉(zhuǎn)換的問題,Stratix GX包含了專用電路可以完成8/10bit數(shù)據(jù)到8/10/20bit數(shù)據(jù)的Mux/Demux,另外SERDES收端到FPGA內(nèi)部通用邏輯資源之間還有FIFO可以完成數(shù)據(jù)接口同步,其電路結(jié)構(gòu)如圖所示。

發(fā)送方向的結(jié)構(gòu)相對簡單多,只要按照收端數(shù)據(jù)流向反向追溯,就非常容易理解發(fā)端主要模塊的功能與結(jié)構(gòu),發(fā)端主要包含以下功能模塊。

(1)FPGA邏輯資料SERDES發(fā)端的接口電路。

從FPGA邏輯資源到發(fā)端內(nèi)嵌8字節(jié)深的FIFO用以完成數(shù)據(jù)接口的同步,另外還有Mux/Demux電路,其結(jié)構(gòu)與收端到FPGA邏輯資源接口電路相似。

(2)8B/10B編碼。

將8bit源數(shù)據(jù)編碼為10bit數(shù)據(jù),減少連”0”或連”1”串。

(3)發(fā)端PLL。

發(fā)端PLL參數(shù)如圖所示。

(4)并串轉(zhuǎn)換電路(Serializer)。

其并串轉(zhuǎn)換的順序是低位(LSB)先出。

(5)輸出緩沖。

其支持的I/O標(biāo)準(zhǔn)和可編程匹配阻抗特性與收端緩沖性能相似。值得一提的是,其Vod電壓動態(tài)可編程范圍為400Mv~1600mV,而且新器件的預(yù)加重范圍提升為0%~140%(Vod為800mV條件下)。

值得強(qiáng)調(diào)的是,Altera Stratix GX的SERDES模塊的可測試性非常好,提供豐富的環(huán)回模式,便于用戶上板調(diào)試。Stratix GX的SERDES支持以下測試模式。

信道環(huán)回(Channel loopback):包括串行環(huán)回(Serial loopback)、反向鏈路串行環(huán)回(Reverse serial loopback )、并信環(huán)回(Parallerl loopback)和方向鏈路并行環(huán)回((Reverse parallel loopback)4種模式。

BIST(Built-In Self Test,內(nèi)嵌式自測)產(chǎn)生與校驗(BIST generator &verifier):包括BIST 8B并行環(huán)回、BIST并行環(huán)回和BIST串行環(huán)回3種模式。

PRBS產(chǎn)生與校驗(BIST generator& verifier):包括PRBS并行環(huán)回和PRBS串行環(huán)回兩種模


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22205

    瀏覽量

    626798
  • 解碼器
    +關(guān)注

    關(guān)注

    9

    文章

    1199

    瀏覽量

    42554

原文標(biāo)題:Stratix IV GX內(nèi)嵌的SERDES(二)

文章出處:【微信號:ALIFPGA,微信公眾號:FPGA極客空間】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    FPGA設(shè)計中解決跨時鐘的三大方案

    時鐘處理是FPGA設(shè)計中經(jīng)常遇到的問題,而如何處理好跨時鐘間的數(shù)據(jù),可以說是每個FPGA
    的頭像 發(fā)表于 11-21 11:13 ?4855次閱讀
    <b class='flag-5'>FPGA</b>設(shè)計中解決跨<b class='flag-5'>時鐘</b><b class='flag-5'>域</b>的三大方案

    FPGA設(shè)計中有多個時鐘時如何處理?

    FPGA設(shè)計中有多個時鐘時如何處理?跨時鐘的基本設(shè)計方法是:(1)對于單個信號,使用雙D觸發(fā)器在不同
    發(fā)表于 02-24 15:47

    FPGA設(shè)計實例】FPGA跨越多時鐘

    跨越時鐘FPGA設(shè)計中可以使用多個時鐘。每個時鐘形成
    發(fā)表于 03-19 15:16

    同步從時鐘到另一個時鐘的多位信號怎么實現(xiàn)?

    你好,我在Viv 2016.4上使用AC701板。我需要同步從時鐘到另一個時鐘
    發(fā)表于 08-17 07:48

    FPGA界最常用也最實用的3種跨時鐘處理的方法

    時鐘處理是FPGA設(shè)計中經(jīng)常遇到的問題,而如何處理好跨時鐘間的數(shù)據(jù),可以說是每個FPGA
    發(fā)表于 11-15 20:08 ?1.5w次閱讀

    實時仿真系統(tǒng)信號復(fù)用/復(fù)用算法

    硬件在回路實時仿真是研究復(fù)雜機(jī)電系統(tǒng)過程中的重要環(huán)節(jié),由于仿真通道數(shù)量有限,不能滿足復(fù)雜機(jī)電系統(tǒng)大量信號的同步仿真需求。提出種信號復(fù)用
    發(fā)表于 02-04 10:12 ?0次下載
    實時仿真系統(tǒng)信號<b class='flag-5'>復(fù)用</b>/<b class='flag-5'>解</b><b class='flag-5'>復(fù)用</b>算法

    如何利用FPGA設(shè)計時鐘的同步策略?

    基于FPGA的數(shù)字系統(tǒng)設(shè)計中大都推薦采用同步時序的設(shè)計,也就是單時鐘系統(tǒng)。但是實際的工程中,純粹單時鐘系統(tǒng)設(shè)計的情況很少,特別是設(shè)計模塊與外圍芯片的通信中,跨時鐘
    的頭像 發(fā)表于 09-01 08:29 ?5894次閱讀
    如何利用<b class='flag-5'>FPGA</b>設(shè)計<b class='flag-5'>一</b><b class='flag-5'>個</b>跨<b class='flag-5'>時鐘</b><b class='flag-5'>域</b>的同步策略?

    關(guān)于FPGA中跨時鐘的問題分析

    時鐘問題(CDC,Clock Domain Crossing )是多時鐘設(shè)計中的常見現(xiàn)象。在FPGA領(lǐng)域,互動的異步時鐘
    發(fā)表于 08-19 14:52 ?3802次閱讀

    揭秘FPGA時鐘處理的三大方法

    時鐘處理是 FPGA 設(shè)計中經(jīng)常遇到的問題,而如何處理好跨時鐘間的數(shù)據(jù),可以說是每個 FPGA
    的頭像 發(fā)表于 12-05 16:41 ?2123次閱讀

    如何將種異步時鐘轉(zhuǎn)換成同步時鐘

     本發(fā)明提供了種將異步時鐘轉(zhuǎn)換成同步時鐘的方法,直接使用同步
    發(fā)表于 12-21 17:10 ?5次下載
    如何將<b class='flag-5'>一</b>種異步<b class='flag-5'>時鐘</b><b class='flag-5'>域</b><b class='flag-5'>轉(zhuǎn)換</b>成同步<b class='flag-5'>時鐘</b><b class='flag-5'>域</b>

    FPGA中多時鐘和異步信號處理的問題

    有趣的現(xiàn)象,眾多數(shù)字設(shè)計特別是與FPGA設(shè)計相關(guān)的教科書都特別強(qiáng)調(diào)整個設(shè)計最好采用唯時鐘
    的頭像 發(fā)表于 09-23 16:39 ?3463次閱讀

    FPGA時鐘處理方法()

    時鐘FPGA設(shè)計中最容易出錯的設(shè)計模塊,而且旦跨時鐘出現(xiàn)問題,定位排查會非常困難,因為
    的頭像 發(fā)表于 05-25 15:06 ?2731次閱讀
    <b class='flag-5'>FPGA</b>跨<b class='flag-5'>時鐘</b><b class='flag-5'>域</b>處理方法(<b class='flag-5'>一</b>)

    FPGA多bit跨時鐘之格雷碼()

    FPGA多bit跨時鐘適合將計數(shù)器信號轉(zhuǎn)換為格雷碼。
    的頭像 發(fā)表于 05-25 15:21 ?3514次閱讀
    <b class='flag-5'>FPGA</b>多bit跨<b class='flag-5'>時鐘</b><b class='flag-5'>域</b>之格雷碼(<b class='flag-5'>一</b>)

    關(guān)于FPGA設(shè)計中多時鐘和異步信號處理有關(guān)的問題

    有趣的現(xiàn)象,眾多數(shù)字設(shè)計特別是與FPGA設(shè)計相關(guān)的教科書都特別強(qiáng)調(diào)整個設(shè)計最好采用唯時鐘
    的頭像 發(fā)表于 08-23 16:10 ?1118次閱讀

    fpga時鐘通信時,慢時鐘如何讀取快時鐘發(fā)送過來的數(shù)據(jù)?

    fpga時鐘通信時,慢時鐘如何讀取快時鐘發(fā)送過來的數(shù)據(jù)? 在FPGA設(shè)計中,通常需要跨
    的頭像 發(fā)表于 10-18 15:23 ?1651次閱讀