完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12599個 瀏覽:618368次 帖子:7908個
基于FPGA參考設(shè)計解決方案降低汽車電子制造的復(fù)雜性
汽車娛樂電子推動了功能和容量的快速發(fā)展,促使設(shè)計人員在性能、成本和靈活性上做出綜合考慮。與其他汽車電子領(lǐng)域不同,多媒體圖形應(yīng)用高度可視化,其需求多變,在...
FPGA的主要優(yōu)點(diǎn)是在開發(fā)過程中的靈活性,簡單的升級路徑,更快地將產(chǎn)品推向市場,并且成本相對較低。
2016-01-18 標(biāo)簽:FPGA電源管理半導(dǎo)體芯片 1064 2
TCP和UDP協(xié)議的實(shí)現(xiàn)方法
目前TCP協(xié)議大多由cpu跑代碼實(shí)現(xiàn), 這次用FPGA的純邏輯實(shí)現(xiàn) , System Verilog編寫,下面給大家粗略講一下我的實(shí)現(xiàn)方法,下面是工程的示意圖。
2023-08-30 標(biāo)簽:fpga千兆以太網(wǎng)TCP 1063 0
FPGA設(shè)計關(guān)于功耗專業(yè)的術(shù)語解析
總的片上功耗 Total On-Chip Power: 總的片上功耗是器件內(nèi)部的功耗,等同于器件的靜態(tài)功耗加上設(shè)計功耗,也稱為熱功耗。
Zynq及Vitis HLS助力面向聲音合成和聲學(xué)控制的低時延技術(shù)
從音頻輸入到輸出,現(xiàn)有的實(shí)時數(shù)字音頻系統(tǒng)很難實(shí)現(xiàn)低于 1ms 的時延。實(shí)際上,200μs 是到目前為止可實(shí)現(xiàn)的最佳時延。
在這個項(xiàng)目中,將在線和離線TSM網(wǎng)絡(luò)部署到FPGA,通過2D CNN執(zhí)行視頻理解任務(wù)。
TSM 是一種網(wǎng)絡(luò)結(jié)構(gòu),可以通過 2D CNN 有效學(xué)習(xí)時間關(guān)系。在較高級別上,這是通過一次對單個幀(在線 TSM)或多個幀(離線 TSM)執(zhí)行推理并在...
基于VHDL語言和可編程邏輯器件實(shí)現(xiàn)Petri網(wǎng)邏輯控制器的設(shè)計
VHDL語言由于其其強(qiáng)大的行為描述能力及與硬件行為無關(guān)的特性,被廣泛的用于數(shù)字系統(tǒng)設(shè)計,實(shí)現(xiàn)了硬件電路設(shè)計的軟件化,成為實(shí)現(xiàn)Petri網(wǎng)邏輯控制器的有力...
目前,大多數(shù)FPGA芯片是基于 SRAM 的結(jié)構(gòu)的, 而 SRAM 單元中的數(shù)據(jù)掉電就會丟失,因此系統(tǒng)上電后,必須要由配置電路將正確的配置數(shù)據(jù)加載到 S...
基于現(xiàn)場可編程門陣列技術(shù)和EDA技術(shù)實(shí)現(xiàn)IP核的設(shè)計方案
在EDA軟件的處理流程中,EDA軟件必須能夠正確解析設(shè)計,才能完成處理,因此設(shè)計本身對于EDA軟件是公開的。這里假定EDA軟件是可信的。具有IP核保護(hù)機(jī)...
基于傳統(tǒng)嵌入式技術(shù)和FPGA技術(shù)實(shí)現(xiàn)掌紋鑒別系統(tǒng)的方案設(shè)計
Nlos是Altera公司推出的一款采用流水線技術(shù)、單指令流的32位RISC軟核處理器,并針對Altera公司的可編程邏輯器件和片上可編程系統(tǒng)的思想做了...
基于VirtexⅡXC2V1000-5 FPGA實(shí)現(xiàn)寬帶多速率解調(diào)器的設(shè)計
解調(diào)器作為數(shù)字接收機(jī)中的關(guān)鍵部分,對通信系統(tǒng)的整體性能有著重要的影響.隨著多媒體業(yè)務(wù)的發(fā)展,對無線通信寬帶傳輸?shù)男枨笤絹碓酱螅鵁o線信道環(huán)境是時變的,為...
萊迪思新產(chǎn)品可以提高硬件安全性的MachXO3D FPGA詳細(xì)介紹
萊迪思半導(dǎo)體公司推出MachXO3D FPGA,用于在各類應(yīng)用中保障系統(tǒng)安全。不安全的系統(tǒng)會導(dǎo)致數(shù)據(jù)和設(shè)計盜竊、產(chǎn)品克隆和過度構(gòu)建以及設(shè)備篡改或劫持等問...
視頻流的每個單獨(dú)幀將具有對應(yīng)于紅色、綠色和藍(lán)色的三個通道。視頻幀中的顏色信息不會增強(qiáng)特征檢測。此外,與單通道 8 位圖像相比,3 通道 8 位圖像的計算...
基于嵌入式處理器的Virtex FPGA板級支持包設(shè)計
具有嵌入式處理器的平臺FPGA提供很大的靈活性、集成度和高性能。目前,在單個可編程邏輯器件中開發(fā)極其復(fù)雜且高度定制化的嵌入式系統(tǒng)已成為可能。隨著芯片性...
串口的全程為串行接口,也稱為串行通信接口,是采用串行通信方式的擴(kuò)展接口。與串口對應(yīng)的并行接口,例如高速AD和DA,
基于NIOS處理器實(shí)現(xiàn)A/D數(shù)據(jù)采集電路的控制接口邏輯設(shè)計
在FPGA系統(tǒng)中,實(shí)現(xiàn)對外部A/D數(shù)據(jù)采集電路的控制接口邏輯,由于其邏輯功能不是很復(fù)雜,因此可采用自定義的方式。采用這種方法進(jìn)行設(shè)計有兩種途徑。①從軟件...
2020-04-11 標(biāo)簽:處理器fpga數(shù)據(jù)采集 1055 0
近年來,電子設(shè)備(應(yīng)用)的多樣化與高性能化以驚人的速度不斷發(fā)展??梢哉f,這種趨勢使各產(chǎn)品的開發(fā)周期縮短,并給半導(dǎo)體技術(shù)帶來了巨大的發(fā)展空間。在這種背景下...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |