完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標簽 > ip核
IP就是知識產(chǎn)權(quán)核或知識產(chǎn)權(quán)模塊的意思,在EDA技術(shù)開發(fā)中具有十分重要的地位。美國著名的Dataquest咨詢公司將半導體產(chǎn)業(yè)的IP定義為“用于ASIC或FPGA中的預(yù)先設(shè)計好的電路功能模塊”。
文章:247個 瀏覽:50322次 帖子:249個
基于可進化硬件EHW實現(xiàn)IP核的改進設(shè)計
提出一種可進化IP核的設(shè)計和實現(xiàn)方法。這種IP核采用進化硬件的設(shè)計思想,將遺傳算法運用于硬件電路的設(shè)計中,使電路能根據(jù)當前的環(huán)境自動進行內(nèi)部電路的時化,...
ZYNQ PS + PL異構(gòu)多核案例開發(fā)手冊之1axi_gpio_led_demo案例
本文主要介紹ZYNQ PS + PL異構(gòu)多核案例的使用說明,適用開發(fā)環(huán)境:Windows 7/10 64bit、Xilinx Vivado 2017.4...
在編碼電路中實現(xiàn)RS碼編碼器IP核的應(yīng)用設(shè)計
數(shù)字信號在傳輸過程中可能受到各種干擾及信道傳輸特性不理想的影響而使信號發(fā)生錯誤, 從而接收到錯誤的信息。為了實現(xiàn)數(shù)字系統(tǒng)在傳輸過程中的可靠性, 幾乎所有...
在嵌入FPGA的IP核8051微處理器上實現(xiàn)UIP協(xié)議棧的設(shè)計方法
在FPGA中植入8051后, 還可在上面實現(xiàn)簡單的TCP/IP協(xié)議, 以支持遠程訪問或進行遠程調(diào)試, 這只是在嵌入FPGA的8051上的一個應(yīng)用。為了保...
目前,基于IP的EDA設(shè)計流程面臨著兩大挑戰(zhàn)。首先,必須提供方法技術(shù),用于測試包含IP組件設(shè)計的可靠性和質(zhì)量;另一方面,必須保護IP供應(yīng)商和設(shè)計者的知識...
基于處理器實現(xiàn)USB 0TG控制器芯片的IP核應(yīng)用設(shè)計
OTGl.Oa補充規(guī)范對USB2.O進行的最重要擴展是其更具節(jié)能性、電源管理,并允許設(shè)備以主機和外設(shè)2種形式工作。OTG有兩種設(shè)備類型:兩用 OTG設(shè)備...
基于多密碼算法IP核集成方法實現(xiàn)安全芯片功能多樣化
信息社會中,基于密碼算法設(shè)計的安全芯片,能夠為用戶的敏感信息提供有效的機密性與完整性保護。信息化的不斷深入使得人們對信息安全服務(wù)的需求呈現(xiàn)使用簡單化、功...
基于現(xiàn)場可編程門陣列技術(shù)和EDA技術(shù)實現(xiàn)IP核的設(shè)計方案
在EDA軟件的處理流程中,EDA軟件必須能夠正確解析設(shè)計,才能完成處理,因此設(shè)計本身對于EDA軟件是公開的。這里假定EDA軟件是可信的。具有IP核保護機...
基于Xilinx Spartan II系列FPGA器件實現(xiàn)IP核的設(shè)計
精簡指令集計算機RISC(Reduced Instruction Set Computer)是針對復(fù)雜指令集計算機CISC(Complex Instru...
使用Altera CycloneIIEP2C35評估板實現(xiàn)UPFC控制器IP核的設(shè)計
UPFC控制器的IP主要用來輸出3路相位分別相差2π/3的正弦波形數(shù)據(jù)和3路相位分別相差2π/3的三角載波波形數(shù)據(jù)。由于UPFC控制系統(tǒng)采用SPWM調(diào)制...
CorePWM的原理及采用FPGA技術(shù)實現(xiàn)PWM IP核的設(shè)計
脈沖寬度調(diào)制(PWM) 是英文“Pluse Width Modulation”的縮寫,簡稱脈寬調(diào)制。它是利用微處理器的數(shù)字輸出來對模擬電路進行控制的一種...
基于FPGA技術(shù)實現(xiàn)圖像增強數(shù)據(jù)的仿真實驗分析
Xilinx的Vivado中集成的圖像增強(Image Enhancement)IP可以有效降低圖像噪聲并增強圖像邊緣。該IP使用了2D濾波方式,可以在...
基于片上可編程系統(tǒng)解決方案實現(xiàn)視頻編解碼IP核的設(shè)計
SOPC是Altera公司提出的片上可編程系統(tǒng)解決方案,它將CPU、存儲器、I/O接口、DSP模塊以及鎖相環(huán)的系統(tǒng)設(shè)計所必需的模塊集成到一塊FPGA上,...
基于FPGA的VHDL語言設(shè)計控制器SJA1000的IP軟核設(shè)計
分析了CAN控制器SJA1000的特點及CAN協(xié)議通信格式。設(shè)計了控制器SJA1000的IP軟核,能為應(yīng)用提供一個性能優(yōu)良的、易于移植的控制器SJA10...
基于Nios II系統(tǒng)實現(xiàn)LCD顯示控制IP核的設(shè)計
基于NiosII 軟核的SOPC(System ON Programmable Chip)是Altera 公司提出的片上可編程系統(tǒng)解決方案,它將CPU、...
USB2.0設(shè)備接口IP核的設(shè)計實用性分析
USB2.0規(guī)范的推出極大地刺激了包括各類計算機外設(shè)在內(nèi)的多種電子消費產(chǎn)品的開發(fā)設(shè)計, USB已成為微機和眾多電子設(shè)備的重要標準接口。目前國外一些大公司...
I2C串行擴展通信的特點及實現(xiàn)IP核的設(shè)計
由于CPLD數(shù)字設(shè)計結(jié)構(gòu)化的趨勢,將出現(xiàn)針對CPLD不同層次的IP(Intellectual Property)核。各個IP核可重復(fù)利用,可大大提高設(shè)計...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |