完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > ip
網(wǎng)絡(luò)之間互連的協(xié)議也就是為計(jì)算機(jī)網(wǎng)絡(luò)相互連接進(jìn)行通信而設(shè)計(jì)的協(xié)議。在因特網(wǎng)中,它是能使連接到網(wǎng)上的所有計(jì)算機(jī)網(wǎng)絡(luò)實(shí)現(xiàn)相互通信的一套規(guī)則,規(guī)定了計(jì)算機(jī)在因特網(wǎng)上進(jìn)行通信時(shí)應(yīng)當(dāng)遵守的規(guī)則。
文章:1463個(gè) 瀏覽:154460次 帖子:13個(gè)
網(wǎng)絡(luò)攻擊之CC攻擊及相關(guān)防御方案
CC攻擊是DDoS(分布式拒絕服務(wù))的一種,相比其它的DDoS攻擊CC似乎更有技術(shù)含量一些。這種攻擊你見(jiàn)不到虛假I(mǎi)P,見(jiàn)不到特別大的異常流量,但造成服務(wù)...
2020-12-01 標(biāo)簽:DDoSIP網(wǎng)絡(luò)攻擊 2.8k 0
基于Xilinx公司硬IP核的方法實(shí)現(xiàn)PCI Express總線(xiàn)接口及數(shù)據(jù)的傳輸設(shè)計(jì)
現(xiàn)代測(cè)控系統(tǒng)和通信領(lǐng)域?qū)?shù)據(jù)傳輸速率的要求越來(lái)越高。相比PC 中其他技術(shù)的發(fā)展,總線(xiàn)技術(shù)的發(fā)展顯得相對(duì)緩慢,總線(xiàn)性能已經(jīng)成為制約系統(tǒng)性能發(fā)揮的瓶頸。傳...
了解Avnet的模塊化MicroZed系統(tǒng)上的Anybus IP如何連接到商用PLC。
如何將2014.x Ultrascale內(nèi)存IP級(jí)I/O遷移到2015.1版本中
了解將2014.x Ultrascale內(nèi)存IP級(jí)I / O約束遷移到2015.1版本所涉及的過(guò)程,其中I / O現(xiàn)在在頂級(jí)約束文件中定義。
正點(diǎn)原子開(kāi)拓者FPGA Qsys視頻:UART IP核
通用異步收發(fā)傳輸器(Universal Asynchronous Receiver/Transmitter),通常稱(chēng)作UART。它將要傳輸?shù)馁Y料在串行通...
檢查每個(gè)IP的參數(shù),可能會(huì)增加一些新的參數(shù),一些之前版本的參數(shù)可能棄用了,同樣的管腳輸出也需要修改。
2019-07-26 標(biāo)簽:轉(zhuǎn)換器IP器件 2.7k 0
嵌入式視覺(jué)設(shè)計(jì)要?jiǎng)?chuàng)新,選擇FPGA成關(guān)鍵
在嵌入式視覺(jué)市場(chǎng)處于襁褓時(shí)期的當(dāng)前階段,靈活性具有特別重要的意義。因?yàn)闉榱酥С侄鄻踊乃惴ㄟx擇,迅速完成缺陷修正和特性集改進(jìn)是一種常態(tài),而非偶然。FPG...
基于ZYNQ FPGA與PC的IP設(shè)計(jì)與驗(yàn)證方案
復(fù)旦大學(xué)微電子學(xué)院某國(guó)家重點(diǎn)實(shí)驗(yàn)室內(nèi)部教學(xué)視頻:基于ZYNQ FPGA與PC的IP設(shè)計(jì)與驗(yàn)證方案。 關(guān)鍵詞:IP設(shè)計(jì),IP驗(yàn)證,AXI總線(xiàn)協(xié)議,ARM...
利用CS域和IMS域?qū)崿F(xiàn)雙模智能手機(jī)的設(shè)計(jì)
移動(dòng)手機(jī)的出現(xiàn),實(shí)現(xiàn)了人們之間隨時(shí)隨地溝通,也引發(fā)了社會(huì)信息化的變革。手機(jī)從出現(xiàn)到現(xiàn)在經(jīng)過(guò)幾個(gè)階段的發(fā)展,由封閉式操作系統(tǒng)變成開(kāi)放式操作系統(tǒng),可以實(shí)現(xiàn)多...
2019-01-11 標(biāo)簽:智能手機(jī)ip移動(dòng)通信 2.6k 0
將半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)模塊集成到復(fù)雜的集成電路(IC)設(shè)計(jì)中帶來(lái)了許多嚴(yán)峻的挑戰(zhàn)?,F(xiàn)代IC設(shè)計(jì)團(tuán)隊(duì)通常分布在不同的國(guó)家,他們必須合作以應(yīng)對(duì)多工具設(shè)計(jì)流...
在局域網(wǎng)中,管理員常常需要將某條信息發(fā)送給一組用戶(hù)。如果使用一對(duì)一的發(fā)送方法,雖然是可行的,但是過(guò)于麻煩,也常會(huì)出現(xiàn)漏發(fā)、錯(cuò)發(fā)。為了更有效的解決這種組通...
芯片的前端設(shè)計(jì)包括數(shù)字外設(shè)和模擬外設(shè)IP設(shè)計(jì),是芯片設(shè)計(jì)中的重要組成部分,它們提供了與外部設(shè)備進(jìn)行通信和交互的接口和功能。下面是數(shù)字外設(shè)和模擬外設(shè)IP設(shè)...
基于ZYNQ平臺(tái)的IP設(shè)計(jì)與驗(yàn)證
復(fù)旦大學(xué)某ASIC實(shí)驗(yàn)室研究生新生FPGA基本知識(shí)入門(mén)培訓(xùn)。 主講AXI-GP和AXI-HP總線(xiàn)的快速實(shí)現(xiàn)方式。 AXI-GP的Slave模塊由我提...
鋯石FPGA A4_Nano開(kāi)發(fā)板視頻:內(nèi)置IP核SDRAM的理論實(shí)戰(zhàn)講解
SDRAM在計(jì)算機(jī)中被廣泛使用,從起初的SDRAM到之后一代的DDR(或稱(chēng)DDR1),然后是DDR2和DDR3進(jìn)入大眾市場(chǎng),2015年開(kāi)始DDR4進(jìn)入消費(fèi)市場(chǎng)。
2019-09-26 標(biāo)簽:sdramip開(kāi)發(fā)板 2.5k 0
正點(diǎn)原子開(kāi)拓者FPGA Qsys視頻:自定義IP核之?dāng)?shù)碼管
數(shù)碼管,也稱(chēng)作輝光管,是一種可以顯示數(shù)字和其他信息的電子設(shè)備。玻璃管中包括一個(gè)金屬絲網(wǎng)制成的陽(yáng)極和多個(gè)陰極。大部分?jǐn)?shù)碼管陰極的形狀為數(shù)字。
利用設(shè)計(jì)網(wǎng)關(guān)的 IP 內(nèi)核在 Xilinx VCK190 評(píng)估套件上加速人工智能應(yīng)用
Xilinx 的 Versal AI Core 系列器件旨在通過(guò)使用高計(jì)算效率的 ASIC 級(jí) AI 計(jì)算引擎和靈活的可編程結(jié)構(gòu)來(lái)解決 AI 推理的獨(dú)特...
此演示展示了Xilinx的400GE解決方案,該解決方案采用Xilinx Virtex UltraScale VU190器件,預(yù)先標(biāo)準(zhǔn)的400GE MA...
采用Arm AE IP產(chǎn)品組合實(shí)現(xiàn)SDV功能安全
軟件和人工智能 (AI) 前所未有的發(fā)展正定義著軟件定義汽車(chē) (SDV),并對(duì)性能、效率、安全性及可靠性等方面提出了更高的要求。為應(yīng)對(duì)這一挑戰(zhàn),Arm ...
賽靈思為數(shù)據(jù)中心等設(shè)備推出互通性10GBASE-KR解決方案
Xilinx 10GBASE-KR解決方案通過(guò)背板應(yīng)用全面電子及協(xié)議測(cè)試,為高性能網(wǎng)絡(luò)和數(shù)據(jù)中心設(shè)備推出互通性10G背板
如何在EDK中使用自己的 IP核呢? 這是很多人夢(mèng)寐以求的事情。然而在EDK以及ISE的各種文檔中對(duì)此卻遮遮掩掩,欲語(yǔ)還休。
編輯推薦廠(chǎng)商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |