完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核。
文章:1672個(gè) 瀏覽:124825次 帖子:5355個(gè)
一個(gè)南極多學(xué)科科學(xué)家小組最近窺到了宇宙大爆炸的余暉。3月17日該小組宣布BICEP2試驗(yàn)在宇宙微波背景輻射(CMB)的B模偏振中找到了引力波的第一個(gè)證據(jù)...
AMD Xilinx 7系列FPGA的Multiboot多bit配置
Multiboot是一種在AMD Xilinx 7系列FPGA上實(shí)現(xiàn)雙鏡像(或多鏡像)切換的方案。它允許在FPGA中加載兩個(gè)不同的配置鏡像,并在需要時(shí)切換。
Xilinx可編程邏輯器件設(shè)計(jì)與開(kāi)發(fā)(基礎(chǔ)篇)連載24:Spartan
為了適應(yīng)越來(lái)越復(fù)雜的DSP運(yùn)算,Virtex-6中嵌入了功能更強(qiáng)大的DSP48E1 SLICE,簡(jiǎn)化的DSP48E1模塊如圖5-16所示。
針對(duì)Gigabit應(yīng)用的FPGA高速串行接口
Gigabit Transceiver(GTx),包括GTP、GTR、GTX、GTH、GTZ、GTY(傳輸速率不斷增加)等,不同系列的FPGA集成的GTx不同。
流水線(xiàn)設(shè)計(jì)通常可以在一定程度上提升系統(tǒng)的時(shí)鐘頻率,因此常常作為時(shí)序性能優(yōu)化的一種常用技巧。如果某個(gè)原本單個(gè)時(shí)鐘周期完成的邏輯功能塊可以進(jìn)一步細(xì)分為若干個(gè)...
5G無(wú)線(xiàn)解決方案Powered by Xilinx
只有 Xilinx 能夠提供這樣一個(gè)靈活的、基于標(biāo)準(zhǔn)的解決方案,融軟件可編程能力、多標(biāo)準(zhǔn)多頻帶硬件優(yōu)化為一體, 并將任意(any-to-any)連接以及...
2019-12-26 標(biāo)簽:無(wú)線(xiàn)xilinx5g 1774 0
基于SOPC技術(shù)的嵌入式處理器PowerPC硬核測(cè)試實(shí)例詳解
嵌入式系統(tǒng)是以應(yīng)用為中心、以計(jì)算機(jī)技術(shù)為基礎(chǔ), 軟硬件可裁, 符合應(yīng)用系統(tǒng)對(duì)功能、可靠性、體積、功耗等嚴(yán)格要求的專(zhuān)用系統(tǒng)。SOPC技術(shù)作為一門(mén)全新的綜...
基于Xilinx FPGA特點(diǎn)的嵌入式Bootloader設(shè)計(jì)與實(shí)現(xiàn)
Bootloader程序是指嵌入式系統(tǒng)在正常工作之前,配置系統(tǒng)運(yùn)行環(huán)境,引導(dǎo)操作系統(tǒng)的一小段程序。通過(guò)這段程序,我們可以初始化硬件設(shè)備、建立內(nèi)存空間映...
約束文件是FPGA設(shè)計(jì)中不可或缺的源文件。那么如何管理好約束文件呢? 到底設(shè)置幾個(gè)約束文件? 通常情況下,設(shè)計(jì)中的約束包括時(shí)序約束和物理約束。前者包括時(shí)...
賽靈思(Xilinx)因應(yīng)鎖定新一代更智能(Smarter)功能的網(wǎng)絡(luò)和數(shù)據(jù)中心特定應(yīng)用集成電路(ASIC)和特定應(yīng)用標(biāo)準(zhǔn)產(chǎn)品(ASSP)方案出現(xiàn)重大效...
2013-03-12 標(biāo)簽:賽靈思Xilinx智能網(wǎng)絡(luò) 1752 0
通過(guò)總結(jié)最佳工程,第20屆FPGA國(guó)際研討會(huì)將回顧可編程器件過(guò)去20年的歷史,總結(jié)出趨勢(shì)線(xiàn)。專(zhuān)家們將從三個(gè)主要領(lǐng)域?yàn)镕PGA未來(lái)勾畫(huà)出草圖:工藝技術(shù)、體...
一個(gè)板子下來(lái),3-6種時(shí)鐘需求常見(jiàn),不同的頻率,不同的電平標(biāo)準(zhǔn)。硬件工程師做設(shè)計(jì),不同板卡,各種設(shè)計(jì)混合在一塊,庫(kù)房有10多種晶振,時(shí)鐘驅(qū)動(dòng)芯片,時(shí)鐘P...
在Xilinx 7系列FPGA上兩種實(shí)現(xiàn)方式的差別
在FPGA設(shè)計(jì)開(kāi)發(fā)中,很多場(chǎng)合會(huì)遇到同一根信號(hào)既可以是輸入信號(hào),又可以是輸出信號(hào),即IO類(lèi)型(Verilog定義成inout)。
Xilinx 7系列FPGA的時(shí)鐘資源架構(gòu)
7系列FPGA時(shí)鐘資源通過(guò)專(zhuān)用的全局和區(qū)域I/O和時(shí)鐘資源管理符合復(fù)雜和簡(jiǎn)單的時(shí)鐘要求。時(shí)鐘管理塊(CMT)提供時(shí)鐘頻率合成、減少偏移和抖動(dòng)過(guò)濾等功能。...
從Xilinx FFT IP核到FPGA實(shí)現(xiàn)OFDM
筆者在校的科研任務(wù),需要用FPGA搭建OFDM通信系統(tǒng),而OFDM的核心即是IFFT和FFT運(yùn)算,因此本文通過(guò)Xilinx FFT IP核的使用總結(jié)給大...
FPGA零基礎(chǔ)學(xué)習(xí):數(shù)字電路中的時(shí)序邏輯
大俠好,歡迎來(lái)到FPGA技術(shù)江湖。本系列將帶來(lái)FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開(kāi)始,最詳細(xì)操作步驟,最直白的言語(yǔ)描述,手把手的“傻瓜式”講解...
利用Design Gateway的IP Core加速Xilinx VCK190評(píng)估套件上的AI應(yīng)用
Xilinx?的?Versal AI Core?系列器件旨在解決有關(guān) AI 推理的最大而獨(dú)特的難題
Xilinx可編程邏輯器件設(shè)計(jì)與開(kāi)發(fā)(基礎(chǔ)篇)連載27:Spartan
Vrtex-6 HXT器件內(nèi)的GTH模塊比GTX有更高的線(xiàn)速率,用它可以實(shí)現(xiàn)最高性能的高速串行收發(fā)器。GTH具有如下特性。
【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)之 Versal 介紹(2)
【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)之 Versal 介紹,以及Versal 芯片開(kāi)發(fā)流程的簡(jiǎn)介。
編輯推薦廠(chǎng)商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |