chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>通信網(wǎng)絡(luò)>通信設(shè)計(jì)應(yīng)用>一款用DSP+FPGA實(shí)現(xiàn)的數(shù)字相關(guān)器

一款用DSP+FPGA實(shí)現(xiàn)的數(shù)字相關(guān)器

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

基于DSP+FPGA的實(shí)時(shí)視頻采集系統(tǒng)設(shè)計(jì)

基于DSP+FPGA的實(shí)時(shí)視頻采集系統(tǒng)設(shè)計(jì) 0 引言     圖像是自然生物或人造物理的觀測(cè)系統(tǒng)對(duì)世界的記錄,是以物理為載體,以介質(zhì)來
2010-01-11 10:15:46535

117-基于DSP+FPGA的20路 50Msps AD 數(shù)據(jù)處理平臺(tái)

基于DSP+FPGA的20路 50Msps AD 數(shù)據(jù)處理平臺(tái)1、板卡概述  該DSP+FPGA高速信號(hào)采集處理板由我公司自主研發(fā),包含片TI DSP TMS320C6455和片Xilinx
2014-06-24 14:01:53

DSP+FPGA在高速高精運(yùn)動(dòng)控制中的應(yīng)用

本帖最后由 mr.pengyongche 于 2013-4-30 03:09 編輯 DSP+FPGA在高速高精運(yùn)動(dòng)控制中的應(yīng)用 摘要:數(shù)字信號(hào)處理器具有高效的數(shù)值運(yùn)算能
2012-12-28 11:20:34

DSP28335+FPGA

DSP+FPGA架構(gòu)的最大特點(diǎn)是結(jié)構(gòu)靈活、有較強(qiáng)的通用性、適合于模塊化設(shè)計(jì),從而能夠提高算法效率,同時(shí)其開發(fā)周期短、系統(tǒng)易于維護(hù)和升級(jí),適合于實(shí)時(shí)視頻圖像處理,電機(jī)控制,數(shù)據(jù)采集。單DSP核心的系統(tǒng)
2016-09-24 10:41:18

DSP6678加電,電流不正常,請(qǐng)問是什么原因?

問題描述:自己設(shè)計(jì)一款DSP+FPGA板卡,DSP通過TPS56221 和4644供電,輸入電壓是12V,DSP上電順序是由FPGA控制,現(xiàn)在按照加電順序上電后,電源電壓輸出均正常,問題是電流
2018-08-03 06:16:17

FPGA與ARM、DSP的區(qū)別

FPGA與ARM、DSP的區(qū)別在嵌入式開發(fā)領(lǐng)域,ARM是一款非常受歡迎的微處理,其市場(chǎng)覆蓋率極高,DSPFPGA則是作為嵌入式開發(fā)的協(xié)處理,協(xié)助微處理更好的實(shí)現(xiàn)產(chǎn)品功能。那三者的技術(shù)特點(diǎn)以及
2014-06-26 14:23:43

FPGA與ARM、DSP的區(qū)別。。。

在嵌入式開發(fā)領(lǐng)域,ARM是一款非常受歡迎的微處理,其市場(chǎng)覆蓋率極高,DSPFPGA則是作為嵌入式開發(fā)的協(xié)處理,協(xié)助微處理更好的實(shí)現(xiàn)產(chǎn)品功能。那三者的技術(shù)特點(diǎn)以及區(qū)別是什么呢?下文就此問題略
2013-05-06 15:56:02

FPGA培訓(xùn)—基于FPGADSP系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

架構(gòu)、嵌入式系統(tǒng)、實(shí)時(shí)操作系統(tǒng)、數(shù)字信號(hào)處理、圖像與視頻處理和數(shù)字通信等,可以實(shí)現(xiàn)片上課程理念。七、教學(xué)大綱基于Xilinx FPGADSP系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)的課程安排如下: 第天  課程目標(biāo)
2009-07-21 09:22:42

種基于DSP+FPGA的飛控計(jì)算機(jī)設(shè)計(jì)方法介紹

飛控計(jì)算機(jī)平臺(tái)尤為重要。傳統(tǒng)的單處理核心飛控計(jì)算機(jī)難以在多通道異步數(shù)據(jù)收發(fā)的同時(shí)保證數(shù)據(jù)處理速度,難以滿足現(xiàn)代導(dǎo)彈的要求。本文提出了種基于DSP+FPGA結(jié)構(gòu),對(duì)外接口為422的通用數(shù)字飛控計(jì)算機(jī)
2019-06-26 07:29:55

種基于FPGA+DSP的視頻處理系統(tǒng)設(shè)計(jì)

本系統(tǒng)采用基于FPGADSP協(xié)同工作進(jìn)行視頻處理的方案,實(shí)現(xiàn)視頻采集、處理到傳輸?shù)恼麄€(gè)過程。實(shí)時(shí)視頻圖像處理中,低層的預(yù)處理算法處理的數(shù)據(jù)量大,對(duì)處理速度要求高,但算法相對(duì)比較簡(jiǎn)單,適合于
2019-07-01 07:38:06

篇關(guān)于dsp+fpga直線電機(jī)伺服驅(qū)動(dòng)的論

本帖最后由 mr.pengyongche 于 2013-4-30 03:00 編輯 這是華中科技大學(xué)篇關(guān)于dsp+fpga直線電機(jī)伺服驅(qū)動(dòng)的論文。希望對(duì)這方面科研的同學(xué)有幫
2013-03-22 17:21:46

FPGA可以代替DSP嗎?

般涉及到數(shù)字處理和邏輯控制都用DSPFPGA實(shí)現(xiàn),最近想用FPGA實(shí)現(xiàn)數(shù)字處理和邏輯控制,聽搞通信的說多加幾個(gè)門就可以了,數(shù)字處理時(shí)鐘要求25MHZ,請(qǐng)高手指點(diǎn)下。
2013-04-05 10:00:08

dsp+fpga做的pci 高速數(shù)據(jù)采集處理平臺(tái)

Broadkey 6416板是一款高端的PCI總線數(shù)據(jù)采集卡,該卡可作軟件無線電數(shù)字中頻接收、數(shù)據(jù)采集、數(shù)據(jù)分析和信號(hào)處理等使用。該卡采用ADC+FPGA+DSP 的通用架構(gòu),都采用高速、高性能
2010-02-05 15:04:28

SRIO實(shí)現(xiàn)DSPFPGA通信

我在做fpgadsp的SRIO通信,我的是論壇上提供的SRIO test程序,目前dsp端能夠實(shí)現(xiàn)端口0的外部回環(huán)測(cè)試。fpga端的協(xié)議還沒做通,我想用dsp直接給fpga發(fā)包,fpga根據(jù)收到
2018-06-21 10:45:13

ARM、DSP、FPGA

可編程器件門電路數(shù)有限的缺點(diǎn)??梢院敛豢鋸埖闹v,FPGA能完成任何數(shù)字器件的功能,上至高性能CPU,下至簡(jiǎn)單的74電路,都可以FPGA實(shí)現(xiàn)。FPGA如同張白紙或是堆積木,工程師可以通過傳統(tǒng)
2021-09-08 17:49:20

HDLC的DSPFPGA實(shí)現(xiàn)

反復(fù)編程使用。DSP、FPGA芯片雖成本略微高于ASIC芯片,但具有貨源暢通、可多次編程使用等優(yōu)點(diǎn)。在中小批量通信產(chǎn)品的設(shè)計(jì)生產(chǎn)中,FPGADSP實(shí)現(xiàn)HDLC功能是種值得采用的方法。HDLC的幀
2011-03-17 10:23:56

[討論]FPGA培訓(xùn)—基于FPGADSP系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

處理的數(shù)目之外,就是采用可編程邏輯器件,主要是FPGA芯片來實(shí)現(xiàn)。本課程以DSP設(shè)計(jì)在FPGA芯片上的開發(fā)為主線,遵照由淺入深的基本步驟和思路進(jìn)行詳細(xì)講解,每個(gè)知識(shí)點(diǎn)都給出了基于ISE(HDL語言
2009-07-21 09:20:11

[轉(zhuǎn)帖]FPGA培訓(xùn)—基于FPGADSP系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

處理的數(shù)目之外,就是采用可編程邏輯器件,主要是FPGA芯片來實(shí)現(xiàn)。本課程以DSP設(shè)計(jì)在FPGA芯片上的開發(fā)為主線,遵照由淺入深的基本步驟和思路進(jìn)行詳細(xì)講解,每個(gè)知識(shí)點(diǎn)都給出了基于ISE(HDL語言
2009-07-24 13:07:08

【TL6748 DSP申請(qǐng)】基于DSP數(shù)字示波器的研制

相位、多抽樣率處理、級(jí)聯(lián)、易于存儲(chǔ)等;可用于頻率非常低的信號(hào)。項(xiàng)目描述:在借鑒和吸收國(guó)內(nèi)外示波器技術(shù)的基礎(chǔ)上,設(shè)計(jì)了基于DSP的50MHz的數(shù)字示波器。本系統(tǒng)采用了DSP+FPGA的結(jié)構(gòu),充分利用
2015-09-10 11:15:17

什么是新DSP+FPGA高速數(shù)字信號(hào)處理方案?

SEED-HPS6678(HPS6678)是北京艾睿合眾科技有限公司新推出的新代高端DSP+FPGA應(yīng)用方案。DSP采用TI公司首顆最高主頻為10GHz的8核浮點(diǎn)DSP芯片TMS320C6678
2019-09-24 08:29:12

關(guān)于單片機(jī)或其它處理芯片實(shí)現(xiàn)FPGA配置的問題

請(qǐng)問哪位仁兄用過MCU、DSP或CPLD之類的芯片通過JTAG實(shí)現(xiàn)spartan-3AN(自帶Flash)FPGA配置的?目前使用DSP+FPGA的架構(gòu)硬件,想通過DSP實(shí)現(xiàn)FPGA的升級(jí),目前想到
2014-08-05 16:18:37

數(shù)字處理中是FPGA好還是DSP

,數(shù)字信號(hào)處理與數(shù)字圖像處理沒有太大區(qū)別),就意味著可以FPGA做硬件設(shè)計(jì)來實(shí)現(xiàn)DSP芯片的功能,當(dāng)然,相比較專業(yè)的DSP芯片 成本太高,因此你也沒必要選擇FPGA+DSP,就選擇DSP芯片,算法...
2021-07-28 09:16:02

基于DSP+FPGA多視頻通道的切換控

本帖最后由 mr.pengyongche 于 2013-4-30 03:15 編輯 隨著計(jì)算機(jī)和數(shù)字圖像處理技術(shù)的飛速發(fā)展,視頻監(jiān)控技術(shù)應(yīng)用廣泛。傳統(tǒng)的視頻監(jiān)控系統(tǒng)都是攝像頭對(duì)某固定
2012-12-12 17:00:21

基于DSP+FPGA數(shù)字化繼電保護(hù)測(cè)試儀

1所示。]1DSP控制 數(shù)字化繼電保護(hù)測(cè)試儀工作時(shí),有大量的數(shù)據(jù)需要實(shí)時(shí)處理,因此實(shí)時(shí)數(shù)據(jù)處理能力是主控制選型的關(guān)鍵技術(shù)指標(biāo)。本測(cè)試儀方案采用DSP+FPGA硬件架構(gòu),采用TI公司
2018-09-06 10:21:51

基于DSP+FPGA的控制系統(tǒng)方案設(shè)計(jì)介紹

會(huì)受定的影響。?本文所提出的基于DSP+FPGA的控制系統(tǒng)方案,利用FPGA的容量大、可編程實(shí)現(xiàn)很多功能,結(jié)合DSP具有高速的信息處理能力的特點(diǎn),使得本控制系統(tǒng)非常簡(jiǎn)潔,結(jié)構(gòu)靈活,通用性強(qiáng),系統(tǒng)也易于維護(hù)和擴(kuò)展。該方案基于軟件無線電的思想,是采用通用平臺(tái)的設(shè)計(jì)。?
2019-07-29 06:08:47

基于DSP+FPGA的紅外移動(dòng)目標(biāo)識(shí)別跟蹤系統(tǒng)該怎么設(shè)計(jì)?

ASIC不夠靈活的缺點(diǎn)。與其他中小規(guī)模集成電路相比,其優(yōu)點(diǎn)主要在于它有很強(qiáng)的靈活性,即其內(nèi)部的具體邏輯功能可以根據(jù)需要配置,對(duì)電路的修改和維護(hù)很方便。DSP+FPGA結(jié)構(gòu)最大的特點(diǎn)是結(jié)構(gòu)靈活,有較強(qiáng)
2019-09-19 08:21:16

基于DSP+FPGA的視頻處理模塊的設(shè)計(jì)與實(shí)現(xiàn)

的重點(diǎn)是以DSP+FPGA為核心的視頻處理模塊的設(shè)計(jì)與實(shí)現(xiàn),可以完成多路視頻的切換選擇輸出控制和視頻縮放顯示的功能,同時(shí)具備通信控制等功能。
2019-06-20 06:34:25

基于DSP+FPGA的雷達(dá)信號(hào)模擬系統(tǒng)設(shè)計(jì)

在實(shí)際的外場(chǎng)試飛過程中是不可能實(shí)現(xiàn)的,這也是雷達(dá)信號(hào)模擬對(duì)場(chǎng)外試飛的大優(yōu)勢(shì)。FPGA作為高性能數(shù)字信號(hào)處理系統(tǒng)中的關(guān)鍵部件,在雷達(dá)信號(hào)模擬和雷達(dá)信號(hào)采集等方面有著巨大的開發(fā)潛能,采用這些技術(shù)對(duì)雷達(dá)
2019-07-15 06:48:33

基于FPGA數(shù)字相關(guān)器

求精通FPGA的指導(dǎo)怎么理解基于FPGA數(shù)字相關(guān)器的設(shè)計(jì)思路,懂的回貼。 詳談。
2014-04-20 12:52:59

基于流水線加法器的數(shù)字相關(guān)器設(shè)計(jì)如何實(shí)施?

如何進(jìn)行數(shù)字相關(guān)器基本模型分析、流水線型數(shù)字相關(guān)器模型及信號(hào)處理流程 ?
2021-04-06 06:47:28

如何利用DSP去設(shè)計(jì)一款MPEG-4編碼?

如何利用DSP去設(shè)計(jì)一款MPEG-4編碼
2021-04-09 07:04:47

如何利用FPGA嵌入式實(shí)現(xiàn)多比特自相關(guān)器的設(shè)計(jì)

請(qǐng)問如何利用FPGA嵌入式實(shí)現(xiàn)多比特自相關(guān)器的設(shè)計(jì)?
2021-05-06 09:47:25

如何用C語言實(shí)現(xiàn)一款數(shù)字游戲

如何用C語言實(shí)現(xiàn)一款數(shù)字游戲
2021-01-06 07:10:06

如何用VHDL設(shè)計(jì)在FPGA芯片中實(shí)現(xiàn)數(shù)字相關(guān)器

本文在總結(jié)數(shù)字相關(guān)器設(shè)計(jì)的基礎(chǔ)上,設(shè)計(jì)實(shí)現(xiàn)種高性能的數(shù)字相關(guān)器
2021-04-29 06:51:33

如何設(shè)計(jì)并實(shí)現(xiàn)一款以TVP5150為視頻輸入解碼

筆者針對(duì)市場(chǎng)客戶的需求,設(shè)計(jì)并實(shí)現(xiàn)一款以TVP5150為視頻輸入解碼、以PCMl801為音頻輸入采集電路、以TMS320DM642型DSP為核心處理的多路視頻采集兼壓縮處理PCI板卡,并將其應(yīng)用于構(gòu)建高穩(wěn)定性、高魯棒性的多媒體數(shù)字監(jiān)控系統(tǒng),取得了較好的社會(huì)效益和經(jīng)濟(jì)效益。
2021-06-08 06:56:13

如何進(jìn)行DSPFPGA方案選擇

、成本上的優(yōu)勢(shì)是巨大的?! 〕松鲜鰞煞N方案,還有DSP+FPGA方案,以及選擇內(nèi)部嵌入DSP模塊的FPGA實(shí)現(xiàn)系統(tǒng)的方案?!?/div>
2019-06-19 08:02:03

如何采用FPGA設(shè)計(jì)一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備?

本文從實(shí)際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計(jì)了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備,該設(shè)備針對(duì)于MT9M111這款數(shù)字圖像傳感產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進(jìn)行采集、色彩空間變換、分辨率
2021-04-28 06:38:27

尋找一款臺(tái)式數(shù)字

尋找一款臺(tái)式數(shù)字表,電阻測(cè)量范圍0~250毫歐,采樣頻率5000Hz。
2017-05-04 17:12:32

廣州創(chuàng)龍基于TI TMS320C6678芯片,研發(fā)的一款DSP+FPGA高速大數(shù)據(jù)采集開發(fā)板

這款DSP+FPGA的廣州創(chuàng)龍TL6678F-EasyEVM開發(fā)板,擁有TI KeyStone C66x多核定點(diǎn)/浮點(diǎn)DSP TMS320C6678 + Xilinx Kintex-7 FPGA
2018-03-06 17:35:26

怎么設(shè)計(jì)一款基于FPGA的多種分頻設(shè)計(jì)?

怎么設(shè)計(jì)一款基于FPGA的多種分頻設(shè)計(jì)?
2021-05-08 07:06:43

怎么設(shè)計(jì)一款基于FPGA的電渦流緩速控制系統(tǒng)?

怎么設(shè)計(jì)一款基于FPGA的電渦流緩速控制系統(tǒng)?
2021-04-29 07:07:17

怎么設(shè)計(jì)一款基于SCA規(guī)范下的FPGA硬件抽象層?

怎么設(shè)計(jì)一款基于SCA規(guī)范下的FPGA硬件抽象層?
2021-05-08 06:51:46

怎么設(shè)計(jì)一款外差式頻譜儀FFT分辨率濾波?

怎么設(shè)計(jì)一款外差式頻譜儀FFT分辨率濾波?如何利用數(shù)字信號(hào)處理DSP實(shí)現(xiàn)小分辨率帶寬時(shí)頻譜的快速分析?
2021-04-13 06:11:55

怎樣挑選一款MCU平臺(tái)進(jìn)行嵌入式系統(tǒng)開發(fā)

如今,嵌入式系統(tǒng)開發(fā)往往基于平臺(tái)模式。MCU平臺(tái)包括MCU及其相關(guān)器件(外延器件、配套器件等),集成開發(fā)環(huán)境(開發(fā)板、開發(fā)工具、中間件等),以及操作系統(tǒng)等。半導(dǎo)體廠商在推出一款MCU新產(chǎn)品時(shí),
2021-11-03 08:42:14

急需一款簡(jiǎn)單單聲道DSP數(shù)字音頻電路

本人正在試制雙向車載有線對(duì)講系統(tǒng)。 電路由咪頭經(jīng)AGC電路處理后,急需一款DSP數(shù)字音頻電路,然后經(jīng)功放發(fā)聲。 求助!
2017-07-01 09:18:47

想做臺(tái)色選機(jī)使用DSP+FPGA平臺(tái),怎么做呢?

想做臺(tái)色選機(jī),機(jī)械專業(yè)出身的,只玩過初級(jí)的51單片機(jī)的開發(fā)板。就是這幾乎沒有的基礎(chǔ)。沒有自己做過電路。DSP+FPGA做色選機(jī),般來說。都沒有接觸過,有年的時(shí)間,研究生階段的,機(jī)械專業(yè)的,還要
2015-06-11 00:08:22

求大神分享種WCDMA系統(tǒng)基帶處理的DSP FPGA實(shí)現(xiàn)方案

本文首先介紹WCDMA系統(tǒng)的無線信道的基帶發(fā)送方案,說明其對(duì)多媒體業(yè)務(wù)的支持以及實(shí)現(xiàn)的復(fù)雜性。然后,從硬件實(shí)現(xiàn)角度,進(jìn)行了DSPFPGA的性能比較,提出DSP+FPGA基帶發(fā)送的實(shí)現(xiàn)方案,并以基站分系統(tǒng)(BTS)的發(fā)送單元為例,具體給出了該實(shí)現(xiàn)方案在下行無線信道基帶發(fā)送單元中的應(yīng)用。
2021-05-06 07:40:39

求推薦一款FPGA,和可以連接的ADC和DAC模塊

我急需一款FPGA和可以連接的ADC和DAC模塊,FPGA不需要太高端,ADC要求至少12位,采樣率幾MHz都可以,DAC要求至少4通道,14位的。主要用于數(shù)字信號(hào)處理方面的FFT運(yùn)算和數(shù)值比較。求大神推薦,謝謝!
2016-12-07 12:42:57

求推薦一款可計(jì)算64位浮點(diǎn)數(shù)(double)的DSP

最新做高精度的控制算法,需要做比較高階的數(shù)字濾波器,的是2812,計(jì)算浮點(diǎn)數(shù)乘法非常的慢,關(guān)鍵是只能計(jì)算32位的浮點(diǎn)數(shù)乘法,造成數(shù)字濾波器的特性都和原來的設(shè)計(jì)有偏差。大家推薦一款可計(jì)算64位浮點(diǎn)數(shù)(double)的DSP吧。
2015-12-15 21:04:41

求推薦一款好用的網(wǎng)絡(luò)數(shù)字音樂播放??jī)r(jià)格在三千左右的

求推薦一款好用的網(wǎng)絡(luò)數(shù)字音樂播放??jī)r(jià)格在三千左右的
2022-04-02 11:11:42

硬件實(shí)現(xiàn)EMD算法那種架構(gòu)比較好?

本人學(xué)生,在實(shí)驗(yàn)室打算做EMD算法的硬件實(shí)現(xiàn),看了些論文,感覺主要是單獨(dú)用FPGA實(shí)現(xiàn),或者DSP+FPGA實(shí)現(xiàn)DSP做EMD算法,FPGA做數(shù)據(jù)流控制),請(qǐng)問大家用哪種架構(gòu)做硬件實(shí)現(xiàn)EMD算法比較好?
2018-04-25 21:04:33

能否推薦一款性能比較好的數(shù)字

我是個(gè)初學(xué)者,剛買了一款數(shù)字表,但是好像有問題,我想換一款,哪位能推薦一款性能比較好的,謝謝。
2022-08-18 17:20:38

請(qǐng)教電力電子方向里dsp+FPGA架構(gòu)的案例

請(qǐng)教電力電子方向里dsp+FPGA架構(gòu)的案例
2018-12-10 18:32:58

請(qǐng)問DSP圖像處理一款比較合適呢?

各位大神好,想用DSP做靜態(tài)的圖像處理,就是簡(jiǎn)單的DSP處理截取好的圖像,一款比較合適呢?有沒有大神推薦
2019-05-21 01:13:23

請(qǐng)問如何在Labview環(huán)境下設(shè)計(jì)一款虛擬相關(guān)濾波

如何在Labview環(huán)境下設(shè)計(jì)一款虛擬相關(guān)濾波?
2021-04-12 06:33:59

運(yùn)用FPGA解決DSP設(shè)計(jì)難題

FPGA 最初開發(fā)用于整合和集中分立的存儲(chǔ)和邏輯,以實(shí)現(xiàn)更高的集成度、更出色的性能以及更高的靈活性。FPGA 技術(shù)已成為當(dāng)今使用的幾乎每一款高性能系統(tǒng)的重要組成部分。與傳統(tǒng)的 DSP 相比,FPGA
2018-08-15 09:46:21

DSP+FPGA 結(jié)構(gòu)在雷達(dá)模擬系統(tǒng)中的應(yīng)用

本文介紹了DSPFPGA數(shù)字電子設(shè)計(jì)中的優(yōu)勢(shì),并結(jié)合雷達(dá)模擬系統(tǒng)的硬件設(shè)計(jì)實(shí)例,重點(diǎn)闡述了相應(yīng)的硬件與軟件實(shí)現(xiàn)方法。關(guān)鍵詞:DSP FPGA 數(shù)字電路設(shè)計(jì)雷達(dá)模擬系統(tǒng)
2009-08-25 14:33:0115

DSP+FPGA 實(shí)時(shí)信號(hào)處理系統(tǒng)中

簡(jiǎn)要分析了DSP+FPGA系統(tǒng)的特點(diǎn)和優(yōu)越性,并且結(jié)合一個(gè)實(shí)時(shí)信號(hào)處理板的開發(fā),提出在此類系統(tǒng)中,FPGA設(shè)計(jì)的幾個(gè)關(guān)鍵問題,并且給出了詳實(shí)的分析和解決方案。
2009-09-02 17:44:4424

基于DSP+FPGA架構(gòu)的在線棉結(jié)檢測(cè)裝置

為了在梳棉機(jī)上實(shí)現(xiàn)在線檢測(cè)監(jiān)控棉網(wǎng)中的棉結(jié)雜質(zhì),提出了一種基于DSP+FPGA架構(gòu)的硬件圖像處理在線檢測(cè)裝置,取代傳統(tǒng)的PC-Base檢測(cè)模式;采用符合梳棉機(jī)機(jī)械結(jié)構(gòu)的光源設(shè)計(jì)和控制
2010-02-24 14:06:0518

DSP+FPGA折反射全景視頻處理系統(tǒng)中雙核高速數(shù)據(jù)通信

對(duì)于嵌入式折反射全景視頻處理系統(tǒng),由于計(jì)算量大,一般采用多處理器協(xié)同的結(jié)構(gòu),但在該結(jié)構(gòu)下多個(gè)處理器之間需要進(jìn)行高速的數(shù)據(jù)通信。該文提出一種基于DSP+FPGA 架構(gòu)的雙核
2010-03-06 11:03:4610

基于DSP+FPGA架構(gòu)的在線棉結(jié)檢測(cè)裝置

為了在梳棉機(jī)上實(shí)現(xiàn)在線檢測(cè)監(jiān)控棉網(wǎng)中的棉結(jié)雜質(zhì),提出了一種基于DSP+FPGA架構(gòu)的硬件圖像處理在線檢測(cè)裝置,取代傳統(tǒng)的PC-Base檢測(cè)模式;采用符合梳棉機(jī)機(jī)械結(jié)構(gòu)的光源設(shè)計(jì)和控制
2010-07-17 17:25:0910

短波擴(kuò)頻通信系統(tǒng)中數(shù)字相關(guān)器FPGA設(shè)計(jì)與實(shí)現(xiàn)

摘要:基于FPGA設(shè)計(jì)的數(shù)字相關(guān)器,對(duì)前端模數(shù)/轉(zhuǎn)換器在384kbps采樣率下采得的數(shù)據(jù)進(jìn)行希爾波特變換,再與本地序列做相關(guān)運(yùn)算,最后將相關(guān)結(jié)果送給DSP,供DSP做進(jìn)一步的處
2006-03-11 13:26:25851

WCDMA系統(tǒng)基帶處理的DSP+FPGA實(shí)現(xiàn)方案

摘? 要: 本文在分析WCDMA系統(tǒng)基帶處理方案的基礎(chǔ)上,結(jié)合DSPFPGA性能的比較,提出了一種在性能、靈活性和性價(jià)比上都比較理想的DSP+FPGA基帶發(fā)送的實(shí)現(xiàn)方案。 引言 隨
2006-03-11 13:29:42670

基于FPGA技術(shù)的數(shù)字相關(guān)器的設(shè)計(jì)與實(shí)現(xiàn)

【摘 要】 用VHDL設(shè)計(jì)了一種32-bit數(shù)字相關(guān)器,測(cè)試和實(shí)際應(yīng)用表明其性能穩(wěn)定可靠。    關(guān)鍵詞:FPGA,VHDL,相關(guān)器
2009-05-11 19:47:10899

基于FPGA嵌入式的多比特自相關(guān)器設(shè)計(jì)

基于FPGA嵌入式的多比特自相關(guān)器設(shè)計(jì) 引 言    確定性信號(hào)的不同時(shí)刻取值一般都具有較強(qiáng)的相關(guān)性;而干擾噪聲的隨機(jī)性較強(qiáng),其不同時(shí)刻取值的
2009-11-13 10:06:041257

基于DSP+FPGA的實(shí)時(shí)視頻采集系統(tǒng)設(shè)計(jì)

基于DSP+FPGA的實(shí)時(shí)視頻采集系統(tǒng)設(shè)計(jì) 0 引言   圖像是自然生物或人造物理的觀測(cè)系統(tǒng)對(duì)世界的記錄,是以物理為載體,以介質(zhì)來記錄信息的
2009-12-16 10:20:55576

一種基于DSP+FPGA的控制系統(tǒng)方案設(shè)計(jì)

一種基于DSP+FPGA的控制系統(tǒng)方案設(shè)計(jì) 一、前言 ?   本文提到的控制系統(tǒng)控制通信設(shè)備的正常工作,是整個(gè)通信設(shè)備的重要組成部分。該控制系統(tǒng)要實(shí)現(xiàn)的功能
2009-12-22 17:44:41870

基于流水線加法器的數(shù)字相關(guān)器設(shè)計(jì)

  O 引言   數(shù)字相關(guān)器是擴(kuò)頻通信體制下數(shù)字中頻接收機(jī)核心部件之一,在數(shù)字擴(kuò)頻通信系統(tǒng)中應(yīng)用廣泛,但由于受數(shù)字信號(hào)處理器件速度限制,無法應(yīng)用于高速寬帶通
2010-10-20 09:53:471262

基于多DSP+FPGA的衛(wèi)星遙感圖像壓縮系統(tǒng)設(shè)計(jì)

  目前的衛(wèi)星遙感圖像壓縮系統(tǒng)硬件方案大多基于高性能可編程邏輯器件FPGA[2-4]。但這種方案整系統(tǒng)成本居高不下,且FPGA存在單粒子翻轉(zhuǎn)效應(yīng)。因此,筆者提出一種多DSP+FPGA
2010-11-27 10:35:051386

基于DSPFPGA的HDLC協(xié)議通訊電路設(shè)計(jì)

摘要:為了實(shí)現(xiàn)高速HDLC通訊協(xié)議,設(shè)計(jì)了DSP+FPGA結(jié)構(gòu)的485通訊接口,接口包括DSP、FPGA、485轉(zhuǎn)換等硬件電路,以及DSPFPGA之間的數(shù)據(jù)交換程序和FPGA內(nèi)部狀態(tài)機(jī);其中DSP用于實(shí)現(xiàn)數(shù)據(jù)控制,FPGA用于實(shí)現(xiàn)HDLC通訊協(xié)議,DSPFPGA之間采用XINTF方式,通過雙FI
2011-02-25 17:24:3498

TD-SCDMA系統(tǒng)基帶處理的DSP+FPGA實(shí)現(xiàn)方案

摘要:本文在分析TD-SCDMA系統(tǒng)基帶處理方案的基礎(chǔ)上,提出了一種在性能、靈活性和性價(jià)比方面都比較理想的DSP+FPGA基帶發(fā)送的實(shí)現(xiàn)方案。 關(guān)鍵詞:TD-SCDMA;基帶處理;DSPFPGA
2011-03-02 01:38:4160

超寬帶信號(hào)模擬相關(guān)器的設(shè)計(jì)和實(shí)現(xiàn)

采用PN 碼序列滑動(dòng)相關(guān)的方法,給出了一種超寬帶信號(hào)模擬相關(guān)器的設(shè)計(jì)方案。講述了該模擬相關(guān)器各個(gè)功能模塊的設(shè)計(jì)過程,并根據(jù)超寬帶信號(hào)的技術(shù)特點(diǎn),設(shè)計(jì)并實(shí)現(xiàn)了基于該模擬
2011-09-20 17:46:3357

FPGA+DSP的高速通信接口設(shè)計(jì)與實(shí)現(xiàn)

在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢(shì)及DSP芯片在復(fù)雜算法處理上的優(yōu)勢(shì),DSP+FPGA的實(shí)時(shí)信號(hào)處理系統(tǒng)
2012-07-05 15:01:407272

基于FPGA技術(shù)的數(shù)字相關(guān)器的設(shè)計(jì)與實(shí)現(xiàn)

基于FPGA技術(shù)的數(shù)字相關(guān)器的設(shè)計(jì)與實(shí)現(xiàn)
2016-12-16 22:23:0014

便攜數(shù)字相關(guān)器設(shè)計(jì)_高猛

便攜數(shù)字相關(guān)器設(shè)計(jì)_高猛
2017-03-19 11:41:510

基于DSP+FPGA的并行信號(hào)處理模塊設(shè)計(jì)

針對(duì)信號(hào)處理數(shù)據(jù)量大、實(shí)時(shí)性要求高的特點(diǎn),從實(shí)際應(yīng)用出發(fā),設(shè)計(jì)了以雙DSP+FPGA為核心的并行信號(hào)處理模塊。為了滿足不同的信號(hào)處理任務(wù)需求,FPGA可以靈活地選擇與不同的DSP組成不同的信號(hào)處理
2017-11-17 06:11:402373

基于Hadoop+CUDA平臺(tái)實(shí)現(xiàn)相關(guān)器的方法

根據(jù)2ICMA相關(guān)器的算法特點(diǎn),在對(duì)比基于CPU并行的MPI集群、MPI+CUDA異構(gòu)并行集群和Hadoop+ CUDA異構(gòu)并行集群的架構(gòu)特點(diǎn)的基礎(chǔ)上,提出了一種基于Hadoop+ CUDA平臺(tái)實(shí)現(xiàn)
2017-12-06 10:12:260

基于DSP+FPGA的實(shí)時(shí)圖像去霧增強(qiáng)系統(tǒng)設(shè)計(jì)

本文主要介紹了一種基于DSP+FPGA的實(shí)時(shí)圖像去霧增強(qiáng)系統(tǒng)設(shè)計(jì),FPGA通常作為一種調(diào)度使用,圖像處理算法實(shí)現(xiàn)主要靠高速處理信號(hào)處理芯片DSP完成,在跟蹤等領(lǐng)域圖像數(shù)據(jù)只需單向進(jìn)入DSP,處理后輸出相應(yīng)參數(shù)即可,在實(shí)時(shí)視頻圖像處理中大量圖像數(shù)據(jù)只需通過EMIF輸入,且輸出數(shù)據(jù)量較小可以實(shí)時(shí)完成。
2017-12-25 10:24:213380

一種基于DSP+FPGA視頻圖像采集處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

本文主要介紹了一種基于DSP+FPGA視頻圖像采集處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),DSP-BF561作為主處理器,負(fù)責(zé)整個(gè)算法的調(diào)度和數(shù)據(jù)流的控制,完成圖像數(shù)據(jù)的采集與顯示及核心算法的實(shí)現(xiàn),FPGA作為DSP的協(xié)處理器,依托其高度的并行處理能力,完成圖像預(yù)處理中大量的累乘加運(yùn)算。實(shí)驗(yàn)證明系統(tǒng)達(dá)到了實(shí)時(shí)性要求。
2017-12-25 10:39:474504

基于流水線加法器的數(shù)字相關(guān)器設(shè)計(jì)[圖]

,解決了基于全加器型數(shù)字相關(guān)器存在的進(jìn)位延遲過大的問題,實(shí)現(xiàn)了時(shí)分多址體制下的同步段數(shù)字相關(guān),提高了同步段相關(guān)的可靠性。 0引言 數(shù)字相關(guān)器是擴(kuò)頻通信體制下數(shù)字中頻接收機(jī)核心部件之一,在數(shù)字擴(kuò)頻通信系統(tǒng)中應(yīng)用廣泛,但由于受數(shù)
2018-01-18 03:49:01324

基于DSP+FPGA實(shí)現(xiàn)的TL6678F-EasyEVM開發(fā)板的介紹

創(chuàng)龍結(jié)合TI KeyStone系列多核架構(gòu)TMS320C6678及Xilinx Kintex-7系列FPGA設(shè)計(jì)的TL6678F-EasyEVM開發(fā)板是一款DSP+FPGA高速大數(shù)據(jù)采集處理平臺(tái)
2020-02-12 13:42:303657

采用可編程邏輯器件實(shí)現(xiàn)并行高速數(shù)字相關(guān)器的應(yīng)用方案

相關(guān)器。本文采用流水線技術(shù),研究了基于 FPGA的高速數(shù)字相關(guān)器的設(shè)計(jì)方法,并給出了 MAX+PLUSII環(huán)境下的仿真結(jié)果。
2020-08-13 16:56:30879

如何使用FPGA實(shí)現(xiàn)并行數(shù)字相關(guān)器

擴(kuò)頻碼的相關(guān)解擴(kuò)是擴(kuò)頻通信接收機(jī)的關(guān)鍵技術(shù)之一,主要介紹了數(shù)字相關(guān)器在全球定位系統(tǒng)(GPS)信號(hào)捕獲中的應(yīng)用,并進(jìn)行了FPGA實(shí)現(xiàn)。在設(shè)計(jì)中,采用了16路并行相關(guān)運(yùn)算的方式加快相關(guān)解擴(kuò)運(yùn)算速度
2021-01-26 16:22:4315

如何使用FPGA實(shí)現(xiàn)空間太陽望遠(yuǎn)鏡圖像積分中1 bit相關(guān)器的研究設(shè)計(jì)

實(shí)現(xiàn)圖像快速相關(guān)運(yùn)算。1 bit相關(guān)算法以異或邏輯運(yùn)算代替常規(guī)算法中的乘法,提高了運(yùn)算速度,同時(shí)減小硬件實(shí)現(xiàn)復(fù)雜度。針對(duì)太陽米粒圖像,給出1 bit相關(guān)算法方案,并研制出基于H)GA+DSP架構(gòu)的相關(guān)器。測(cè)試結(jié)果表明,該相關(guān)器的算法精度、相關(guān)運(yùn)
2021-03-31 09:24:1210

已全部加載完成