的靈活性和較低的差錯誤碼特性,可實(shí)現(xiàn)并行操作,譯碼復(fù)雜度低,適合硬件實(shí)現(xiàn),吞吐量大,極具高速譯碼的潛力,在碼長較長的情況下,仍然可以有效譯碼。 目前常用的信道編碼體制有BCH碼、RS碼、卷積碼、Turbo碼和LDPC碼等。其中BCH碼和RS碼都屬于線性分組碼的范疇
2020-11-02 13:56:16
51173 
LDPC碼在IEEE802.16e、IEEE802.11n、IEEE802.11ac、IEEE802.11ad以及5G等高吞吐量系統(tǒng)中得到了廣泛的應(yīng)用。
2023-04-27 09:09:31
19761 
論壇里面的大神們,有沒有已經(jīng)完成LDPC碼編譯碼算法的FPGA實(shí)現(xiàn),本人目前在做這方面的項目,時間比較緊,緊急求購IP核。。
2012-04-16 23:43:28
編譯碼的原理是什么?如何對編譯碼算法進(jìn)行仿真測試?
2021-04-28 06:54:22
MATLAB卷積編譯碼源代碼
2012-04-10 20:38:14
【作者】:申睿;鄧運(yùn)松;向波;陳赟;曾曉洋;【來源】:《小型微型計算機(jī)系統(tǒng)》2010年03期【摘要】:提出一種通用的QC-LDPC碼譯碼器架構(gòu).該架構(gòu)采用一種特殊的綁定結(jié)構(gòu)和一個可配置的循環(huán)移位網(wǎng)
2010-04-24 09:26:56
請問各路大神有沒有基于multisim的線性分組碼 循環(huán)碼 卷積碼的編譯碼電路圖啊,在這里謝過你們了
2015-04-23 17:56:37
增量調(diào)制(ΔM)編譯碼實(shí)驗(yàn)一、實(shí)驗(yàn)?zāi)康?amp;nbsp; 1、了解語音信號的ΔM編碼過程; 2
2009-10-11 08:58:46
LDPC碼是近年來發(fā)展較快且日趨成熟的一種信道編碼方案,因其具有的優(yōu)越性能和實(shí)用價值而被人們認(rèn)知,但由于隨機(jī)結(jié)構(gòu)的LDPC碼編譯碼器硬件實(shí)現(xiàn)較為復(fù)雜,具有的準(zhǔn)循環(huán)特性QC_LDPC碼已成為IEEE802.11n(WiFi)、IEEE802.16e(WiMAX)、(DVB—S2)等眾多標(biāo)準(zhǔn)的信道編碼方案。
2019-09-30 07:19:45
本文研究了RS碼的實(shí)現(xiàn)方法,并基于Xilinx的FPGA芯片Spartan-6 XC6SLX45完成了RS編譯碼器的設(shè)計,同時對其進(jìn)行了仿真和在線調(diào)試,并給出了功能仿真圖和測試結(jié)果。時序仿真結(jié)果表明,該編譯碼器能實(shí)現(xiàn)預(yù)期功能。
2021-06-21 06:23:53
低密度奇偶校驗(yàn)(LowDensityParityCheck,LDPC)碼是由Gallager博士在1962年首次提出來的,由于LDPC碼的誤碼性能能夠逼近香農(nóng)限,因而在無線通信、衛(wèi)星通信等領(lǐng)域都得
2019-08-23 07:22:50
標(biāo)準(zhǔn)中LDPC碼的構(gòu)造、編碼及解碼算法原理,結(jié)合MAT-LAB仿真對其算法有效性進(jìn)行了分析比較?!娟P(guān)鍵詞】:數(shù)字電視傳輸系統(tǒng);;低密度奇偶校驗(yàn)碼;;DMB-TH;;編譯碼器【DOI】:CNKI:SUN
2010-04-23 11:36:52
Turbo碼編碼器的FPGA實(shí)現(xiàn)Turbo碼譯碼器的FPGA實(shí)現(xiàn)Turbo碼編譯碼器的性能有哪些?
2021-05-07 06:06:23
本文在SvstemGenerator中對LDPC碼整個編譯碼系統(tǒng)進(jìn)行了參數(shù)化的硬件實(shí)現(xiàn),并構(gòu)建了超寬帶通信系統(tǒng)LDPC碼硬件仿真平臺,驗(yàn)證了LDPC碼在UWB通信中的優(yōu)異性能。
2021-06-03 07:01:58
PCM編譯碼器是數(shù)字通信中必不可少的部件,MT896X系列編譯碼器性能滿足CCIT T 和ATT規(guī)范要求、且還有環(huán)回、測試等各種附加功能,片上還集成了4/5個獨(dú)立的驅(qū)動器,可簡化交換機(jī)用戶環(huán)路
2009-04-23 14:22:40
20 針對LDPC碼與RS碼的串行級聯(lián)結(jié)構(gòu),提出了一種基于Chase的聯(lián)合迭代譯碼方法。軟入軟出的RS譯碼器與LDPC譯碼器之間經(jīng)過多次信息傳遞,性能可以逼近最大似然譯碼。模擬結(jié)果顯示:
2009-05-12 21:47:25
22 簡易編譯碼電路圖
2009-05-19 10:47:26
9 本文基于Altera的FPGA(StatixⅡ-EP2S30F484C3)架構(gòu),實(shí)現(xiàn)了碼率為1/2,幀長為1008bits的規(guī)則(3,6)LDPC碼譯碼器。所采用的最小-和算法相對于傳統(tǒng)的和-積算法在不損失譯碼性能的前提下,
2009-06-06 14:12:20
31
Low-Density Parity-Check (LDPC) codes are linear
block codes specified by very sparse
2009-07-24 14:45:06
0
Recently, a number of LDPC decoder architectures have
been proposed [3]- [8
2009-07-24 14:49:51
0 Low-Density Parity-Check (LDPC) code achieves informa-tion rates close to the Shannon limit
2009-07-24 15:00:01
0 A 640-Mbs 2048-bit programmable LDPC decoder chipA Memory Efficient Partially Parallel Decoder
2009-07-24 15:02:24
0 LDPC原理與應(yīng)用的主要內(nèi)容:
第一章 緒論第二章 信道編碼基礎(chǔ)第三章 LDPC碼概述第四章 LDPC碼譯碼第五章 結(jié)構(gòu)LDPC碼的編碼構(gòu)造第六章 各種編碼方法設(shè)計的LDPC碼
2009-07-24 15:07:06
0 An Introduction to LDPC Codeslow_power VLSI Decoder architectures for ldpc codesLow-Density
2009-07-24 15:45:40
0 面向IEEE 802.16e 中 LDPC 碼,分析了各種譯碼算法的譯碼性能,歸一化最?。∟MS)算法具備較高譯碼性能和實(shí)現(xiàn)復(fù)雜度低的特點(diǎn)。提出一種基于部分并行方式的LDPC 譯碼器結(jié)構(gòu),可以滿
2009-08-05 08:46:59
24 VSPC-LDPC串行級聯(lián)碼的結(jié)構(gòu)與性能分析:提出了一種基于LDPC碼和縱向單奇偶校驗(yàn)(VSPC)乘積碼的級聯(lián)編碼方法。該方法利用LDPC碼能否成功地譯碼的判定信息以取代常規(guī)乘積碼中的橫向校
2009-10-20 18:01:32
15 基于LDPC譯碼軟信息的迭代載波恢復(fù):針對較低信噪比(≤2 dB)下載波恢復(fù)難題,該文提出了基于LDPC 軟信息的迭代載波恢復(fù)算法。該算法以最大化LDPC 軟信息絕對值的和為準(zhǔn)則,對載波
2009-10-29 13:03:50
18 基于可靠性更新的低復(fù)雜度B譯碼算法:基于部分符號更新策略的BP (Belief Propagation)譯碼算法減少了LDPC (Low-Density Parity-Check)碼的譯碼運(yùn)算量,提高了譯碼效率。然而在其譯碼過程中,由
2009-10-29 13:09:21
16 循環(huán)移位置換單元是準(zhǔn)循環(huán)LDPC 碼的部分并行譯碼器的重要組成部分。該文研究并證明了ReverseBanyan 交換結(jié)構(gòu)在實(shí)現(xiàn)信息循環(huán)移位時各個基本交換單元的連接規(guī)律?;谠撘?guī)律設(shè)計了
2009-11-09 14:21:56
17 本文以CCSDS 推薦的7/8 碼率LDPC 碼為例,提出了一種適于高碼率LDPC 碼譯碼器的硬件結(jié)構(gòu)優(yōu)化方法。高碼率的LDPC 碼通常也伴隨著行重與列重的比例較高的問題。本方法是在拆分校驗(yàn)矩
2009-11-25 15:21:25
26 該文從譯碼速率、硬件實(shí)現(xiàn)的復(fù)雜度和誤碼率3 個方面對比研究了兩種典型的高速譯碼算法:Turbo 型和積算法與并行加權(quán)比特翻轉(zhuǎn)算法。以準(zhǔn)循環(huán)LDPC 碼為對象,給出了Turbo 型和積算
2009-11-25 15:26:58
9 本文利用可編程邏輯的靈活性和Nios 的強(qiáng)大處理能力,將多種編譯碼模塊和微處理器模塊集成到一片F(xiàn)PGA 內(nèi)部,方便地實(shí)現(xiàn)了通用編譯碼器的設(shè)計。由于采用了VHDL 語言,使系統(tǒng)具有可移
2009-11-30 14:27:56
22 規(guī)則LDPC碼的密度進(jìn)化方法及其高斯近似:密度進(jìn)化方法是分析現(xiàn)代高效糾錯編譯碼漸進(jìn)性能的新方法。在簡要闡述LDPC碼及其和積算法的基礎(chǔ)上,較系統(tǒng)的論述了密度進(jìn)化方法的基本
2010-01-12 18:55:09
18 數(shù)字光纖通信系統(tǒng)的原理框圖如圖1所示(其中調(diào)制器與解調(diào)器包括電光轉(zhuǎn)換與光電轉(zhuǎn)換功能),我們所做的工作是設(shè)計信道編譯碼部分的電路,在通信系統(tǒng)中所處的位置如圖中虛線
2010-04-20 22:33:12
85 摘要:在數(shù)字通信中,選擇合適在信道中傳輸?shù)拇a型是十分重要的,HDB3碼是比較常用的信道傳輸碼型,因此HDB3碼的編譯碼就顯得非常重要.多數(shù)的數(shù)字基帶信號用單極性不歸零碼(NR
2010-05-17 09:08:49
43 電話接口及其PCM編譯碼和時分復(fù)用實(shí)驗(yàn)
一、實(shí)驗(yàn)?zāi)康?. 全面了解用戶線接口電路功能(BORST)的作用及其實(shí)現(xiàn)方法。2. 通過對PBL38710電路的學(xué)習(xí)
2010-06-02 11:14:14
33 基于TMS320C6416高性能通用DSP,實(shí)現(xiàn)了對AWGN信道的信噪比(SNR)估計,并以此估計值設(shè)計了一種低密度奇偶校驗(yàn)(LDPC)碼的譯碼系統(tǒng);詳盡介紹了集成SNR估計的譯碼系統(tǒng)的實(shí)現(xiàn)方案和流程;仿真
2010-07-27 16:28:32
11 針對固定碼長Turbo碼適應(yīng)性差的缺點(diǎn),以LTE為應(yīng)用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實(shí)現(xiàn)方案。該設(shè)計可以依據(jù)具體的信道環(huán)境和速率要求調(diào)節(jié)信息幀長,平衡譯碼性
2010-11-11 16:07:59
26 PCM編譯碼模塊原理
本模塊的原理方框圖圖5-2所示,模塊內(nèi)部使用+5V和-5V電壓,其中-5V電壓由-12V電源經(jīng)7905變換得到。
2008-10-21 13:31:10
8327 
PCM編譯碼實(shí)驗(yàn)
一、實(shí)驗(yàn)?zāi)康?. 掌握PCM編譯碼
2008-10-21 13:35:45
9567 
基于BIST的編譯碼器IP核測
隨著半導(dǎo)體工藝的發(fā)展,片上系統(tǒng)SOC已成為當(dāng)今一種主流技術(shù)。基于IP復(fù)用的SOC設(shè)計是通過用戶自定義邏輯(UDL)和連線將IP核整合
2008-12-27 09:25:39
1195 
實(shí)驗(yàn)九 PCM編譯碼 一、實(shí)驗(yàn)?zāi)康?
1. 掌握PCM編譯碼原理。 2. 掌握PCM基帶信號的形成過程
2009-04-01 14:44:49
11459 
編譯碼一體電路圖
2009-04-18 15:34:48
1090 
單片ZH8901編譯碼電路
2009-04-18 15:36:11
1241 
【摘 要】 介紹了ITU-TG.723.1標(biāo)準(zhǔn)語音編譯碼器的算法及其在ADSP-2181芯片上的實(shí)現(xiàn) 。軟硬件結(jié)合實(shí)現(xiàn)了語音信號的采樣和實(shí)時編譯碼,完全符合ITU-TG.723.1標(biāo)準(zhǔn)的定點(diǎn)算法
2009-05-10 19:54:11
1801 
摘要:提出了基于歐氏算法和頻譜分析相結(jié)合的RS碼硬件編譯碼方法;利用FPGA芯片實(shí)現(xiàn)了GF(2 8)上最高速率為50Mbps、最大延時為640ns的流式譯碼方案,滿足了高速
2009-06-20 14:19:33
1136 
ADPCM編譯碼系統(tǒng)電路
模擬信號
2009-10-11 11:07:30
1635 
針對低密度奇偶校驗(yàn)(LDPC)譯碼算法性能低的問題,提出一種基于最小和的高效譯碼算法。該算法從概率的角度分析消息的傳遞過程中校驗(yàn)節(jié)點(diǎn)的更新過程,得到近似的最小和算法等式,
2011-05-18 18:54:20
0 本文設(shè)計實(shí)現(xiàn)了一種支持WIMAX標(biāo)準(zhǔn)的碼長、碼率可配置LDPC碼譯碼器,通過設(shè)計一種基于串行工作模式的運(yùn)算單元,實(shí)現(xiàn)了對該標(biāo)準(zhǔn)中所有碼率的支持
2011-06-08 09:52:17
2537 
介紹了ITU-TG.723.1標(biāo)準(zhǔn)語音編譯碼器的算法及其在ADSP-2181芯片上的實(shí)現(xiàn) 。軟硬件結(jié)合實(shí)現(xiàn)了語音信號的采樣和實(shí)時編譯碼,完全符合ITU-TG.723.1標(biāo)準(zhǔn)的定點(diǎn)算法,通過了ITU-T的所
2011-07-06 09:49:07
1810 
雙網(wǎng)傳真系統(tǒng)完成與Internet和PSTN網(wǎng)絡(luò)的傳真通信,采用嵌入式系統(tǒng)的設(shè)計思路劃分軟硬件。其中,傳真協(xié)議采用軟件實(shí)現(xiàn),傳真編譯碼和外圍設(shè)備控制器采用硬件實(shí)現(xiàn),以降低設(shè)計復(fù)雜
2011-07-12 11:19:59
2018 
本文首先介紹了信道編碼的發(fā)展歷程,以及LDPC碼的基本原理和摹本概念,然后從校驗(yàn)矩陣的構(gòu)造方法、迭代譯碼算法以及性能分析等幾個方面對LDPC碼進(jìn)行了討論, 介紹了相關(guān)技術(shù)的主
2011-08-26 11:44:01
0 提出了一種新的動態(tài)補(bǔ)償最小和譯碼算法,并將本算法和修正最小和譯碼算法進(jìn)行了性能比較。仿真結(jié)果顯示,動態(tài)補(bǔ)償最小和譯碼雖然算法迭代的收斂速度有所減慢,但具有比修正最
2011-10-08 15:05:33
27 從赫夫曼樹定義及算法出發(fā),介紹了一個赫夫曼編譯碼系統(tǒng)的設(shè)計與實(shí)現(xiàn)過程。這對于深入理解數(shù)據(jù)結(jié)構(gòu)、程序設(shè)計有益。
2011-10-19 14:44:01
31 本文提出了一種基于STM32F103RET6的編譯碼系統(tǒng)方案,利用了STM32F103RET6強(qiáng)大的定時器功能,采用靈活的編譯碼方式,傳輸速率和數(shù)據(jù)幀格式都可以根據(jù)需要完全自行定義。
2012-03-04 14:38:45
7740 
在描述置信傳播(BP)譯碼算法基礎(chǔ)上, 研究和分析了兩種降低復(fù)雜度的譯碼算法。Min.Sum 算法主要討論了簡化校驗(yàn)節(jié)點(diǎn)的消息更新運(yùn)算,并應(yīng)用密度進(jìn)化方法對此算法進(jìn)行極限性能分析
2012-03-31 15:22:03
7 本文介紹了 RS[ 255, 223 ]編譯碼器的 FPGA設(shè)計和基于線形反饋移位寄存器的編碼器設(shè)計 , 以及由伴隨式計算、關(guān)鍵方程求解、錢氏搜索、Forney算法等功能模塊組成的譯碼器。為了實(shí)現(xiàn)簡單
2012-05-22 10:43:40
45 在LDPC譯碼時,使用LLR BP算法其校驗(yàn)節(jié)點(diǎn)的計算復(fù)雜度十分高,而且當(dāng)LDPC碼中有許多的短環(huán)時,譯碼性能也會降低?;谝陨系倪@些問題提出了一個新的混合校驗(yàn)變量過程,通過調(diào)整校
2012-07-06 16:44:03
42 上世紀(jì)60年代初,香農(nóng)的學(xué)生Gallager在他的博士畢業(yè)論文中首次提出了LDPC碼的概念和完整的譯碼方法,但是直到上世紀(jì)末期,隨著LDPC碼譯碼理論的進(jìn)步和計算機(jī)技術(shù)的發(fā)展,LDPC碼才以其
2012-11-07 15:05:11
0 香農(nóng)的學(xué)生Gallager首次提出了LDPC碼的概念和完整的譯碼方法,目前LDPC碼正向著高速高增益的方向發(fā)展。文中針對目前對高速LDPC碼譯碼技術(shù)的迫切需求,以CCSDS標(biāo)準(zhǔn)近地通信(8176,7154)
2013-07-26 11:17:00
0 基于FPGA的RS碼電路設(shè)計,編碼譯碼原理。
2016-03-30 16:32:42
2 MIMO系統(tǒng)中基于因子圖的聯(lián)合迭代檢測和LDPC譯碼_王忠勇
2017-01-07 16:00:43
0 一種基于改進(jìn)線性規(guī)劃的LDPC碼混合譯碼算法_陳紫強(qiáng)
2017-01-07 16:52:06
0 基于FPGA的3B4B編譯碼電路
2017-02-07 14:58:18
11 的運(yùn)行,可以考慮將循環(huán)較多的功能采用C編寫,MATLAB調(diào)用。本文將概述這一過程。雖然本文以LDPC譯碼算法為例,但不懂該算法不影響本文閱讀。
2018-07-12 01:49:00
4768 利用C++仿真了LDPC碼,譯碼采用了基于對數(shù)似然比的BP算法。編碼矩陣可以在根文件夾中選擇。
2017-03-29 09:22:24
0 本文從研究應(yīng)用于AOS系統(tǒng)的RS(255,223)編譯碼接口卡出發(fā),深入地分析和研究了糾錯碼原理、RS編譯碼算法與設(shè)計、PCI總線標(biāo)準(zhǔn)與設(shè)計和FPGA技術(shù)。 隨著科技的發(fā)展,糾錯碼技術(shù)在通信領(lǐng)域
2017-08-31 14:50:39
4 提出了一種實(shí)用的LDPC碼譯碼停止準(zhǔn)則,利用信息節(jié)點(diǎn)的對數(shù)概率似然比來控制迭代次數(shù),避開了設(shè)置停止準(zhǔn)則門限,可以很快判斷出譯碼情況,較其他方法省去了大量繁雜的計算。
2017-09-07 19:38:11
10 為了降低非規(guī)則低密度奇偶校驗(yàn)(low-densityparity-check,LDPC)碼譯碼算法的復(fù)雜度,提出一種適合數(shù)字信號處理囂(digital signal processor,DSP)實(shí)現(xiàn)
2017-10-20 10:41:11
0 該文通過對低密度校驗(yàn)(LDPC)碼的編譯碼過程進(jìn)行分析,提出了一種基于FPGA 的LDPC 碼編譯碼器聯(lián)合設(shè)計方法,該方法使編碼器和譯碼器共用同一校驗(yàn)計算電路和復(fù)用相同的RAM 存儲塊,有效減少
2017-11-22 07:34:01
5142 
中小長度的數(shù)據(jù)報文業(yè)務(wù)為主,所以突發(fā)通信中的Turbo碼的碼長也是中等長度以下的。本文面向突發(fā)數(shù)據(jù)通信中的信道編碼應(yīng)用,研究了短幀長Turbo碼編譯碼算法的FPGA實(shí)現(xiàn)。實(shí)現(xiàn)中采用了優(yōu)化的編譯碼算法,以降低譯碼復(fù)雜度和譯碼延時。最后仿真和測試了Turbo譯碼器的糾錯性能和吞吐量。
2018-07-12 08:15:00
4458 
信息協(xié)調(diào)是量子密鑰分發(fā)中的關(guān)鍵步驟,基于LDPC實(shí)現(xiàn)量子信息協(xié)調(diào)是當(dāng)前國內(nèi)外研究的焦點(diǎn)。目前QKD系統(tǒng)LDPC譯碼器普遍采用單碼字順序譯碼機(jī)制設(shè)計,且采用的是性能較差的準(zhǔn)循環(huán)LDPC碼,LDPC
2017-11-25 10:10:46
2 由于曼徹斯特(MancheSTer)編碼具有傳輸時無直流分量,時鐘提取方便等特點(diǎn),被廣泛地應(yīng)用于以太網(wǎng)、車輛總線、工業(yè)總線中?,F(xiàn)在工程上常用的曼徹斯特編譯碼芯片為HD-6408和HD-6409,但是
2017-11-27 11:31:28
4 信道編譯碼技術(shù)可以檢測并且糾正信號在傳輸過程中引入的錯誤,能夠保證數(shù)據(jù)進(jìn)行可靠的傳輸[1]. LDPC碼的校驗(yàn)矩陣具有稀疏的特性,因此存在高效的譯碼算法,其糾錯能力非常強(qiáng)。1981年,Tanner
2017-11-30 10:21:27
5864 
1996年LDPC(低密度奇偶校驗(yàn),Low-Density Parity-Check)碼是性能限與香農(nóng)限僅差0.0045 dB的一種差錯控制碼,譯碼采用SPA(和積算法),但其性能受Tanner圖中
2017-12-26 11:09:14
0 算法展開研究,以保證矩陣稀疏性為目標(biāo),分析了行主元選取策略。同時研究了多元域LDPC碼的迭代譯碼算法。對多元域LDPC碼糾錯系統(tǒng)的糾錯性能進(jìn)行了仿真,測試結(jié)果表明多元域LDPC碼的性能優(yōu)于信源信息速率和碼率相同的二進(jìn)制LDPC碼,為多元域L
2017-12-29 14:04:59
0 的重視。基于準(zhǔn)循環(huán)LDPC(QC-LDPC)碼結(jié)構(gòu)特點(diǎn),提出了一種支持多種碼率QC-LDPC 譯碼器的設(shè)計方法,并設(shè)計實(shí)現(xiàn)了一個能夠?qū)崟r自適應(yīng)支持三個不同H 陣的通用QC-LDPC 譯碼器。
2019-01-08 09:22:00
3920 
本文對2004年由王鵬提出的LDPC碼迭代編碼算法[11]進(jìn)行改進(jìn),轉(zhuǎn)變?yōu)檫m用于多元LDPC碼的編碼算法,稱為多元迭代編碼算法;2005年,Hu Xiaoyu提出了漸進(jìn)邊增長(Progressive Edge Growth,PEG)構(gòu)造算法[12],該算法譯碼性能好,但編碼復(fù)雜度較高。
2018-09-23 08:59:00
5484 
本文介紹用配套數(shù)字編譯碼器YN5103/YN5203組裝的紅外遙控電路,最多可提供12位地址或6位數(shù)據(jù)、譯碼輸出有鎖存L和暫留M兩種模式供選擇。用于一發(fā)多收、一收多發(fā)的紅外遙控電路中。
2018-09-25 11:09:00
5220 
第三代移動通信系統(tǒng)多種方案中,考忠將Turbo碼作為無線信道的編碼標(biāo)準(zhǔn)之- ~。 本文討論了Turbo碼的編譯碼基本原理,對Turbo碼的幾種常用的編譯碼算法進(jìn)行了分析,并在給出編譯碼器模型的基礎(chǔ)上,用MATLAB語言實(shí)現(xiàn)了整個系統(tǒng)的計算機(jī)仿真并給出參
2019-01-04 10:40:42
19 本文檔的主要內(nèi)容詳細(xì)介紹的是漢明碼編譯碼器的數(shù)據(jù)手冊免費(fèi)下載。
2019-12-13 08:00:00
0 信道編碼作為移動通信系統(tǒng)可靠通信的基石, 在第五代移動通信系統(tǒng)(TheFifth Generation Wireless System,5G)中顯得尤為重要。由于性能接近Shannon限、編譯碼算法
2020-07-22 17:51:12
20 為塊準(zhǔn)循環(huán)結(jié)構(gòu),從而能夠并行化處理譯碼算法的行與列操作。使用這個架構(gòu),我們在Xilinx Virtex-5 LX330 FPGA上實(shí)現(xiàn)了(8176,7154)有限幾何LDPC碼的譯碼器,在15次迭代的條件下其譯碼吞吐量達(dá)到800Mbps。
2021-01-22 15:08:39
9 針對一類規(guī)則(r,c)-LDPC(low-density parity check)碼,提出了一種基于Turbo譯碼算法的高吞吐量存儲器效率譯碼器。與傳統(tǒng)的和積譯碼算法相比,Turbo譯碼算法對多個
2021-02-03 14:46:00
9 結(jié)構(gòu)化LDPC碼可進(jìn)行相應(yīng)擴(kuò)展通過對編譯碼算法,優(yōu)化編譯碼結(jié)構(gòu)進(jìn)行調(diào)整,降低了編譯碼囂硬件實(shí)現(xiàn)中的關(guān)鍵路徑遲延,并采用Xilinx公司的Virtex一4 VLX80 FPGA芯片實(shí)現(xiàn)了一個碼長10 240,碼率1/2的非正則結(jié)構(gòu)化LDPC碼編碼器和譯碼器。實(shí)現(xiàn)結(jié)果表明:該編碼器信息吞吐量為1.878 Gb/
2021-03-26 15:58:00
12 基于軟件無線電的NRLDPC編譯碼設(shè)計與實(shí)現(xiàn)。
2021-05-28 10:07:04
5 基于FPGA的800Mbps準(zhǔn)循環(huán)LDPC碼譯碼器
2021-06-08 10:31:31
26 電子發(fā)燒友網(wǎng)站提供《基于VHDL語言的循環(huán)碼編譯碼系統(tǒng)的設(shè)計.pdf》資料免費(fèi)下載
2023-10-13 14:31:37
1 電子發(fā)燒友網(wǎng)站提供《漢明碼編譯碼文檔.doc》資料免費(fèi)下載
2023-11-17 16:04:06
4 電子發(fā)燒友網(wǎng)站提供《CRS編譯碼原理和在TI C6000 DSP上的優(yōu)化實(shí)現(xiàn).pdf》資料免費(fèi)下載
2024-09-10 14:25:03
0
評論