chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>通信網(wǎng)絡(luò)>通信網(wǎng)絡(luò)產(chǎn)品創(chuàng)意>基于FPGA的HDLC轉(zhuǎn)E1傳輸控制器的實(shí)現(xiàn)

基于FPGA的HDLC轉(zhuǎn)E1傳輸控制器的實(shí)現(xiàn)

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

ADI T1/E1/J1收發(fā)的環(huán)回功能

本文概述了ADI T1/E1/J1收發(fā)的環(huán)回功能。T1E1是術(shù)語,用來描述通過任意介質(zhì)進(jìn)行的1.544Mbps和2.048Mbps傳輸。環(huán)回模式有助于器件或設(shè)備的診斷測(cè)試。在環(huán)回模式下,收發(fā)
2025-10-22 09:30:172601

基于FPGA的模糊PID控制器的設(shè)計(jì)實(shí)現(xiàn)

本文主要詳解基于FPGA的模糊PID控制器的設(shè)計(jì)實(shí)現(xiàn),首先介紹了FPGA工作原理、基本特點(diǎn)以及FPGA的優(yōu)勢(shì),其次闡述了使用Altera的FPGA設(shè)計(jì)實(shí)現(xiàn)的數(shù)字模糊PID控制器,具體的跟隨小編一起來了解一下。
2018-06-01 09:26:5118187

E1傳輸線路故障處理方法

的認(rèn)識(shí)以外,還必須能將E1原理準(zhǔn)確地運(yùn)用到障礙處理中。一、E1(2M)電路從物理結(jié)構(gòu)上看,E1傳輸設(shè)備的E1物理接頭都是有2個(gè),一收一發(fā)。E1物理接頭阻抗可分為75Ω非平衡和120Ω平衡,75Ω非平衡
2018-02-23 10:00:09

E1傳輸線路故障處理方法

首先要能及時(shí)和準(zhǔn)確地處理E1線路障礙,除了必須要對(duì)E1原理有清楚的認(rèn)識(shí)以外,還必須能將E1原理準(zhǔn)確地運(yùn)用到障礙處理中。一、E1(2M)電路從物理結(jié)構(gòu)上看,E1傳輸設(shè)備的E1物理接頭都是有2個(gè),一收
2017-10-28 15:32:18

E1仿真問題

當(dāng)連接E1到CS+, 電機(jī)download會(huì)出現(xiàn)下面的錯(cuò)誤,這是哪里沒有設(shè)對(duì)嗎?相同的連接使用flash programmer是可以燒寫程序的。謝謝!
2018-11-09 12:11:35

E1接口的特點(diǎn)是什么?

E1接口對(duì)接時(shí),雙方的E1不能有信號(hào)丟失/幀失步/復(fù)幀失步/滑碼告警,但是雙方在E1接口參數(shù)上必須完全一致,因?yàn)閭€(gè)別特性參數(shù)的不一致,不會(huì)在指示燈或者告警臺(tái)上有任何告警,但是會(huì)造成數(shù)據(jù)通道的不通/誤碼/滑碼/失步等情況。
2019-10-23 09:12:19

E1接口音頻編解碼(立體聲/AES數(shù)字)

AE400系列E1接口音頻編解碼,是采用先進(jìn)數(shù)字處理芯片,使用先進(jìn)的FPGA、數(shù)字編解碼轉(zhuǎn)換和時(shí)鐘恢復(fù)技術(shù)方法設(shè)計(jì)的。適用于廣播節(jié)目源傳輸的設(shè)備。音頻編碼是將輸入的立體聲音頻信號(hào)或AES數(shù)字音頻
2011-03-02 20:51:53

FPGA實(shí)現(xiàn)的SATA控制器

FPGA實(shí)現(xiàn)的SATA控制器FPGA實(shí)現(xiàn)的SATA控制器
2012-08-11 18:08:52

HDLC控制器的設(shè)計(jì)在哪里實(shí)施CDC

我正在設(shè)計(jì)一個(gè)HDLC接收接口。該接口看起來非常類似于SPI從器件,除了沒有外部芯片選擇進(jìn)入。幀同步發(fā)生在數(shù)據(jù)中使用唯一的令牌。因此有2個(gè)信號(hào)進(jìn)入FPGA:EXT_CLK:在我的情況下幾兆DIN
2019-04-28 12:39:33

HDLC的DSP與FPGA實(shí)現(xiàn)

5個(gè)連“1”則在其后插入1個(gè)“0”,數(shù)據(jù)發(fā)送結(jié)束后發(fā)送幀尾“7E”。FPGA設(shè)計(jì)FPGA實(shí)現(xiàn)的主要是鏈路層協(xié)議完成HDLC數(shù)據(jù)接口的收發(fā),并完成與DSP的數(shù)據(jù)交互,該電路由接口模塊interface
2011-03-17 10:23:56

FPGA干貨分享三】基于FPGA的LBS控制器設(shè)計(jì)

個(gè)高效、可靠的LBS控制器實(shí)現(xiàn)FPGA和PEX8311的通信。如圖1所示。本系統(tǒng)的控制的核心是LBS控制器,該控制器是通過FPGA采用VerilogHDL實(shí)現(xiàn)的,其優(yōu)點(diǎn)是穩(wěn)定性強(qiáng)、不會(huì)造成死機(jī)
2015-01-29 14:09:17

【TL6748 DSP申請(qǐng)】小型化互聯(lián)網(wǎng)控制器

PowerPC,dsp和fpga實(shí)現(xiàn),fpga負(fù)責(zé)接收E1口,K口等數(shù)據(jù),通過dsp的mcbsp接口傳輸到dsp,進(jìn)行話音編解碼處理,然后通過HPI接口與PowerPC交互,或者通過dsp的網(wǎng)口直接收發(fā)數(shù)據(jù)。整個(gè)設(shè)備相當(dāng)于一個(gè)路由,它可以接入各種電臺(tái)!
2015-09-10 11:15:14

【小e1開發(fā)板試用體驗(yàn)】2.GD玩小e1之小e1與機(jī)智云的簡(jiǎn)單對(duì)比

距離傳感檢測(cè)是否有阻擋物?!ば?b class="flag-6" style="color: red">e1有耳機(jī)接口,可播放音頻。硬件整體上都不錯(cuò),模塊齊全。2.軟件/云 先看看機(jī)智云:左邊是app,右邊是微信上的操作界面。送風(fēng)抽濕是控制電機(jī)的。下面來看小e1:小e1
2016-10-29 11:39:01

仿真E1

E1仿真是瑞薩的片上調(diào)試仿真,能用于大部分瑞薩MCU,包括RL78。 1E1與單片機(jī)的連接,有兩種通信方式可供選擇:串行連接和JTAG連接。取決于你使用的MCU的調(diào)試接口。RL78使用單線串行
2014-12-31 17:35:36

關(guān)于以太網(wǎng)到多路E1適配電路設(shè)計(jì)及FPGA實(shí)現(xiàn)你想知道的都在這

關(guān)于以太網(wǎng)到多路E1適配電路設(shè)計(jì)及FPGA實(shí)現(xiàn)你想知道的都在這
2021-05-06 06:17:04

多路接口與E1的協(xié)議轉(zhuǎn)換設(shè)計(jì)

的應(yīng)用也越來越普遍。E1是我國(guó)電信傳輸網(wǎng)一次群使用的傳輸標(biāo)準(zhǔn),速率是2.048 Mb/s。實(shí)現(xiàn)多路接口與E1協(xié)議的相互轉(zhuǎn)換,將可以把多種設(shè)備同時(shí)連接至高速的E1線路。本文基于FPGA(Field
2019-06-10 05:00:04

如何使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器

本文提出了一種基于FPGA的SDRAM控制器的設(shè)計(jì)方法,并用Verilog給于實(shí)現(xiàn),仿真結(jié)果表明通過該方法設(shè)計(jì)實(shí)現(xiàn)控制器可以在FPGA芯片內(nèi)組成如圖1所示的SDRAM接口,從而使得系統(tǒng)用戶對(duì)SDRAM的操作非常方便。
2021-04-15 06:46:56

如何利用FPGA控制器實(shí)現(xiàn)模數(shù)轉(zhuǎn)換和隔離傳輸?

本文研究設(shè)計(jì)了一種基于高速隔離芯片的高速串行隔離型ADC。該數(shù)字隔離型ADC頻帶寬,延時(shí)小,穩(wěn)定性高并且電路結(jié)構(gòu)簡(jiǎn)單。利用FPGA作為控制器,很好地實(shí)現(xiàn)了模數(shù)轉(zhuǎn)換和隔離傳輸
2021-05-06 06:38:57

如何設(shè)計(jì)一個(gè)E1成/解幀?

本文描述了E1 幀的基本結(jié)構(gòu),詳細(xì)介紹了E1 基本幀和CRC 復(fù)幀同步的算法,采用VHDL 語言對(duì)符 合G.704 和G.706 標(biāo)準(zhǔn)的成/解幀電路進(jìn)行了RTL 描述,并最終得到ASIC 實(shí)現(xiàn)。
2021-04-27 06:11:42

如何通過FPGA實(shí)現(xiàn)步進(jìn)電機(jī)控制器的設(shè)計(jì)?

本文介紹通過FPGA實(shí)現(xiàn)的步進(jìn)電機(jī)控制器。該控制器可以作為單片機(jī)或DSP的一個(gè)直接數(shù)字控制的外設(shè),只需向控制器控制寄存和分頻寄存寫入數(shù)據(jù),即可實(shí)現(xiàn)對(duì)步進(jìn)電機(jī)的控制。
2021-04-29 06:05:44

怎么設(shè)計(jì)千兆以太網(wǎng)及E1信號(hào)的光纖傳輸系統(tǒng)?

與低速的E1信號(hào)結(jié)合起來,實(shí)現(xiàn)以太網(wǎng)與E1信號(hào)的復(fù)用。既滿足了用戶對(duì)大帶寬、高容量數(shù)據(jù)的傳輸要求,又提供了E1信號(hào)接入功能,實(shí)現(xiàn)電話業(yè)務(wù)及其他專用通信系統(tǒng)的接入功能。
2019-08-14 08:01:09

求一種基于FPGAHDLC協(xié)議控制器設(shè)計(jì)方案

求一種基于FPGAHDLC協(xié)議控制器設(shè)計(jì)方案
2021-04-30 06:53:06

請(qǐng)問如何實(shí)現(xiàn)控制器FPGA的接口設(shè)計(jì)?

基于FPGA的MCU設(shè)計(jì)有兩種基本實(shí)現(xiàn)方式如何實(shí)現(xiàn)控制器FPGA的接口設(shè)計(jì)
2021-05-06 10:05:17

PDH光端機(jī)1個(gè)E1接口+1個(gè)光接口光纖傳輸1路2M業(yè)務(wù)E1光端機(jī)E1轉(zhuǎn)光纖收發(fā)

一:概述1E1 PDH光端機(jī)是漢源高科(北京)科技有限公司以超大規(guī)模集成電路核心構(gòu)成的1路光電合一傳輸設(shè)備。可提供面向電信的E1傳輸,面向ISDN的傳輸和多種接口(音頻、數(shù)據(jù)),面向 LAN
2022-06-13 21:14:08

高性能E1控制器MT9079及其應(yīng)用

MT9079是Mitel公司生產(chǎn)的E1控制器,具有高密度3電平碼、歸零碼、不歸零碼、雙極性歸零碼四種編碼方式,接收彈性緩沖區(qū)可緩沖峰峰值為208 個(gè)比特的線路信息抖動(dòng),功能強(qiáng)大,使用方便,是
2009-04-23 15:53:0910

基于FPGA的交通燈控制器實(shí)現(xiàn)

傳統(tǒng)交通燈控制器多數(shù)由單片機(jī)或PLC 實(shí)現(xiàn)。本論文介紹一種用FPGA 實(shí)現(xiàn)交通燈控制器的設(shè)計(jì)方法。關(guān)鍵詞:FPGA; VHDL; MAXPLUSll; 交通燈控制器Abstract:Traffic light controller is usually
2009-06-12 11:12:5290

以太網(wǎng)到多路E1適配電路設(shè)計(jì)及FPGA實(shí)現(xiàn)

以太網(wǎng)到多路E1適配電路設(shè)計(jì)及FPGA實(shí)現(xiàn) 摘要:介紹了一種基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的以太網(wǎng)數(shù)據(jù)-多路E1反向復(fù)用器同步電路設(shè)計(jì),分析了FPGA具體實(shí)現(xiàn)過程中的一些常
2009-11-13 20:59:0022

E1成解幀的設(shè)計(jì)

本文詳細(xì)介紹了E1 信號(hào)基本幀和復(fù)幀的結(jié)構(gòu),以及基本幀和復(fù)幀的同步算法,并對(duì)E1 接口的時(shí)鐘恢復(fù),碼型轉(zhuǎn)換實(shí)現(xiàn)做了具體介紹。同時(shí)對(duì)各種告警信號(hào)的產(chǎn)生做了詳細(xì)闡述。采用VH
2010-01-20 11:45:1824

NandFlash控制器FPGA實(shí)現(xiàn)方法技巧

NandFlash控制器FPGA實(shí)現(xiàn)方法技巧與程序案例分享。
2017-09-21 09:40:0078

EPON系統(tǒng)E1電路仿真及其時(shí)鐘同步技術(shù)

摘要:基于EPON的網(wǎng)絡(luò)接入,通過E1電路仿真實(shí)現(xiàn)信號(hào)傳輸.其E1數(shù)據(jù)包到EPON總線的傳輸,通過HDB3線路編碼到NRZ數(shù)字信號(hào)的轉(zhuǎn)換,系統(tǒng)及網(wǎng)絡(luò)時(shí)鐘設(shè)定,EPON數(shù)據(jù)幀的組織,El仿真電路
2010-05-06 10:11:0240

E1接口音頻編解碼(立體聲/AES數(shù)字)--AE400/A

概述AE400系列E1接口音頻編解碼,是采用先進(jìn)數(shù)字處理芯片,使用先進(jìn)的FPGA、數(shù)字編解碼轉(zhuǎn)換和時(shí)鐘恢復(fù)技術(shù)方法設(shè)計(jì)的。適用于廣播節(jié)目源傳輸的設(shè)備。音頻編碼是將輸入
2010-07-05 15:48:4655

基于S3C4510B的HDLC協(xié)議實(shí)現(xiàn)

使用嵌入式微處理S3C4510B內(nèi)部包含的HDLC控制器封裝和解析HDLC協(xié)議,微處理既可實(shí)現(xiàn)系統(tǒng)功能,又可完成HDLC協(xié)議的數(shù)據(jù)傳輸,降低了設(shè)計(jì)的復(fù)雜度。本設(shè)計(jì)已應(yīng)用于微波網(wǎng)絡(luò)管理
2010-07-08 15:26:2746

T1/E1 Frame Processor Agilent

The Agilent Technologies E4206 T1/E1 Frame Processor is a high-performance hardware module
2010-07-09 17:49:4611

基于FPGA的VGA控制器設(shè)計(jì)與實(shí)現(xiàn)

利用FPGA 設(shè)計(jì)一個(gè)類似點(diǎn)陣LCD 顯示的VGA 顯示控制器,可實(shí)現(xiàn)文字及簡(jiǎn)單的圖表顯示。工作時(shí)只需將要顯示內(nèi)容轉(zhuǎn)換成對(duì)應(yīng)字模送入FPGA,即可實(shí)現(xiàn)相應(yīng)內(nèi)容的顯示。關(guān)鍵詞:FPGA
2010-09-22 10:17:23138

基于FPGA的多通道HDLC通信系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

為了滿足某測(cè)控平臺(tái)的設(shè)計(jì)要求,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的六通道HDLC并行通信系統(tǒng)。該系統(tǒng)以FPGA為核心,包括FPGA、DSP、485轉(zhuǎn)換接口等部分。給出了系統(tǒng)的電路設(shè)計(jì)、關(guān)鍵模塊及軟件
2010-09-30 16:49:3043

基于FPGA的高速同步HDLC通信控制器設(shè)計(jì)

高級(jí)數(shù)據(jù)鏈路控制HDLC協(xié)議是一種面向比特的鏈路層協(xié)議,具有同步傳輸數(shù)據(jù)、冗余度低等特點(diǎn),是在通信領(lǐng)域中應(yīng)用最廣泛的鏈路層協(xié)議之一。提出實(shí)現(xiàn)HDLC通信協(xié)議的主要模塊—
2010-11-26 16:51:0333

WTB網(wǎng)絡(luò)HDLCFPGA中的實(shí)現(xiàn)

在WTB底層協(xié)議的研究中,其基本幀格式與ISO3309的HDLC要求一致,故設(shè)計(jì)了一種基于FPGAHDLC編解碼。重點(diǎn)介紹了協(xié)議和實(shí)現(xiàn)方法,給出了相應(yīng)的Verilog代碼,通過硬件下載與標(biāo)準(zhǔn)的WTB
2010-12-11 16:07:2526

DS33R11 以太網(wǎng)映射,集成了T1/E1/J1收發(fā)

DS33R11 以太網(wǎng)映射,集成了T1/E1/J1收發(fā) DS33R11 概述 DS33R11將MAC幀按照HDLC或X.86 (LAPS)格式進(jìn)行打包,以T1/E1/J1數(shù)據(jù)流
2008-10-06 14:51:081501

利用模擬開關(guān)實(shí)現(xiàn)T1/E1/J1的N+1冗余

摘要:具有多端口T1/E1/J1線卡的現(xiàn)代通信系統(tǒng)通過增加冗余來滿足電信網(wǎng)絡(luò)的高可用性要求。過去,這些系統(tǒng)曾經(jīng)用繼電器來實(shí)現(xiàn)N+1冗余切換。隨著每個(gè)線卡上的T1/E1/J1端口數(shù)和每
2009-04-20 09:00:251553

DS31256 and T1/E1 Interface

, DS21Q55, DS21Q50 and DS26528 in T1/E1, 2MHz, 4MHz, 8MHz clock mode. The hardware connection and software configuration are given.
2009-04-20 09:26:341782

利用模擬開關(guān)實(shí)現(xiàn)T1/E1/J1的N+1冗余

摘要:具有多端口T1/E1/J1線卡的現(xiàn)代通信系統(tǒng)通過增加冗余來滿足電信網(wǎng)絡(luò)的高可用性要求。過去,這些系統(tǒng)曾經(jīng)用繼電器來實(shí)現(xiàn)N+1冗余切換。隨著每個(gè)線卡上的T1/E1/J1端口數(shù)和每
2009-04-20 11:14:482177

DS31256 HDLC控制器的配置步驟—橋接模式

DS31256 HDLC控制器的配置步驟—橋接模式 本應(yīng)用筆記提供了怎樣配置橋接模式下DS31256 HDLC控制器T1端口的例子。文章提供了一個(gè)實(shí)際例程,以方便最終用戶使用,幫助他
2009-04-21 14:59:481851

DS31256 -256通道、高吞吐率HDLC控制器

DS31256 -256通道、高吞吐率HDLC控制器 概述 DS31256是一款256通道高層數(shù)據(jù)鏈路控制器(HDLC),
2009-04-21 23:17:111713

使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器

摘 要:介紹了SDRAM的特點(diǎn)和工作原理,提出了一種基于FPGA的SDRAM控制器的設(shè)計(jì)方法,使用該方法實(shí)現(xiàn)控制器可非常方便地對(duì)SDRAM進(jìn)行控制。 關(guān)鍵
2009-06-20 13:04:512458

HDLCFPGA實(shí)現(xiàn)方法

摘要: HDLC(高級(jí)數(shù)據(jù)鏈路控制)的一般實(shí)現(xiàn)方法為采用ASIC器件和軟件編程等。應(yīng)用ASIC器件時(shí)設(shè)計(jì)簡(jiǎn)單,但靈活性較差;軟件編程方法靈活,但占用處理資源多
2009-06-20 13:47:154110

E1(T1)保護(hù)電路及方案

E1(T1)保護(hù)電路及方案
2009-11-20 09:06:382892

基于FPGA的多通道HDLC收發(fā)電路設(shè)計(jì)

基于FPGA的多通道HDLC收發(fā)電路設(shè)計(jì) HDLC(High Level Date Link Control)協(xié)議是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一,它是面向比特的高級(jí)數(shù)據(jù)鏈路控制規(guī)程,具有差錯(cuò)檢測(cè)功能強(qiáng)大
2009-12-10 10:14:352245

什么是T1E1線路

什么是T1E1線路 Leased Line 租用線路 租用線路是電信公司為某一機(jī)構(gòu)建造的永久性通信電路。租用線路旁路了本地交換電信局(LEC)上的
2010-03-19 14:10:457679

Xilinx FPGA設(shè)計(jì)的千兆以太網(wǎng)及E1信號(hào)的光纖傳輸

本文設(shè)計(jì)的基于Xilinx FPGA的千兆位以太網(wǎng)及E1信號(hào)的光纖傳輸系統(tǒng)采用Xilinx XC5VLX30T芯片,通過以太網(wǎng)測(cè)試儀和數(shù)據(jù)誤碼儀對(duì)本系
2010-07-06 09:09:103062

基于DSP和FPGAHDLC協(xié)議通訊電路設(shè)計(jì)

摘要:為了實(shí)現(xiàn)高速HDLC通訊協(xié)議,設(shè)計(jì)了DSP+FPGA結(jié)構(gòu)的485通訊接口,接口包括DSP、FPGA、485轉(zhuǎn)換等硬件電路,以及DSP與FPGA之間的數(shù)據(jù)交換程序和FPGA內(nèi)部狀態(tài)機(jī);其中DSP用于實(shí)現(xiàn)數(shù)據(jù)控制,FPGA用于實(shí)現(xiàn)HDLC通訊協(xié)議,DSP與FPGA之間采用XINTF方式,通過雙FI
2011-02-25 17:24:3498

HDLC協(xié)議控制器IP核的設(shè)計(jì)

HDLC協(xié)議是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一! 它是面向位的高級(jí)數(shù)據(jù)鏈路控制規(guī)程! 具有差錯(cuò)檢測(cè)功能強(qiáng)大 高效和同步傳輸的特點(diǎn),目前市場(chǎng)上有很多專用的HDLC芯片! 但這些芯片功能和接
2011-05-17 10:40:2691

多路接口與E1協(xié)議轉(zhuǎn)換設(shè)計(jì)

本文提出了一種多路接口與E1的協(xié)議轉(zhuǎn)換設(shè)計(jì)方法,并具體介紹了時(shí)隙分配及調(diào)度、空時(shí)隙處理等技術(shù)難點(diǎn)。通過實(shí)現(xiàn)V.35,RS449,RS 232三路接口與E1的協(xié)議轉(zhuǎn)換,證明該方案是可行的
2011-05-31 10:25:154616

基于FPGAHDLC協(xié)議控制器

為了實(shí)現(xiàn)軍航管制系統(tǒng)中雷達(dá)數(shù)據(jù)的可靠傳輸,根據(jù) HDLC 協(xié)議的幀結(jié)構(gòu)和循環(huán)冗余校驗(yàn)(CRC)原理,提出了一種新型的基于并行機(jī)制的HDLC協(xié)議控制器,討論采用FPGA新技術(shù)實(shí)現(xiàn)HDLC協(xié)議幀的構(gòu)成
2011-07-20 16:17:5093

異步傳輸方式的HDLC協(xié)議的實(shí)現(xiàn)

研究實(shí)現(xiàn)了一種 HDLC (High Level Data Link Contr01)協(xié)議的改進(jìn)方法,該方法把HDLC協(xié)議傳統(tǒng)的同步傳榆方式改成了異步傳輸方式,既保留了原有HDLC協(xié)議的主要優(yōu)點(diǎn),又增強(qiáng)了傳榆教據(jù)的抗干擾
2011-07-20 17:25:5062

基于MPC8280多通道控制器驅(qū)動(dòng)的研究

介紹了嵌入式PowerPC 處理MPC8280 和多通道控制器的主要特征。MPC8280 具有8 個(gè)TDM 接口,每個(gè)TDM 均支持E1/T1 接口。多通道控制器可以使MPC8280 最多支持256路獨(dú)立的HDLC 或者透明傳輸通道。通
2011-09-16 15:13:272247

基于FPGA的以太網(wǎng)與E1協(xié)議轉(zhuǎn)換實(shí)現(xiàn)

介紹了采用Xilinx spartan2系列FPGA 芯片,配以異步SRAM ,完成了以太網(wǎng)數(shù)據(jù)流和E1數(shù)據(jù)流之間的相互轉(zhuǎn)換,并給出了SRAM 接口模塊和HDB3編碼模塊的算法設(shè)計(jì)流程及相關(guān)仿真結(jié)果。
2011-10-11 15:04:3534

HDLC協(xié)議RS485總線控制器FPGA實(shí)現(xiàn)

介紹了HDLC協(xié)議RS485總線控制器FPGA實(shí)現(xiàn)
2012-02-14 14:59:36100

基于Altera FPGA的彩屏控制器的設(shè)計(jì)和實(shí)現(xiàn)

本設(shè)計(jì)基于FPGA的彩色觸摸屏控制器能夠實(shí)現(xiàn)顏色深度為24 bit,分辨率為480×272的TFT-LCD控制和ADS7843芯片的時(shí)序控制,為后續(xù)IP核的編寫工作打下了基礎(chǔ)。
2013-01-07 11:08:203441

快速浮_定點(diǎn)PID控制器FPGA的研究與實(shí)現(xiàn)

快速浮_定點(diǎn)PID控制器FPGA的研究與實(shí)現(xiàn)
2016-05-11 11:30:1920

FPGA實(shí)現(xiàn)CAN總線控制器源碼

Xilinx FPGA工程例子源碼:FPGA實(shí)現(xiàn)CAN總線控制器源碼
2016-06-07 14:13:4397

基于FPGA的VGA圖像控制器的設(shè)計(jì)與實(shí)現(xiàn)

基于FPGA的VGA圖像控制器的設(shè)計(jì)與實(shí)現(xiàn)
2016-08-30 15:10:1413

E1基礎(chǔ)知識(shí)講座

E1基礎(chǔ)知識(shí)講座
2016-12-23 02:36:250

一種基于FPGAE1數(shù)字傳輸分析儀成解幀實(shí)現(xiàn)方法_耿立華

一種基于FPGAE1數(shù)字傳輸分析儀成解幀實(shí)現(xiàn)方法_耿立華
2017-03-14 16:50:002

DSP和FPGAHDLC協(xié)議通訊電路設(shè)計(jì)

DSP和FPGAHDLC協(xié)議通訊電路設(shè)計(jì)
2017-10-19 14:46:117

基于DSP與FPGA實(shí)現(xiàn)HDLC

引言 HDLC(高級(jí)數(shù)據(jù)鏈路控制)廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實(shí)施HDLC的一般方法通常是采用ASIC器件或軟件編程等。 HDLC的ASIC芯片使用簡(jiǎn)易,功能針對(duì)性強(qiáng)
2017-10-25 16:52:150

基于DSP與FPGA實(shí)現(xiàn)HDLC系統(tǒng)

HDLC(高級(jí)數(shù)據(jù)鏈路控制)廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實(shí)施HDLC的一般方法通常是采用ASIC器件或軟件編程等。 HDLC的ASIC芯片使用簡(jiǎn)易,功能針對(duì)性強(qiáng),性能
2017-10-26 16:50:591

采用Hi3520D和IP Over E1技術(shù)實(shí)現(xiàn)視頻數(shù)據(jù)在E1信道傳輸

體制的。但當(dāng)前一些專用網(wǎng)絡(luò)中還大量保有傳統(tǒng)的E1信道,為了使基于IP網(wǎng)絡(luò)體制的視頻設(shè)備能夠充分利用傳統(tǒng)的E1信道進(jìn)行數(shù)據(jù)傳輸,設(shè)計(jì)了一種基于E1信道的視頻數(shù)據(jù)傳輸系統(tǒng)。采用高性能通信媒體處理Hi3520D.實(shí)現(xiàn)720P面質(zhì)的視頻實(shí)時(shí)編碼,配
2017-11-15 11:21:4613

基于FPGA的千兆以太網(wǎng)及E1信號(hào)光纖傳輸系統(tǒng)構(gòu)成的詳細(xì)分析和性能測(cè)試

信號(hào)與低速的E1信號(hào)結(jié)合起來,實(shí)現(xiàn)以太網(wǎng)與E1信號(hào)的復(fù)用。既滿足了用戶對(duì)大帶寬、高容量數(shù)據(jù)的傳輸要求,又提供了E1信號(hào)接入功能,實(shí)現(xiàn)電話業(yè)務(wù)及其他專用通信系統(tǒng)的接入功能。
2017-11-24 14:16:327388

基于SDH E1信道時(shí)間同步傳輸分析

基于SDH E1信道的時(shí)間同步傳輸精度受到時(shí)延、采樣誤差、碼速調(diào)整、指針調(diào)整等因素的影響。本文對(duì)光纜傳輸時(shí)延和設(shè)備處理時(shí)延進(jìn)行了分析,通過示意圖和案例對(duì)采樣誤差進(jìn)行了解釋并得出結(jié)論,通過比較兩個(gè)固定
2017-12-12 18:09:101

針對(duì)飛控模擬裝置的HDLC協(xié)議控制器的設(shè)計(jì)

高級(jí)數(shù)據(jù)鏈路控制HDLC,High-Level Data Control)是一種同步數(shù)據(jù)傳輸、面向比特的數(shù)據(jù)鏈路層協(xié)議,具有差錯(cuò)檢測(cè)功能強(qiáng)大、高效和同步傳輸的特點(diǎn),目前HDLC協(xié)議已成為是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一,在飛行設(shè)計(jì)領(lǐng)域經(jīng)常用作飛控與舵機(jī),助推等之間通信的通信協(xié)議。
2018-05-05 09:26:003360

關(guān)于在線調(diào)試工具E1的特點(diǎn)介紹

在線調(diào)試工具E1
2018-07-23 00:08:004366

采用FPGA與P2C70F672C8芯片實(shí)現(xiàn)多通道HDLC收發(fā)電路設(shè)計(jì)

FPGA能對(duì)任意數(shù)據(jù)寬度的信號(hào)進(jìn)行處理,內(nèi)部的功能模塊可以并行處理。因此,采用FPGA技術(shù)設(shè)計(jì)HDLC協(xié)議控制器可以均衡整個(gè)系統(tǒng)的負(fù)荷,實(shí)現(xiàn)多通道的高性能HDLC協(xié)議控制器,保證通信的可靠性。同時(shí)
2018-12-30 11:00:004456

E1收發(fā)芯片DS21Q59的原理及交換機(jī)中的應(yīng)用

DS21Q59是美國(guó)MAXIM公司出品的單片四路E1收發(fā)芯片,是一種優(yōu)化的高密度E1線路終端。它包含四個(gè)由線路接口單元(LIU)和成幀組成的完全獨(dú)立的收發(fā),具備了連接四條E1線路所需的各種功能
2018-10-11 10:03:009330

源創(chuàng)通信 Asterisk E1 語音卡介紹

SinoV-TE820E PCI-E數(shù)字E1語音板卡是基于Asterisk 開源IP-PBX的PCI-E語音板卡.支持8 E1/T1接口,提供全雙工速率16.384M數(shù)據(jù)傳輸或者240路語音通訊.
2019-11-20 16:42:263964

digilent E1 asterisk 數(shù)字卡介紹

SinoV-TE110E-B 單E1語音板卡是基于Asterisk 開源IP-PBX的PCI-E語音板卡,支持1 E1/T1接口,提供全雙工速率16.384M數(shù)據(jù)傳輸或者30路語音通訊.每臺(tái)機(jī)器可以
2019-11-25 15:04:452187

源創(chuàng)通信SinoV-TE220E E1數(shù)字卡介紹

/D4T1/E1),卡上提供了2個(gè)獨(dú)立的HDLC收發(fā),支持SS7的FISU收發(fā),該卡還提供了Jitter Attenuator,可以對(duì)線路抖動(dòng)進(jìn)行處理.
2019-11-25 15:13:222479

源創(chuàng)通信SinoV-TE420E E1數(shù)字卡介紹

/D4T1/E1),卡上提供了2個(gè)獨(dú)立的HDLC收發(fā),支持SS7的FISU收發(fā),該卡還提供了Jitter Attenuator,可以對(duì)線路抖動(dòng)進(jìn)行處理.
2019-11-25 15:11:102965

源創(chuàng)通信SinoV-TE420P PCI E1數(shù)字卡介紹

/D4T1/E1),卡上提供了2個(gè)獨(dú)立的HDLC收發(fā),支持SS7的FISU收發(fā),該卡還提供了Jitter Attenuator,可以對(duì)線路抖動(dòng)進(jìn)行處理.
2019-11-25 15:15:462162

源創(chuàng)通信SinoV-TE220P E1數(shù)字卡介紹

/D4T1/E1),卡上提供了2個(gè)獨(dú)立的HDLC收發(fā),支持SS7的FISU收發(fā),該卡還提供了Jitter Attenuator,可以對(duì)線路抖動(dòng)進(jìn)行處理.
2019-11-25 15:28:052500

源創(chuàng)通信SinoV-TE110E 1 E1 asterisk 語音卡介紹

SinoV-TE110EE1語音板卡是基于Asterisk 開源IP-PBX的PCI-E語音板卡,支持1 E1/T1接口,提供全雙工速率16.384M數(shù)據(jù)傳輸或者30路語音通訊.每臺(tái)機(jī)器可以支持
2019-11-25 15:14:342674

IDT82P芯片的功能特點(diǎn)及如何實(shí)現(xiàn)E1模塊的接口設(shè)計(jì)

跟蹤模式。同時(shí)芯片內(nèi)部提供豐富信令功能,可提供CAS信令的提取,提取內(nèi)容輸出方式靈活。CPU通過Bus控制對(duì)E1模塊進(jìn)行配置以及實(shí)現(xiàn)各種告警的監(jiān)控和管理。
2020-04-04 17:23:006537

基于FPGA器件EPF10K20RC240-3實(shí)現(xiàn)HDLC協(xié)議控制器的應(yīng)用方案

.同時(shí)它還具有設(shè)計(jì)開發(fā)周期短、設(shè)計(jì)制造成本低、可實(shí)時(shí)在線檢驗(yàn)等優(yōu)點(diǎn),因此被廣泛用于特殊芯片設(shè)計(jì)中.本設(shè)計(jì)中采用Altera公司的FLEX10K芯片EPF10K20RC240-3來實(shí)現(xiàn)HDLC協(xié)議控制器.
2020-09-27 21:00:121830

如何使用FPGA實(shí)現(xiàn)HDLC協(xié)議控制器

 為了實(shí)現(xiàn)軍航管制系統(tǒng)中雷達(dá)數(shù)據(jù)的可靠傳輸,根據(jù)HDLC協(xié)議的幀結(jié)構(gòu)和循環(huán)冗余校驗(yàn)(CRC)原理,提出了一種新型的基于并行機(jī)制的HDLC協(xié)議控制器,討論采用FPGA新技術(shù)實(shí)現(xiàn)HDLC協(xié)議幀的構(gòu)成
2020-11-04 18:04:1015

E1協(xié)議轉(zhuǎn)換器使用中常見故障問題及處理方法的總結(jié)

E1協(xié)議轉(zhuǎn)換也叫接口轉(zhuǎn)換,是實(shí)現(xiàn)數(shù)據(jù)通信網(wǎng)以太網(wǎng)接口與光纖通信傳送網(wǎng)E1接口連接時(shí)進(jìn)行兩種接口轉(zhuǎn)換的設(shè)備。廣泛應(yīng)用在傳輸E1接口與網(wǎng)絡(luò)交換機(jī)相連時(shí)的接口轉(zhuǎn)換中?,F(xiàn)飛暢科技小編對(duì)其使用過程中常見故障及解決方法進(jìn)行歸納,希望對(duì)大家在應(yīng)用此類設(shè)備時(shí)有所幫助
2020-12-25 15:13:313974

E1光端機(jī)的應(yīng)用種類及性能指標(biāo)分析

E1光端機(jī)是一種將G.703的E1信號(hào)調(diào)制到光纖上傳輸的設(shè)備。采用大規(guī)模集成芯片,電路簡(jiǎn)單,功耗低,可靠性高,具有完整的告警狀態(tài)指示和完善的網(wǎng)管功能。那么,單E1光端機(jī)分類及技術(shù)指標(biāo)有哪些呢?接下來我們就跟隨飛暢科技的小編一起來看看吧!
2021-01-13 14:39:243055

基于PCI總線實(shí)現(xiàn)E1數(shù)據(jù)采集卡的設(shè)計(jì)

E1數(shù)據(jù)采集卡從E1線上采集信令消息(包括七號(hào)信令等),用以監(jiān)視和仿真整個(gè)通話流程。控制流程如圖1所示,PCI接口芯片(HDLC控制器)是一個(gè)多功能設(shè)備,包括一個(gè)網(wǎng)絡(luò)控制器和一個(gè)PCI橋設(shè)備
2021-05-22 15:31:174105

實(shí)現(xiàn)基于FPGA的SPIFlash控制器設(shè)計(jì)

實(shí)現(xiàn)基于FPGA的SPIFlash控制器設(shè)計(jì)(嵌入式開發(fā)工作怎么樣)-該文檔為實(shí)現(xiàn)基于FPGA的SPIFlash控制器設(shè)計(jì)簡(jiǎn)介資料,講解的還不錯(cuò),感興趣的可以下載看看…………………………
2021-07-30 09:10:175

基于FPGA的SDRAM控制器的設(shè)計(jì)與實(shí)現(xiàn)簡(jiǎn)介

基于FPGA的SDRAM控制器的設(shè)計(jì)與實(shí)現(xiàn)簡(jiǎn)介(嵌入式開發(fā)工程師和基層公務(wù)員)-該文檔為基于FPGA的SDRAM控制器的設(shè)計(jì)與實(shí)現(xiàn)簡(jiǎn)介文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
2021-07-30 09:34:5911

T1E1之間的轉(zhuǎn)換

本應(yīng)用筆記介紹如何使用達(dá)拉斯半導(dǎo)體DS21X52和DS21X54單芯片收發(fā)(SCT)和DS216xx時(shí)鐘適配器(CLAD)將T1轉(zhuǎn)換為E1,反之亦然。DS21X52 SCT用于T1信號(hào)
2023-01-10 13:45:372874

與小數(shù)T1E1接口

本應(yīng)用筆記提供了使用達(dá)拉斯半導(dǎo)體/Maxim通信產(chǎn)品T1/E1單芯片收發(fā)(SCT)和T1/E1成幀的小數(shù)T1E1電路設(shè)計(jì)示例。
2023-01-10 14:09:482591

如何利用DS31256 HDLC控制器實(shí)現(xiàn)間隔時(shí)鐘應(yīng)用

DS31256有16個(gè)物理端口(16 Tx和16 Rx)或鏈路,可配置為信道化或非信道化。通道化端口可以處理一個(gè)、兩個(gè)或四個(gè) T1E1 數(shù)據(jù)鏈路。這些端口或鏈路的時(shí)鐘可以支持間隔時(shí)鐘。本應(yīng)用筆記介紹如何在256通道HDLC控制器DS31256中實(shí)現(xiàn)間隙時(shí)鐘應(yīng)用。
2023-01-13 10:25:281617

基于全新Stellar E1控制器的22KW OBC-DC/DC ST系統(tǒng)解決方案

基于全新Stellar E1控制器的22KW OBC-DC/DC ST 系統(tǒng)解決方案
2023-10-30 18:25:132449

步進(jìn)電機(jī)控制器FPGA實(shí)現(xiàn)

電子發(fā)燒友網(wǎng)站提供《步進(jìn)電機(jī)控制器FPGA實(shí)現(xiàn).pdf》資料免費(fèi)下載
2023-10-07 16:29:171

實(shí)時(shí)視頻SDRAM控制器FPGA設(shè)計(jì)與實(shí)現(xiàn).zip

實(shí)時(shí)視頻SDRAM控制器FPGA設(shè)計(jì)與實(shí)現(xiàn)
2022-12-30 09:21:264

已全部加載完成