因?yàn)镕OC運(yùn)算需要用到電機(jī)的線電流值和母線電壓值,所以ADC采樣功能必不可少。但是單片機(jī)的IO口輸入電壓范圍是0~3.3V,所以為了保證安全,需要把測(cè)量電壓保持在這個(gè)范圍之內(nèi)。 計(jì)算運(yùn)放電路的放大
2024-11-19 11:35:11
23661 
單脈沖電壓正向峰值保持電路
電路的功能
這是一種保持模擬信號(hào)電
2010-05-05 12:02:12
4827 
有些應(yīng)用需要對(duì)一組模擬電壓的采樣,至少有兩種傳統(tǒng)方法可以滿足這種要求。最常見(jiàn)的辦法是將一個(gè)經(jīng)典的模擬累加器與一個(gè)采樣保持放大器級(jí)聯(lián)。經(jīng)典的模擬累加器是一個(gè)運(yùn)放加上
2012-04-06 09:52:28
1219 
如圖所示為一個(gè)插入式附件的原理圖,它可以配合典型PC聲卡采樣使用。每個(gè)示波器通道使用一個(gè)高速采樣保持放大器 AD783 SHA的采樣信號(hào)由時(shí)鐘分頻器電路的數(shù)字輸出提供,下文將通過(guò)
2012-04-18 11:49:00
4666 
本文主要介紹了采樣保持電路圖大全(五款采樣保持電路設(shè)計(jì)原理圖詳解),采樣保持電路(采樣/保持器)又稱為采樣保持放大器。當(dāng)對(duì)模擬信號(hào)進(jìn)行A/D轉(zhuǎn)換時(shí),需要一定的轉(zhuǎn)換時(shí)間,在這個(gè)轉(zhuǎn)換時(shí)間內(nèi),模擬信號(hào)要保持基本不變,這樣才能保證轉(zhuǎn)換精度。采樣保持電路即為實(shí)現(xiàn)這種功能的電路。
2018-02-23 09:59:44
106431 
主要是關(guān)于:采樣保持名詞解釋、采樣保持電路工作原理、采樣保持電路功能、采樣保持電路作用以及采樣保持電路設(shè)計(jì)。
2022-10-20 09:37:34
8545 采樣保持電路從模擬輸入信號(hào)中獲取樣本并保持特定時(shí)間段,然后輸出輸入信號(hào)的采樣部分。該電路僅對(duì)幾微秒的輸入信號(hào)進(jìn)行采樣。
2022-11-08 17:29:18
10770 
從事于電子電路硬件設(shè)計(jì)工作的朋友們應(yīng)該都知道,電壓采樣是一種特別常見(jiàn)的電子電路,而且根據(jù)不同需求,電壓采樣的方式也是多種多樣的,今天筆主就跟大家分享三種不同的電壓采樣電路。
2023-03-14 13:50:17
26063 
采樣和保持電路是一種電子電路,它創(chuàng)建作為輸入的電壓樣本,然后將這些樣本保持一定的時(shí)間。采樣保持電路對(duì)輸入信號(hào)產(chǎn)生采樣的時(shí)間稱為采樣時(shí)間。
2024-04-12 10:03:23
4811 
模擬電壓要怎么采樣
2023-10-30 08:34:38
本帖最后由 gk320830 于 2015-3-7 19:04 編輯
采樣保持電路
2012-08-14 09:40:39
采樣保持放大器或SHA是大部分?jǐn)?shù)據(jù)采集系統(tǒng)的關(guān)鍵組成部分,它捕捉模擬信號(hào)并在某些操作(最常見(jiàn)的是模數(shù)轉(zhuǎn)換)中保持信號(hào)不變。SHA對(duì)相關(guān)電路的要求非常高,電容和印刷電路板等普通組件的某些特性可能會(huì)
2022-04-06 14:04:47
時(shí)間被延遲。2)捕捉時(shí)間。采樣/保持器的狀態(tài)邏輯控制信號(hào)由保持電平轉(zhuǎn)換成采樣電平后,其輸出電壓由原保持值過(guò)渡到此時(shí)輸入信號(hào)值所需的時(shí)間稱為捕捉時(shí)間,它包括模擬開(kāi)關(guān)的導(dǎo)通延遲時(shí)間和建立跟蹤的穩(wěn)定過(guò)程時(shí)間
2018-01-08 14:23:45
AD轉(zhuǎn)換器的前端電路。 今天向大家推薦一款項(xiàng)目中用到的采樣保持放大器AD781。屬于專用放大器系列。
對(duì)于采樣保持放大器來(lái)說(shuō)最重要的參數(shù)有三個(gè):acquistion time to 0.01
2023-11-23 07:05:20
`8-25S智能鋰電池BMS保護(hù)板(帶CAN/485)、鋰電庫(kù)侖計(jì)儀表、鋰電云終端產(chǎn)品BMS電壓、溫度、電流采樣討論BMS采樣TI的BQ76940系列芯片實(shí)現(xiàn)模擬前端采樣。如下框圖所示彥陽(yáng)BMS
2019-01-03 15:38:32
項(xiàng)目名稱:高速脈沖電流采樣保持電路研究試用計(jì)劃:申請(qǐng)理由:在調(diào)試采樣保持電路過(guò)程采用整合模擬前端部分的整板進(jìn)行調(diào)試費(fèi)時(shí)費(fèi)力,需要連接一大堆外圍設(shè)備,ADI M2K作為一款口袋儀器,其產(chǎn)品定位非常符合
2019-12-19 09:34:23
電路是整個(gè)系統(tǒng)的關(guān)鍵模塊電路之一。設(shè)計(jì)一個(gè)性能優(yōu)異的采樣保持電路是避免采樣歪斜(timing skew)最直接的方法?! ”疚幕赥SMC 0.25μm CMOS工藝,設(shè)計(jì)了一個(gè)具有高增益、高帶寬
2018-10-08 15:47:53
),直到再次對(duì)輸入采樣。在大多數(shù)應(yīng)用中,S/H用作數(shù)據(jù)采集系統(tǒng)中模數(shù)轉(zhuǎn)換器的“前端”。這樣使用時(shí),S/H主要用于在執(zhí)行模數(shù)轉(zhuǎn)換所需的時(shí)間段內(nèi),讓模擬輸入電壓電平保持恒定不變。具體來(lái)說(shuō),S/H是數(shù)據(jù)轉(zhuǎn)換
2021-08-18 07:00:00
),直到再次對(duì)輸入采樣。在大多數(shù)應(yīng)用中,S/H用作數(shù)據(jù)采集系統(tǒng)中模數(shù)轉(zhuǎn)換器的“前端”。這樣使用時(shí),S/H主要用于在執(zhí)行模數(shù)轉(zhuǎn)換所需的時(shí)間段內(nèi),讓模擬輸入電壓電平保持恒定不變。具體來(lái)說(shuō),S/H是數(shù)據(jù)轉(zhuǎn)換
2021-07-24 07:00:00
怎么實(shí)現(xiàn)高速采樣保持電路的設(shè)計(jì)?
2021-10-11 07:42:17
你好,我在我的項(xiàng)目中使用樣本和保持組件,因?yàn)槲倚枰獜囊粋€(gè)光傳感器采樣信號(hào),它接收來(lái)自一個(gè)LED的非常短的光脈沖。問(wèn)題是,當(dāng)我使用采樣保持電路時(shí),與沒(méi)有H&AMS的采樣時(shí)相比,我得到了一個(gè)有噪聲的信號(hào)
2019-08-15 11:19:14
整體成本的最優(yōu)化。圖1:典型的模擬采樣應(yīng)用電路常用的MUX的通道數(shù)是2路、8路和16路,在一些特殊應(yīng)用,需要更多路的采樣通道,比如64通道。對(duì)于64通道的模擬信號(hào)采樣,如果采用8通道的MUX,方案整體上
2022-11-04 06:05:37
將其轉(zhuǎn)化為數(shù)字信號(hào),為了給后續(xù)的量化編碼過(guò)程提供一個(gè)穩(wěn)定值,需用保持電路對(duì)取得的模擬信號(hào)進(jìn)行電壓保持。
此過(guò)程可通過(guò)并聯(lián)電容的方式實(shí)現(xiàn)。輸入的連續(xù)模擬信號(hào)經(jīng)過(guò)采樣與保持后將得到一個(gè)時(shí)間上離散的模擬
2023-08-15 14:06:48
設(shè)計(jì)一個(gè)簡(jiǎn)易的AD轉(zhuǎn)換器的采樣保持電路,要求采樣方波的上升沿采樣,高電平保持,低電平時(shí)歸零。該如何設(shè)計(jì)模擬開(kāi)關(guān)呢?
2023-10-25 12:07:38
cn0359方案中:PWM1信號(hào)使U10采樣保持緩沖器可在傳感器電壓的負(fù)周期采樣,然后保持直至下一個(gè)采樣周期。因此,U10采樣保持緩沖器輸出等于傳感器電壓方波負(fù)幅度對(duì)應(yīng)的直流電平。 類似地,PWM2
2018-08-28 11:42:48
采樣保持電路(采樣/保持器)又稱為采樣保持放大器。當(dāng)對(duì)模擬信號(hào)進(jìn)行A/D轉(zhuǎn)換時(shí),需要一定的轉(zhuǎn)換時(shí)間,在這個(gè)轉(zhuǎn)換時(shí)間內(nèi),模擬信號(hào)要保持基本不變,這樣才能保證轉(zhuǎn)換精度。采樣保持電路即為實(shí)現(xiàn)這種功能的電路
2011-07-28 10:21:06
描述通過(guò)使用 OPA615 高帶寬、直流恢復(fù)電路,此參考設(shè)計(jì)可為各種應(yīng)用提供高帶寬、高精度采樣保持電路。該電路具有整套設(shè)計(jì)指南支持,可以針對(duì)給定應(yīng)用方便地調(diào)整。特性 高達(dá) 320MHz 帶寬
2022-09-23 07:20:42
描述通過(guò)使用 OPA615 高帶寬、直流恢復(fù)電路,此參考設(shè)計(jì)可為各種應(yīng)用提供高帶寬、高精度采樣保持電路。該電路具有整套設(shè)計(jì)指南支持,可以針對(duì)給定應(yīng)用方便地調(diào)整。主要特色 高達(dá) 320MHz 帶寬
2018-11-20 14:50:52
引言影響接收機(jī)速度、性能的一個(gè)重要電路單元AD轉(zhuǎn)換部分就顯得愈發(fā)重要。影響接收機(jī)速度、性能的一個(gè)重要電路單元AD轉(zhuǎn)換部分是非常重要的,而AD轉(zhuǎn)換前端的采樣保持電路又直接關(guān)系到AD芯片的轉(zhuǎn)換
2021-07-27 06:12:53
對(duì)采樣保持電路的原理、工作方式、電路的參數(shù)以及保持電容器電容量大小的選定進(jìn)行了分析。關(guān)鍵詞:采樣;保持;電容
Abstract:This paper analyses the principle of~mapling a
2010-04-13 08:54:05
64 摘要:介紹了一個(gè)低電壓高精度的高速采樣/保持電路。該電路的電源電壓為1.8V,在125MHz頻率時(shí)鐘采樣時(shí),可達(dá)到1O 位以上的精度;采用柵源電壓恒定的柵壓自舉開(kāi)關(guān),極大地減
2010-04-27 14:06:26
23 在常規(guī)高速采樣保持電路(SHC)中采樣速率主要受到保持電容器被充電到輸入電平期間的采集時(shí)間的限制。本文描述一種新的電路結(jié)構(gòu),其采樣速率僅僅由保持時(shí)間決定。就時(shí)鐘饋通而
2010-04-28 09:57:45
63 一種新型高速采樣保持電路摘要 : 本文提出了一種新型的基于運(yùn)算放大器的開(kāi)關(guān)電容采樣保持電路結(jié)構(gòu)。采用速度補(bǔ)償解決了高速高分辨采樣保持電
2010-05-24 15:44:21
49 一種100MHz采樣頻率CMOS采樣/保持電路
摘要: 設(shè)計(jì)了一種高速采樣保持電路。該電路采用套筒級(jí)聯(lián)增益自舉運(yùn)算放大器,可在達(dá)到高增益高帶寬的同時(shí)最大程度地減
2010-05-24 15:52:26
39 摘要: 討論了目前存在的基于米勒電容的采樣/保持電路,在此基礎(chǔ)上設(shè)計(jì)了一種簡(jiǎn)化形式。該電路利用簡(jiǎn)單的CMOS反相器代替米勒反饋電路中的運(yùn)算放大器,在保證采樣速度和精度
2010-07-31 17:24:53
0 電壓脈沖峰值保持電路
2008-10-20 08:28:21
4220 
采樣保持電路
2009-01-02 01:06:50
1821 
采樣保持放大器
采樣保持電路(采樣/保持器)又稱為采樣保持放大器。當(dāng)對(duì)模擬信號(hào)進(jìn)行A/D轉(zhuǎn)換時(shí),需要一定的轉(zhuǎn)換時(shí)間,在這個(gè)轉(zhuǎn)換時(shí)間內(nèi),模擬信號(hào)要保持基本不變,這
2009-03-11 18:29:56
4328 
×1000采樣與保持電路圖
2009-04-09 09:23:26
1058 
采樣與保持電路圖
2009-04-09 09:23:54
1758 
低漂移采樣與保持電路圖
2009-04-09 09:24:27
906 
高精度采樣與保持電路圖
2009-04-09 09:25:48
1736 
高速采樣與保持電路圖1
2009-04-09 09:26:15
846 
高速采樣與保持電路圖2
2009-04-09 09:26:58
851 
高速采樣與保持電路圖3
2009-04-09 09:27:24
767 
高速采樣與保持放大器電路圖
2009-04-09 09:27:46
854 
結(jié)型場(chǎng)效應(yīng)晶體管采樣與保持電路圖
2009-04-09 09:28:07
927 
失調(diào)量可調(diào)的采樣與保持電路圖
2009-04-09 09:28:47
520 
采樣保持電路(S/H)原理
A/D轉(zhuǎn)換需要一定時(shí)間,在轉(zhuǎn)換過(guò)程中,如果送給ADC的模擬量發(fā)生變化,則不能保證精度。為此,在ADC前加入采樣保持電路,如圖8-30所示。采樣保持電路有兩種
2009-04-12 12:01:35
26483 
采樣信號(hào)保持電路圖
2009-05-08 14:28:55
1211 
8位100ms采樣和保持電路圖
2009-06-29 09:56:42
791 
采樣保持電路圖
2009-07-08 11:40:58
1122 
第二級(jí)采樣和保持電路圖
2009-07-09 12:26:15
773 
反相采樣保持電路圖
2009-07-17 14:43:55
821 
同相采樣保持電路圖
2009-07-17 14:51:13
901 
DS1843 高速采樣/保持電路
DS1843是一款采樣/保持電路,對(duì)于電路板空間受限的快速信號(hào)采集
2009-11-16 17:57:24
1754 
簡(jiǎn)易電壓保持器電路原理
圖1所示為簡(jiǎn)易電壓保持器電路,在用于測(cè)量線路(或線路板)的工作電壓時(shí),可使電壓值長(zhǎng)期保持在電壓表上。這樣既
2009-12-30 11:41:21
4914 
采樣時(shí)間為20US的中速采樣和保持電路
電路的功能
所謂采樣和保持
2010-05-05 15:53:51
1931 
采樣電路的概述
采樣電路,具有一個(gè)模擬信號(hào)輸入,一個(gè)控制信號(hào)輸入和一個(gè)模擬信號(hào)輸出。該電路的作用是在某個(gè)規(guī)定的時(shí)刻接收輸入電壓,并在輸出端
2010-05-23 17:36:09
3347 
單片采樣保持電路
現(xiàn)在已有多種單片采樣保持電路的產(chǎn)品。圖5.4-72是單片采樣保持電路LF398。該電路在作為單位增益跟隨器使用時(shí),其DC增益精度為0.002%到0.01
2010-05-23 18:19:30
3544 
圖中所示是用SF357運(yùn)放組成的電壓采樣保持電路.這種電壓采樣保持電路可以方便地觀察任一時(shí)間內(nèi)的被測(cè)瞬間電
2010-10-08 12:53:57
12995 
在A/D轉(zhuǎn)換后能跟蹤輸入信號(hào)的變化。能完成這種功能的器件叫采樣/保持器。采樣/保持器在保持階段相當(dāng)于一個(gè)“模擬信號(hào)存儲(chǔ)器”。
2011-08-16 09:32:57
31957 
電子發(fā)燒友為大家提供了無(wú)限采樣/保持放大器電路,本站還有其他相關(guān)資源,希望對(duì)您有所幫助。
2011-09-27 11:57:55
1142 
將一個(gè)經(jīng)典的模擬累加器與一個(gè)采樣保持放大器級(jí)聯(lián)對(duì)一組模擬電壓的采樣進(jìn)行保持。經(jīng)典的模擬累加器是一個(gè)運(yùn)放加上至少三只精密電阻。這些電阻的值應(yīng)盡可能低,以避免影響累加
2012-04-01 10:53:12
5470 
為滿足能譜分析中多道脈沖幅度分析器A/D轉(zhuǎn)換的要求,設(shè)計(jì)了一種高速脈沖峰值保持電路。以高速電壓比較器LM311、采樣/保持芯片LF398作為主要器件,具有幅度判別、波形采樣、峰值保
2012-06-28 17:16:15
639 C8051F020實(shí)現(xiàn)C8051F020實(shí)現(xiàn)ADC采樣芯片外的模擬電壓ADC采樣芯片外的模擬電壓通過(guò)LCD顯示,并通過(guò)串口發(fā)送到PC機(jī)
2015-11-12 14:23:11
30 Monolithic Sample-and-Hold Circuits采樣保持電路SHC
2015-11-30 18:31:05
115 電流采樣電路使用分流器:其中R57、R56為采樣電阻,C21、C22為采樣電容,他們?yōu)?b class="flag-6" style="color: red">采樣通道提供了采樣電壓信號(hào),采樣電壓信號(hào)的大小由分流器的阻值和流過(guò)其上的電流決定。電流采樣通道采用完全差動(dòng)輸入
2017-10-19 14:37:17
249 摘要 :本文介紹了一種以采樣/ 保持器 L F398 芯片為主要器件的峰值保持電路。該電路具有結(jié)構(gòu)簡(jiǎn)單、調(diào)試方便、性能優(yōu)良等優(yōu)點(diǎn) ,可廣泛應(yīng)用于各種脈沖分析系統(tǒng)。
2017-11-04 10:07:35
28647 
的應(yīng)用中是一個(gè)關(guān)鍵部分。由于其他結(jié)構(gòu)諸如兩步快閃結(jié)構(gòu)或內(nèi)插式結(jié)構(gòu)都很難在高輸入頻率下提供低諧波失真,因此流水線結(jié)構(gòu)在高速低功耗的ADC應(yīng)用中也成為一個(gè)比較常用的結(jié)構(gòu)。 作為流水線ADC前端的采樣保持電路是整個(gè)系統(tǒng)的關(guān)鍵模塊電路
2017-11-16 15:23:31
1 的應(yīng)用中是一個(gè)關(guān)鍵部分。由于其他結(jié)構(gòu)諸如兩步快閃結(jié)構(gòu)或內(nèi)插式結(jié)構(gòu)都很難在高輸入頻率下提供低諧波失真,因此流水線結(jié)構(gòu)在高速低功耗的ADC應(yīng)用中也成為一個(gè)比較常用的結(jié)構(gòu)。 作為流水線ADC前端的采樣保持電路是整個(gè)系統(tǒng)的關(guān)鍵模塊電路
2017-12-07 10:45:23
5 本文為大家?guī)?lái)交流電壓采樣電路設(shè)計(jì)。
2017-12-23 10:38:29
106194 
本參考設(shè)計(jì)展示了一種基于順序多路選擇采樣保持緩沖器的低成本、高速、小型、高分辨率的PLC 模擬輸出模塊設(shè)計(jì)。
2018-05-11 15:43:16
6 時(shí),SMP04內(nèi)部開(kāi)關(guān)閉合,運(yùn)放OP490的反饋回路接通,電路增益由運(yùn)放本身及反饋電阻決定,圖中增益設(shè)置為10,輸出端輸出放大后的采樣電壓。當(dāng)S非/H=1時(shí),SMP04內(nèi)部開(kāi)關(guān)斷開(kāi),運(yùn)放OP490反饋回路也無(wú)法形成,輸出端輸出保持在內(nèi)部保持電容上最近一次的采樣電壓,且不受輸入端信號(hào)影響。運(yùn)放
2019-01-28 18:40:01
988 關(guān)鍵詞:AD9101 , 采樣保持放大器 , 接口電路 如圖所示為AD9101用于快速(Flash)采樣的接口電路。當(dāng)信號(hào)頻率增加時(shí),傳統(tǒng)的快速采樣電路不得不犧牲動(dòng)態(tài)范圍以換取整體性能的穩(wěn)定。圖中
2019-01-28 18:48:01
696 關(guān)鍵詞:AD9101 , 采樣保持放大器 , 基本連接電路 如圖所示為AD9101的基本連接電路。AD9101內(nèi)置有保持電容CHOLD,采樣保持控制由CLOCK、CLOCK非完成。按基本連接圖的接法
2019-01-28 20:02:01
980 關(guān)鍵詞:AD9100 , 采樣保持放大器 , 跟蹤保持放大器 AD9100是單片采樣跟蹤保持放大器,它為高速和大動(dòng)態(tài)范圍應(yīng)用規(guī)定了一個(gè)新的標(biāo)準(zhǔn)。AD9100采用成熟的高速雙極性電路制造工藝、創(chuàng)新
2019-01-28 20:09:01
1124 關(guān)鍵詞:AD670 , AD783 , 采樣保持放大器 , 接口電路 如圖所示為由AD783與低成本信號(hào)調(diào)節(jié)8位A/D轉(zhuǎn)換器AD670構(gòu)成的接口電路。由于AD783具有15MHz小信號(hào)帶寬,因此可以
2019-01-31 07:04:01
1091 關(guān)鍵詞:AD781 , 采樣保持放大器 AD781是高速單片采樣保持放大器(SHA),它確保在整個(gè)溫度范圍內(nèi)有最大700ns采樣時(shí)間達(dá)到0.01%,規(guī)定和測(cè)試保持模式總諧波失真和保持模式信號(hào)噪聲
2019-01-31 07:11:01
1784 關(guān)鍵詞:AD783 , 采樣保持放大器 AD783是高速單片采樣保持放大器(SHA),提供典型250ns采樣時(shí)間達(dá)到0.01%,在最高輸入頻率100kHz時(shí)規(guī)定和測(cè)試保持模式總諧波失真。AD783
2019-01-31 07:40:01
2141 ,輸出產(chǎn)生5~10V模擬電壓送副SMP04,地址輸入通道***,不同的地址解碼后分別控制四路開(kāi)關(guān),以分別輸出四模擬信號(hào)。采用DAC8228產(chǎn)生DAC電壓輸出可以使電路得以最大的簡(jiǎn)化。為了將輸出電壓干擾減小到最小,在采樣信號(hào)被確認(rèn)之前,必須保證有5μs的最后電壓建立時(shí)間。每一個(gè)采樣保持
2019-01-31 07:46:01
764 峰值電壓采樣保持電路:峰值電壓采樣保持電路如圖12-50所示。峰值電壓采樣保持電路南一片采樣保持器芯片LF398和一塊電壓比較器LM311構(gòu)成。LF398的輸出電壓和輸入電壓通過(guò)LM3J1進(jìn)行比較t當(dāng)U.》Uo時(shí).
2020-01-21 17:21:00
17745 
采樣保持器是一種用邏輯電平控制其工作狀態(tài)的器件,是計(jì)算機(jī)系統(tǒng)模擬量輸入通道中的一種模擬量存儲(chǔ)裝置。
2020-01-15 11:42:16
21181 采樣保持電路能夠跟蹤或者保持輸入模擬信號(hào)的電平值。在理想狀況下,當(dāng)處于采樣狀態(tài)時(shí),采樣保持電路的輸出信號(hào)跟隨輸入信號(hào)變化而變化。
2020-03-31 16:48:01
1877 
采樣/保持電路是模數(shù)轉(zhuǎn)換器的重要組成部分,它的性能決定著整個(gè)A/D轉(zhuǎn)換器的性能。隨著科學(xué)技術(shù)的發(fā)展,系統(tǒng)對(duì)A/D轉(zhuǎn)換器的速度和精度要求越來(lái)越高,因此,設(shè)計(jì)一個(gè)高性能的采樣/保持電路就顯得尤為重要。
2020-07-26 11:03:10
5385 
DATEL采樣保持放大器(sample/hold)也被稱作采樣保持電路。當(dāng)模擬信號(hào)轉(zhuǎn)換成為A/D時(shí),需要相應(yīng)的轉(zhuǎn)換時(shí)長(zhǎng)。在此轉(zhuǎn)換時(shí)長(zhǎng)內(nèi),模擬信號(hào)應(yīng)保持基本性不變,以保證轉(zhuǎn)換精度。DATEL采樣保持
2021-09-07 16:34:45
1008 
AN-284:用模擬輸入/輸出端口實(shí)現(xiàn)無(wú)限采樣保持電路
2021-04-22 16:19:39
12 電子發(fā)燒友網(wǎng)站提供《基于順序多路復(fù)用采樣保持緩沖器的PLC模擬輸出模塊設(shè)計(jì).zip》資料免費(fèi)下載
2022-09-06 10:53:01
0 電子發(fā)燒友網(wǎng)站提供《針對(duì)工業(yè)和T M應(yīng)用的多用途采樣與保持電路.zip》資料免費(fèi)下載
2022-09-07 10:26:30
0 在可編程邏輯控制器(PLC)輸出模塊中存在每通道采樣保持架構(gòu),它采用開(kāi)關(guān)電容和緩沖器作為采樣保持放大器(SHA),以便存儲(chǔ)單通道高性能DAC的選定輸出樣本。這些樣本通過(guò)-一個(gè)模擬開(kāi)關(guān)或多路復(fù)用器在不同保持電容之間切換。
2023-03-17 15:22:45
3272 
ADI公司推出的AD9251是雙通道、14位ADC,70MHz模擬輸入頻率下具備73.5dB的SNR和85dB的SFDR,80MSPS的產(chǎn)品每通道功耗僅為86mW。AD9251集成高性能采樣保持電路
2022-05-06 10:35:25
1794 
采樣保持電路是模數(shù)轉(zhuǎn)換器(ADC)中最重要的電路之一。其電路中存在的寄生電容會(huì)引入時(shí)鐘饋通、溝道電荷注入等非理想因素嚴(yán)重影響ADC的整體性能。鑒于此,本文將介紹這些非理想因素產(chǎn)生的原因及常見(jiàn)的解決方法。
2023-07-17 16:16:19
4741 
如果您需要無(wú)限期地保持模擬信號(hào),那么這種數(shù)字采樣和保持電路就是解決方案。該電路使用ExarXR-2240可編程定時(shí)器/計(jì)數(shù)器作為主要元件。ExarXR-2240在應(yīng)用選通輸入時(shí)觸發(fā)。當(dāng)定時(shí)器被觸發(fā)
2023-07-27 14:53:16
1211 
與ADC轉(zhuǎn)換器相伴出現(xiàn)的邏輯器件是采樣保持放大器。 對(duì)于1.5V工作的電路來(lái)說(shuō),采樣保持電路是最難設(shè)計(jì)的電路之一
2023-10-13 14:23:46
1756 
本次推文介紹經(jīng)典的采樣保持器電路,其工作速度更快,但也更復(fù)雜,以下是經(jīng)典分立元件電路
2023-10-13 14:28:56
1638 
ADC(Analog-to-Digital Converter,模數(shù)轉(zhuǎn)換器)采樣保持電路是ADC轉(zhuǎn)換過(guò)程中的一個(gè)重要組成部分,其工作原理和技術(shù)指標(biāo)對(duì)于確保ADC轉(zhuǎn)換的精度和可靠性至關(guān)重要。以下是對(duì)ADC采樣保持電路工作原理和技術(shù)指標(biāo)的詳細(xì)闡述。
2024-10-05 14:33:00
6652 
評(píng)論