在印制電路板設(shè)計(jì)、生產(chǎn)等過程中,傳輸線的信號(hào)損耗是板材應(yīng)用性能的重要參數(shù)。信號(hào)損耗測(cè)試是印制電路板的信號(hào)完整性的重要表征手段之一。本文介紹了目前業(yè)界使用的幾種PCB傳輸線信號(hào)損耗測(cè)量方法的原理和相關(guān)
2014-05-26 09:32:01
8547 在此主要研究BS器件管腳之間的互連測(cè)試?;ミB測(cè)試采用網(wǎng)絡(luò)互連模型,用網(wǎng)絡(luò)描述電路板上的互連,把網(wǎng)絡(luò)之間的短路和開路作為電路板的故障模型。實(shí)際上,電路板在制造過程中發(fā)生的故障有其特殊的成因,根據(jù)這些
2020-08-10 15:50:40
1285 
思維再縝密的程序員也不可能編寫完全無缺陷的C語言程序,測(cè)試的目的正是盡可能多的發(fā)現(xiàn)這些缺陷并改正。這里說的測(cè)試,是指程序員的自測(cè)試。前期的自測(cè)試能夠更早的發(fā)現(xiàn)錯(cuò)誤,相應(yīng)的修復(fù)成本也會(huì)很低,如果你不徹底測(cè)試自己的代碼,恐怕你開發(fā)的就不只是代碼,可能還會(huì)聲名狼藉。
2023-09-19 16:24:41
1350 
的測(cè)試設(shè)計(jì)顯得尤為重要。對(duì)于單片或者數(shù)量很小的幾片嵌入式SRAM,常用的測(cè)試方法是通過存儲(chǔ)器內(nèi)建自測(cè)試MBIST來完成,實(shí)現(xiàn)時(shí)只需要通過EDA軟件選取相應(yīng)的算法,并給每片SRAM生成MBIST控制邏輯
2019-10-25 06:28:55
設(shè)計(jì)技術(shù),按照該準(zhǔn)則設(shè)計(jì)即可保證模塊的測(cè)試性要求 :(1)在模塊連接器上可以存取所有BIT的控制和狀態(tài)信號(hào),從而可使 ATE直接與BIT電路相連;(2)在模塊內(nèi)裝入完整的 BIT 功能和機(jī)內(nèi)檢測(cè)設(shè)備
2018-01-11 11:16:01
從根本上講,市場(chǎng)是電路板級(jí)仿真的強(qiáng)勁動(dòng)力。在激烈競(jìng)爭(zhēng)的電子行業(yè),快速地將產(chǎn)品投入市場(chǎng)至關(guān)重要,傳統(tǒng)的PCB設(shè)計(jì)方法要先設(shè)計(jì)原理圖,然后放置元器件和走線,最后采用一系列原型機(jī)反復(fù)驗(yàn)證/測(cè)試。修改
2018-08-24 16:48:08
電路板級(jí)的EMC設(shè)計(jì)(3) PCB布線技術(shù)文章目錄電路板級(jí)的EMC設(shè)計(jì)(3) PCB布線技術(shù)文檔簡(jiǎn)介第三部分:印制電路板的布線技術(shù)1.PCB基本特性2.分割3.局部電源和IC間的去耦4.基準(zhǔn)面的射頻
2021-11-12 08:43:48
電路板改板設(shè)計(jì)中的可測(cè)試性技術(shù)電路板制板可測(cè)試性的定義可簡(jiǎn)要解釋為:電路板測(cè)試工程師在檢測(cè)某種元件的特性時(shí)應(yīng)該盡可能使用最簡(jiǎn)單的方法來測(cè)試,以確定該元件能是否到達(dá)預(yù)期的功能需求。進(jìn)一步含義即:麥|斯
2013-10-09 10:57:40
本帖最后由 gk320830 于 2015-3-4 13:43 編輯
電路板設(shè)計(jì)可測(cè)試性技術(shù)電路板制板可測(cè)試性的定義可簡(jiǎn)要解釋為:電路板測(cè)試工程師在檢測(cè)某種元件的特性時(shí)應(yīng)該盡可能使用最簡(jiǎn)單
2013-10-08 11:26:12
本帖最后由 gk320830 于 2015-3-7 13:19 編輯
電路板設(shè)計(jì)可測(cè)試性技術(shù)電路板制板可測(cè)試性的定義可簡(jiǎn)要解釋為:電路板測(cè)試工程師在檢測(cè)某種元件的特性時(shí)應(yīng)該盡可能使用最簡(jiǎn)單
2013-10-16 11:41:06
電路板制板可測(cè)試性的定義可簡(jiǎn)要解釋為:電路板測(cè)試工程師在檢測(cè)某種元件的特性時(shí)應(yīng)該盡可能使用最簡(jiǎn)單的方法來測(cè)試,以確定該元件能是否到達(dá)預(yù)期的功能需求。進(jìn)一步含義即: 1 檢測(cè)產(chǎn)品是否符合技術(shù)
2018-11-27 10:01:40
AMBA測(cè)試接口控制器(TIC)是一個(gè)ASB總線主設(shè)備,它接受來自外部測(cè)試總線(32位外部數(shù)據(jù)總線,如果可用)的測(cè)試向量,并啟動(dòng)總線傳輸。
TIC鎖存來自測(cè)試總線的地址向量并驅(qū)動(dòng)ASB地址總線
2023-08-22 08:10:20
自己做的板子,現(xiàn)在用F28069調(diào)試CAN通信,應(yīng)用controlsuite例程自測(cè)試功能,可以運(yùn)行,收發(fā)正常,將自測(cè)試改成正常模式,就無法正常工作
2018-09-07 11:24:11
法是一種針對(duì)時(shí)序電路芯片的DFT方案.其基本原理是時(shí)序電路可以模型化為一個(gè)組合電路網(wǎng)絡(luò)和帶觸發(fā)器(Flip-Flop,簡(jiǎn)稱FF)的時(shí)序電路網(wǎng)絡(luò)的反饋。內(nèi)建自測(cè)試 內(nèi)建自測(cè)試(BIST)設(shè)計(jì)技術(shù)通過在
2011-12-15 09:35:34
8章中提到的寄存器都沒有引用這個(gè)自測(cè)試位。能否指出這個(gè)自測(cè)試位在哪個(gè)寄存器中。#lsm330dlc自檢以上來自于谷歌翻譯以下為原文 Hello, For a project we
2019-02-20 06:41:24
應(yīng)用程序: 此示例代碼是MA35D1系列微處理器的實(shí)時(shí)處理器( RTP) 的自測(cè)試庫。 此庫執(zhí)行芯片的自測(cè)試功能, 以滿足市場(chǎng)要求的安全要求。 當(dāng)芯片出現(xiàn)錯(cuò)誤時(shí), 可以實(shí)時(shí)檢測(cè), 系統(tǒng)可以保持功能
2023-08-29 07:04:24
到電路板和我的電腦,并將以太網(wǎng)接口IP設(shè)置為192.168.1.100步驟2:設(shè)置視頻(DVI或VGA)連接 - 使用DVI到VGA適配器將vga電纜連接到顯示器和電路板步驟3:以太網(wǎng)連接的跳線 - 已
2019-09-18 10:42:00
測(cè)試點(diǎn)應(yīng)均勻布在插件板上 每個(gè)節(jié)點(diǎn)至少有一個(gè)測(cè)試點(diǎn)(100%通道) 備用或不用的門電路都有測(cè)試點(diǎn) 供電電源的多外測(cè)試點(diǎn)分布在不同位置 元件標(biāo)志 標(biāo)志文字同一方向 型號(hào)、版本
2018-11-23 17:07:53
達(dá)到測(cè)試目的。基于以上原因,這種測(cè)試方法正逐漸被掃描測(cè)試和內(nèi)建自測(cè)試技術(shù)(BIST)所取代。2.掃描技術(shù)印制電路中一般都包括了時(shí)序邏輯和組合邏輯兩部分。組合邏輯使現(xiàn)有測(cè)試技術(shù)能較好地測(cè)試生成;而時(shí)序
2018-09-19 16:17:24
本帖最后由 大彭 于 2014-11-20 10:35 編輯
?PCB設(shè)計(jì)常用板級(jí)信號(hào)完整性分析模型為了進(jìn)行電路模擬,必須先建立元器件的模型,也就是對(duì)于電路模擬程序所支持的各種元器件,在
2014-11-20 10:31:44
邊界掃描和集成自測(cè)試技術(shù)基礎(chǔ)上的測(cè)試戰(zhàn)略肯定會(huì)增加費(fèi)用。開發(fā)工程師必然要在電路中使用的邊界掃描元件(IEEE-1149.1-標(biāo)準(zhǔn)),并且要設(shè)法使相應(yīng)的具體的測(cè)試引線腳可以接觸(如測(cè)試數(shù)據(jù)輸入-TDI
2014-11-19 11:47:21
STC8951單片機(jī)不斷電下載的方法(親自測(cè)試過)對(duì)于STC89C51系列單片機(jī)如果要下載程序,我們需要先斷電,點(diǎn)擊下載,再給單片機(jī)上電這時(shí),他就會(huì)自動(dòng)下載程序。這是因?yàn)閱纹瑱C(jī)在冷啟動(dòng)時(shí),首先執(zhí)行
2013-04-30 01:04:20
dft可測(cè)試性設(shè)計(jì),前言可測(cè)試性設(shè)計(jì)方法之一:掃描設(shè)計(jì)方法可測(cè)試性設(shè)計(jì)方法之二:標(biāo)準(zhǔn)IEEE測(cè)試訪問方法可測(cè)試性設(shè)計(jì)方法之三:邏輯內(nèi)建自測(cè)試可測(cè)試性設(shè)計(jì)方法之四:通過MBIST測(cè)試寄存器總結(jié)...
2021-07-22 09:10:42
msp430x14x用TINERB產(chǎn)生6路PWM信號(hào),親自測(cè)試可行
2016-07-19 21:52:22
設(shè)計(jì)了一種多通道頻率測(cè)量系統(tǒng)。系統(tǒng)由模擬開關(guān)、信號(hào)調(diào)理電路、FPGA、總線驅(qū)動(dòng)電路構(gòu)成,實(shí)現(xiàn)對(duì)頻率信號(hào)的分壓、放大、濾波、比較、測(cè)量,具備回路自測(cè)試功能,可與主設(shè)備進(jìn)行數(shù)據(jù)交互,具有精度高、可擴(kuò)展
2019-06-27 07:23:11
目前隨著使用大規(guī)模集成電路的產(chǎn)品不斷出現(xiàn),相應(yīng)的PCB的安裝和測(cè)試工作已越來越困難。雖然印制電路板的測(cè)試仍然使用在線測(cè)試技術(shù)這一傳統(tǒng)方法,但是這種方法由于芯片的小型化及封裝而變得問題越來越多
2018-09-10 16:50:00
我修改了add.S文件,想讓make run_test SIM=iverilog后出現(xiàn)file.可是編譯不了,add.S文件也沒顯示更新。
可是我在測(cè)試自測(cè)試用例的時(shí)候,make compile
2023-08-12 06:50:38
技術(shù)的主要缺點(diǎn)是通孔要占用所有層的珍貴空間,而不考慮該層是否需要進(jìn)行電氣連接?! ? 埋孔 埋孔是連接多基板的兩層或更多層的鍍通孔,埋孔處于電路板的內(nèi)層結(jié)構(gòu)中,不出現(xiàn)在電路板的外表面上。圖2 為具有
2018-11-27 10:03:17
,實(shí)際板卡與簡(jiǎn)化的板卡仿真模型之間的差異將對(duì)熱仿真結(jié)果帶來不可預(yù)知的影響?板級(jí)熱仿真技術(shù)仍存在諸多問題: 1) 板卡芯片熱輸入數(shù)據(jù)不統(tǒng)一?不確定?不準(zhǔn)確,沒有科學(xué)有效的測(cè)量計(jì)算方法? 2) 板卡EDA
2018-09-26 16:22:17
掃描技術(shù)應(yīng)用在電路板快速測(cè)試系統(tǒng)中,設(shè)計(jì)了一套具有自 主知識(shí)產(chǎn)權(quán)的邊界掃描測(cè)試系統(tǒng),并對(duì)系統(tǒng)的故障分析策略進(jìn)行了討論研究,提出對(duì)周期信 號(hào)采用信號(hào)統(tǒng)計(jì)法和數(shù)據(jù)分析法的故障分析策略。參考文獻(xiàn):[1
2018-09-10 16:28:11
工程師來說,建立在邊界掃描和集成自測(cè)試技術(shù)基礎(chǔ)上的測(cè)試戰(zhàn)略肯定會(huì)增加費(fèi)用。開發(fā)工程師必然要在電路中使用的邊界掃描組件( IEEE-1149.1- 標(biāo)準(zhǔn)),并且要設(shè)法使相應(yīng)的具體的測(cè)試引線腳可以接觸(如測(cè)試
2015-01-14 14:34:27
測(cè)試性。對(duì)此可使用邊界掃描和集成自測(cè)試技術(shù)來縮短測(cè)試完成時(shí)間和提高測(cè)試效果。 對(duì)于開發(fā)工程師和測(cè)試工程師來說,建立在邊界掃描和集成自測(cè)試技術(shù)基礎(chǔ)上的測(cè)試戰(zhàn)略肯定會(huì)增加費(fèi)用。開發(fā)工程師必然要在電路中使
2017-11-06 09:11:17
能處于插件板的背面? 測(cè)試點(diǎn)應(yīng)均勻布在插件板上? 每個(gè)節(jié)點(diǎn)至少有一個(gè)測(cè)試點(diǎn)(100%通道)? 備用或不用的門電路都有測(cè)試點(diǎn)? 供電電源的多外測(cè)試點(diǎn)分布在不同位置 元件標(biāo)志 ? 標(biāo)志文字同一
2017-11-06 10:33:34
放大電路和加法器電路各自測(cè)試時(shí)都對(duì),但放大器輸出之后接加法器的時(shí)候輸出不對(duì)!新手求助
2016-04-28 08:41:31
近期安泰維修中心接修到一臺(tái)E8267C信號(hào)發(fā)生器,客戶描述儀器自測(cè)試未通過,下面就來看看這臺(tái)儀器的損壞原因以及維修過程。故障現(xiàn)象自測(cè)試未通過,頻率3.2G以上功率無輸出。檢測(cè)過程外觀完好,自檢
2020-09-18 14:23:21
的接口。它們帶有元件編號(hào)和序列號(hào)數(shù)據(jù)等等,還包括最近故障檢測(cè)日志。PCI-DIO-96 被作為一個(gè)使用CPLD、有160 個(gè)管腳的DIO,CPLD 將來自測(cè)試控制器PC 的I/O 板卡的輸出和輸入進(jìn)行
2013-10-28 14:41:12
本帖最后由 一只耳朵怪 于 2018-6-14 10:25 編輯
eCan 自測(cè)試模式下可以產(chǎn)生中斷嗎? F2812
2018-06-14 01:20:48
繼電器來選擇所需的測(cè)試。圖 1 是整體測(cè)試電路。在圖 2 至圖 13 中,信號(hào)路徑以紅色顯示,以便與前兩篇文章中所介紹的方法進(jìn)行比較。圖 1.該電路整合了用于測(cè)試運(yùn)算放大器的自測(cè)試電路及雙運(yùn)算放大器環(huán)路
2018-09-07 11:04:41
高速電路PCB板級(jí)設(shè)計(jì)技巧改進(jìn)電路設(shè)計(jì)規(guī)程提高可測(cè)試性隨著微型化程度不斷提高,元件和布線技術(shù)也取得巨大發(fā)展,例如BGA外殼封裝的高集成度的微型IC,以及導(dǎo)體之間的絕緣間距縮小到0.5mm,這些僅是
2009-05-16 20:41:11
上,主要應(yīng)用于集成電路的設(shè)計(jì)。而MicroSim公司(后來被OrCAD公司兼并,而OrCAD又被Cadence公司兼并)開發(fā)的PSPICE運(yùn)行于PC上,主要應(yīng)用于PCB板級(jí)和系統(tǒng)級(jí)的設(shè)計(jì)?! PICE
2018-08-31 14:55:27
電工技術(shù)(電工學(xué)I)典型題解析及自測(cè)試題是根據(jù)國(guó)家教育部(前國(guó)家教委)1995年修訂的“高等工業(yè)學(xué)校電工技術(shù)(電工學(xué)Ⅰ)課程教學(xué)基本要求“編寫的學(xué)習(xí)指導(dǎo)書,主要內(nèi)容是
2008-09-20 21:46:12
0 印刷線路板制作技術(shù)大全-高速電路PCB板級(jí)設(shè)計(jì)技巧
2009-05-16 20:03:44
0 近幾年基于預(yù)定制模塊IP(Intellectual Property)核的SoC(片上系統(tǒng))技術(shù)得到快速發(fā)展,各種功能的IP 核可以集成在一塊芯片上,從而使得SoC 的測(cè)試、IP 核的
2009-09-09 08:33:41
24 嵌入式存儲(chǔ)器內(nèi)建自測(cè)試的一種新型應(yīng)用孫華義 鄭學(xué)仁 閭曉晨王頌輝吳焯焰 華南理工大學(xué)微電子研究所廣州 510640摘要:當(dāng)今,嵌入式存儲(chǔ)器在SoC 芯片面積中所占的比例越來
2009-12-20 09:26:11
38 多信號(hào)模型是一種簡(jiǎn)單而有效的系統(tǒng)建模表示方法,已被美國(guó)QSI公司引入其TEAMS(測(cè)試性工程和維修系統(tǒng))軟件中用于系統(tǒng)測(cè)試性分析和預(yù)計(jì)、可靠性分析以及故障診斷等。論文分析
2009-12-23 11:40:25
12 本設(shè)計(jì)指南探討了信號(hào)調(diào)理、調(diào)整和校準(zhǔn)電路,用于修正系統(tǒng)誤差,從而以合理的成本確保工業(yè)設(shè)備安全、精確。校準(zhǔn)部分討論了利用最終測(cè)試補(bǔ)償元件誤差,通過上電自測(cè)試和連
2010-07-30 11:34:32
8 芯片間的互連速率已經(jīng)達(dá)到GHz量級(jí),相比較于低速互連,高速互連的測(cè)試遇到了新的挑戰(zhàn)。本文探討了高速互連測(cè)試的難點(diǎn),傳統(tǒng)互連測(cè)試方法的不足,進(jìn)而介紹了互連內(nèi)建自測(cè)試(I
2010-07-31 17:00:16
15 內(nèi)建自測(cè)試是一種有效的測(cè)試存儲(chǔ)器的方法。分析了NOR型flash存儲(chǔ)器的故障模型和測(cè)試存儲(chǔ)器的測(cè)試算法,在此基礎(chǔ)上,設(shè)計(jì)了flash存儲(chǔ)器的內(nèi)建自測(cè)試控制器??刂破鞑捎昧艘环N23
2010-07-31 17:08:54
35 隨著超大規(guī)模集成電路(VLSI)制造密度的提高.使得電子電路和系統(tǒng)變得日益復(fù)雜.也顯著地拉加了模擬和數(shù)字集成電路充分測(cè)試的難度.另外.市場(chǎng)競(jìng)爭(zhēng)的壓力對(duì)集成電路(Ic)的-惻試
2010-08-06 15:53:29
39 針對(duì)高速數(shù)字電路印刷電路板的板級(jí)信號(hào)完整性, 分析了IBIS 模型在板級(jí)信號(hào)完整性分析中的作用。利用ADS 仿真軟件, 采用電磁仿真建模和電路瞬態(tài)仿真測(cè)試了某個(gè)實(shí)際電路版
2010-08-23 17:18:04
39 摘 要: 本文論述了邊界掃描技術(shù)的基本原理和邊界掃描在電路板測(cè)試及在FPGA、DSP器件中的應(yīng)用。介紹了為提高電路板的可測(cè)試性而采用邊界掃描技術(shù)進(jìn)行設(shè)計(jì)時(shí)應(yīng)注意的一些基本
2006-03-11 13:45:44
2058 
±50g自測(cè)試電路圖
2009-07-03 12:03:06
496 
NAC-201具有自測(cè)試的電路圖
2009-07-03 13:09:10
530 
NAC-206具有自測(cè)試的電路圖
2009-07-03 13:09:35
564 
板級(jí)備件通用測(cè)試系統(tǒng)設(shè)計(jì)
0 引 言
隨著導(dǎo)彈武器裝備備件的日益增多,對(duì)交付部隊(duì)的多品種單板備件的測(cè)試維護(hù)就顯得尤為重要,必須有與之配套的電子
2009-11-16 10:25:15
1054 
電路板改板設(shè)計(jì)中的可測(cè)試性技術(shù)
電路板制板可測(cè)試性的定義可簡(jiǎn)要解釋為:電路板測(cè)試工程師在檢測(cè)某種元件的特性時(shí)應(yīng)該盡可能使用最簡(jiǎn)單的方法來測(cè)試,以確定
2010-01-23 11:22:50
587 電路板改板技術(shù)之光板測(cè)試工藝指導(dǎo)
光板工藝測(cè)試技術(shù)是電路板抄板改板過程中常用到的一種制板工藝技術(shù),目的是為了能確保最后成品電路板的品質(zhì)。以下我們提供
2010-01-23 11:26:34
1180 印刷電路(PCB)板抄板信號(hào)隔離技術(shù)應(yīng)用廣泛
我們?cè)赑CB設(shè)計(jì)或印刷電路板抄板時(shí)往往會(huì)運(yùn)用到信號(hào)隔離技術(shù)。印刷電路板抄板信號(hào)隔離技術(shù)是使模擬信號(hào)或
2010-01-23 11:35:09
1228 本設(shè)計(jì)指南探討了信號(hào)調(diào)理、調(diào)整和校準(zhǔn)電路,用于修正系統(tǒng)誤差,從而以合理的成本確保工業(yè)設(shè)備安全、精確。校準(zhǔn)部分討論了利用最終測(cè)試補(bǔ)償元件誤差,通過上電自測(cè)試和連
2010-07-24 12:08:27
943 本設(shè)計(jì)指南探討了信號(hào)調(diào)理、調(diào)整和校準(zhǔn)電路,用于修正系統(tǒng)誤差,從而以合理的成本確保工業(yè)設(shè)備安全、精確。校準(zhǔn)部分討論了利用最終測(cè)試補(bǔ)償元件誤差,通過上電自測(cè)試和連
2010-07-27 18:09:20
1160 
通常我們?cè)谠O(shè)計(jì)芯片的同時(shí),可以根據(jù)芯片本身的特征,額外地把可測(cè)性電路設(shè)計(jì)(Design For Testability)在芯片里。談到可測(cè)性的電路設(shè)計(jì),內(nèi)建自測(cè)試(BIST)和基于掃描Scan—Based)的電路設(shè)計(jì)
2011-06-10 10:13:45
2825 
手動(dòng)電路板測(cè)試治具是指:通過針床、手動(dòng)測(cè)試治具、印制板插腳、輸入/輸出接口,向被測(cè)電路板施加控制信號(hào)及輸入信號(hào),并實(shí)時(shí)讀取被測(cè)電路板的輸出信號(hào),通過一系列的數(shù)據(jù)分析
2011-06-20 17:56:18
2712 由于不同板卡的總線接口不同,對(duì)板卡的測(cè)試也需要多種測(cè)試系統(tǒng),因此成本較高。針對(duì)以上問題,設(shè)計(jì)了一種能兼容多種總線的板級(jí)自動(dòng)化測(cè)試系統(tǒng)。介紹了系統(tǒng)的硬件構(gòu)建方法和工
2011-08-01 15:35:01
0 在集成電路內(nèi)建自測(cè)試的過程中,電路的測(cè)試功耗通常顯著高于正常模式產(chǎn)生的功耗,因此低功耗內(nèi)建自測(cè)試技術(shù)已成為當(dāng)前的一個(gè)研究熱點(diǎn)。為了減少被測(cè)電路內(nèi)部節(jié)點(diǎn)的開關(guān)翻轉(zhuǎn)活
2012-02-01 14:00:36
21 本文就DSP芯片內(nèi)部自帶FLASH提出了一種自測(cè)試方法,通過兩次燒寫FLASH將待測(cè)空間的校驗(yàn)和計(jì)算出來并計(jì)入RAM中事先定義好的變量中,重新編譯后生成新的目標(biāo)碼校驗(yàn)和變成第一次校驗(yàn)和
2012-05-16 11:43:23
2116 
隨著支持IEEE1149.1標(biāo)準(zhǔn)的邊界掃描芯片的廣泛應(yīng)用,傳統(tǒng)的電路板測(cè)試方法如使用萬用表、示波器探針,已不能滿足板級(jí)測(cè)試的需求,相反一種基于板級(jí)測(cè)試的邊界掃描技術(shù)得到了迅速發(fā)
2012-05-30 15:06:42
45 usb口轉(zhuǎn)串口的驅(qū)動(dòng),本人親自測(cè)試通過,請(qǐng)放心使用
2015-11-10 17:06:56
24 本人親自測(cè)試的Jlink刷機(jī)教程,很有含量哦
2015-11-06 16:56:38
15 XDS100V3原理圖,是按照官方的原理圖重新畫的,親自測(cè)試通過。
2015-12-02 10:22:11
175 溫度控制系統(tǒng),親自測(cè)試,可以使用,十分強(qiáng)大,感興趣的可以看看。
2016-07-22 16:53:46
0 一種基于包的邏輯內(nèi)置自測(cè)試電路設(shè)計(jì)方法
2017-02-07 16:14:56
13 在本系列的第 1 部分中,我們?yōu)榇蠹医榻B了三種運(yùn)算放大器測(cè)試電路:自測(cè)試電路、雙運(yùn)算放大器環(huán)路以及三運(yùn)算放大器環(huán)路。這些電路有助于測(cè)試失調(diào)電壓 (VOS)、共模抑制比 (CMRR)、電源抑制比
2017-04-08 06:06:34
5756 
TMS570LS系列微控制器與可編程內(nèi)置自測(cè)試(pbist)實(shí)現(xiàn)建筑。的pbist架構(gòu)提供了一種存儲(chǔ)器BIST引擎不同的覆蓋水平在許多嵌入式內(nèi)存實(shí)例中。TMS570LS系列微控制器可分為兩類:130
2018-04-16 16:03:38
12 隨著集成電路復(fù)雜度越來越高,測(cè)試開銷在電路和系統(tǒng)總開銷中所占的比例不斷上升,測(cè)試方法的研究顯得非常突出。目前在測(cè)試源的劃分上可以采用內(nèi)建自測(cè)試或片外測(cè)試。
2019-04-26 09:12:00
1562 
在基于信號(hào)完整性計(jì)算機(jī)分析的PCB設(shè)計(jì)方法中,最為核心的部分就是pcb板級(jí)信號(hào)完整性模型的建立,這是與傳統(tǒng)的設(shè)計(jì)方法的區(qū)別之處。SI模型的正確性將決定設(shè)計(jì)的正確性,而SI模型的可建立性則決定了這種設(shè)計(jì)方法的可行性。
2019-06-24 15:22:49
5815 在PCB印制電路板設(shè)計(jì)生產(chǎn)等過程中,傳輸線的信號(hào)損耗是板材應(yīng)用性能的重要參數(shù)。信號(hào)損耗測(cè)試是印制電路板的信號(hào)完整性的重要表征手段之一。簡(jiǎn)單分享一下我所了解的目前業(yè)界使用的幾種PCB傳輸線信號(hào)損耗測(cè)量方法的原理和相關(guān)應(yīng)用,并分析了其優(yōu)勢(shì)和限制。
2019-08-16 14:26:00
7081 
電路板功能測(cè)試系統(tǒng)通過軟件自定義功能和靈活的硬件配置使用戶可自定義測(cè)試步驟測(cè)試,適用于對(duì)電路板電壓、電流、電阻和頻率、信噪比等信號(hào)進(jìn)行測(cè)量和分析,從而實(shí)現(xiàn)復(fù)雜的電路板測(cè)試流程。
2019-07-26 15:11:48
6851 自動(dòng)測(cè)試系統(tǒng)的廣泛適用性是因?yàn)樽詣?dòng)測(cè)試系統(tǒng)的設(shè)計(jì)不是針對(duì)單一的測(cè)試對(duì)象進(jìn)行的, 而是將印制電路板的功能測(cè)試進(jìn)行抽象和分類, 印制電路板測(cè)試(這里是抽象的印制電路板)抄板過程可分為信號(hào)的輸入和信號(hào)的輸出。
2019-09-08 10:58:40
2261 仿真結(jié)果:為了評(píng)價(jià)BIC監(jiān)測(cè)儀用于新型并行模擬自測(cè)試的可行性,進(jìn)行了故障仿真。全差分電流傳送器被用作被測(cè)器件。在監(jiān)視通過/失敗輸出(圖2)的同時(shí),將每個(gè)典型的MOS晶體管的終端故障(短路和開路)分別
2019-11-26 16:36:30
0 VLSI測(cè)試技術(shù)導(dǎo)論, 可測(cè)試性設(shè)計(jì), 邏輯與故障模擬,測(cè)試生成,邏輯自測(cè)試,測(cè)試壓縮,邏輯電路故障診斷,存儲(chǔ)器測(cè)試與BIST,存儲(chǔ)器診斷與BISR,邊界掃描與SOC測(cè)試,納米電路測(cè)試技術(shù),復(fù)習(xí)及習(xí)題
2020-10-09 08:00:00
1 關(guān)于測(cè)試,分板級(jí)測(cè)試和芯片測(cè)試,板級(jí)測(cè)試又分無源測(cè)試,有源測(cè)試。板級(jí)測(cè)試的目的是驗(yàn)證在當(dāng)前特定的這塊PCB上,板材、拓?fù)浣Y(jié)構(gòu)、走線長(zhǎng)度等等都已固化的情況下,信號(hào)質(zhì)量如何。芯片測(cè)試的目的是驗(yàn)證這款芯片
2021-03-26 11:42:28
5903 開關(guān)電源(Buck電路)的小信號(hào)模型及環(huán)路設(shè)計(jì)(實(shí)用電源技術(shù)答案)-開關(guān)電源(Buck電路)的小信號(hào)模型及環(huán)路設(shè)計(jì)???????????
2021-09-18 10:03:12
82 電路板級(jí)的EMC設(shè)計(jì)(3) PCB布線技術(shù)文章目錄電路板級(jí)的EMC設(shè)計(jì)(3) PCB布線技術(shù)文檔簡(jiǎn)介第三部分:印制電路板的布線技術(shù)1.PCB基本特性2.分割3.局部電源和IC間的去耦4.基準(zhǔn)面的射頻
2021-11-07 09:51:00
28 作者:Martin Rowe — 2011 年 11 月 16 日
在本系列的第 1 部分中,我們?yōu)榇蠹医榻B了三種運(yùn)算放大器測(cè)試電路:自測(cè)試電路、雙運(yùn)算放大器環(huán)路以及三運(yùn)算放大器環(huán)路。這些電路
2021-11-23 17:41:50
2424 LBIST (Logic build-in-self test), 邏輯內(nèi)建自測(cè)試。和MBIST同理,在關(guān)鍵邏輯上加上自測(cè)試電路,看看邏輯cell有沒有工作正常。BIST總歸會(huì)在芯片里加入自測(cè)試邏輯,都是成本。
2022-08-29 15:33:30
3503 UM2986 STM32U5系列IEC 60730自測(cè)試庫用戶指南
2022-11-22 08:21:45
0 本次操作包括:工程的版本遷移,板級(jí)測(cè)試時(shí)信號(hào)的抓取。
2023-02-09 09:36:34
4743 廣東技標(biāo)專業(yè)維修各種電子線路板、電腦板、工控機(jī)(工業(yè)電腦)、I/O板、叉車控制板、數(shù)控機(jī)床電路板、位置板、鐳射板、信號(hào)板等各種單片機(jī)板。 我司使用電路維修在線測(cè)試儀,提高電路板維修效率 使用“電路
2023-06-27 14:43:28
1565 廣東技標(biāo)專業(yè)維修各種電子線路板、電腦板、工控機(jī)(工業(yè)電腦)、I/O板、叉車控制板、數(shù)控機(jī)床電路板、位置板、鐳射板、信號(hào)板等各種單片機(jī)板。 我司使用電路維修在線測(cè)試儀,提高電路板維修效率 使用“電路
2023-08-02 10:26:35
2672 廣東技標(biāo)專業(yè)維修各種電子線路板、電腦板、工控機(jī)(工業(yè)電腦)、I/O板、叉車控制板、數(shù)控機(jī)床電路板、位置板、鐳射板、信號(hào)板等各種單片機(jī)板。 我司使用電路維修在線測(cè)試儀,提高電路板維修效率 使用“電路
2023-09-15 15:40:45
2976 使用CPLD、有160 個(gè)管腳的DIO,CPLD 將來自測(cè)試控制器PC 的I/O 板卡的輸出和輸入進(jìn)行多路復(fù)用。
2023-10-17 14:53:08
687 
大信號(hào)模型和小信號(hào)模型是電子工程和通信領(lǐng)域中常用的兩種模型,它們?cè)诿枋龊头治鲭娮?b class="flag-6" style="color: red">電路或系統(tǒng)時(shí)具有不同的特點(diǎn)和應(yīng)用范圍。以下是關(guān)于大信號(hào)模型和小信號(hào)模型區(qū)別的介紹。 大信號(hào)模型:大信號(hào)模型主要用于描述
2023-12-19 11:35:55
14338 MBIST是Memory Build-In-Self Test的簡(jiǎn)稱,意為存儲(chǔ)器內(nèi)建自測(cè)試。
2024-05-19 09:14:26
3006 
降低設(shè)備工作功耗的效果。 02 該問題帶來的危害及影響 如果不在原有電路板上飛線測(cè)試射頻二級(jí)放大電路射頻性能,定位功能,不認(rèn)真制定測(cè)試方案,直接設(shè)計(jì)PCB,打板貼片,有可能導(dǎo)致電路無法到達(dá)預(yù)期要求,造成時(shí)間與金錢的浪費(fèi),導(dǎo)致項(xiàng)目開發(fā)時(shí)間的拖
2024-09-30 18:25:47
1858 
評(píng)論