摘 要:本文介紹了一種同步測(cè)周期計(jì)數(shù)器的設(shè)計(jì),并基于該計(jì)數(shù)器設(shè)計(jì)了一個(gè)高精度的數(shù)字頻率計(jì)。文中給出了計(jì)數(shù)器的VHDL編碼,并對(duì)頻率計(jì)的FPGA實(shí)現(xiàn)進(jìn)行了仿真驗(yàn)證,給出了測(cè)試結(jié)果。
在現(xiàn)代數(shù)字電路設(shè)計(jì)中,采用FPGA結(jié)合硬件描述語(yǔ)言VHDL可以設(shè)計(jì)出各種復(fù)雜的時(shí)序和邏輯電路,具有設(shè)計(jì)靈活、可編程、高性能等優(yōu)點(diǎn)。本文將介紹一種基于FPGA,采用同步測(cè)周期的方法來(lái)實(shí)現(xiàn)寬頻段高精度數(shù)字頻率計(jì)的設(shè)計(jì)。
圖1 同步測(cè)周期計(jì)數(shù)器
同步測(cè)周期頻率計(jì)的原理
在數(shù)字頻率計(jì)中,測(cè)周期計(jì)數(shù)器是主要的電路,其功能是:使用標(biāo)準(zhǔn)時(shí)鐘以被測(cè)頻率信號(hào)的一個(gè)周期為時(shí)限進(jìn)行脈沖計(jì)數(shù)。傳統(tǒng)的測(cè)周期計(jì)數(shù)器采用門控計(jì)數(shù)器來(lái)實(shí)現(xiàn),即采用一個(gè)同被測(cè)頻率信號(hào)周期寬度相同的門控脈沖來(lái)控制計(jì)數(shù)器的計(jì)停。其缺點(diǎn)在于無(wú)法實(shí)現(xiàn)對(duì)被測(cè)信號(hào)的連續(xù)測(cè)周期計(jì)數(shù)。
本文設(shè)計(jì)的同步測(cè)周期計(jì)數(shù)器如圖1所示。圖中計(jì)數(shù)器的計(jì)數(shù)時(shí)鐘為clk0, 頻率為f0;被測(cè)信號(hào)為clkx,頻率為fx。采用一個(gè)D觸發(fā)器對(duì)輸入的被測(cè)信號(hào)clkx進(jìn)行同步,同步輸出為s0。在clk0的上升沿到來(lái)之前,如果clkx出現(xiàn)了上升跳變,則le信號(hào)變?yōu)楦唠娖剑?jì)數(shù)器ct的重載信號(hào)和鎖存器cout的使能信號(hào)有效。當(dāng)clk0的上升沿到來(lái)時(shí),計(jì)數(shù)器的計(jì)數(shù)值鎖存,同時(shí)計(jì)數(shù)器重載為1,重新開始計(jì)數(shù),le變?yōu)榈碗娖?。?jì)數(shù)器在其他時(shí)間里進(jìn)行加1計(jì)數(shù),鎖存器的值則保持不變。該測(cè)周期計(jì)數(shù)器能在clkx的每個(gè)上升沿之后輸出計(jì)數(shù)值,實(shí)現(xiàn)了對(duì)被測(cè)信號(hào)進(jìn)行測(cè)周期計(jì)數(shù),并始終輸出其最新一個(gè)周期的計(jì)數(shù)值,圖中cint端輸出一個(gè)clk0周期寬度的高脈沖,用于指示新的計(jì)數(shù)值鎖存。
圖2 同步測(cè)周期數(shù)字頻率計(jì)
圖3 頻率計(jì)cint的改進(jìn)電路
設(shè)該計(jì)數(shù)器的測(cè)周期計(jì)數(shù)值為M0,由于同步測(cè)周期法的分辨率為一個(gè)標(biāo)準(zhǔn)時(shí)鐘周期,因此有:
該同步測(cè)周期計(jì)數(shù)器的測(cè)周期計(jì)數(shù)值最小為2,要求被測(cè)信號(hào)高低電平的寬度大于一個(gè)標(biāo)準(zhǔn)時(shí)鐘周期。
基于上述同步測(cè)周期計(jì)數(shù)器,本文設(shè)計(jì)了如圖2所示的高精度數(shù)字頻率計(jì)。freq_div模塊是一個(gè)分頻器,對(duì)標(biāo)準(zhǔn)時(shí)鐘clk0進(jìn)行系數(shù)為C0的分頻。頻率計(jì)采用了兩個(gè)同步測(cè)周期計(jì)數(shù)器同時(shí)工作,計(jì)數(shù)值輸出端口分別為cout和mout。為了避免由于同步測(cè)周期計(jì)數(shù)器中被測(cè)信號(hào)和標(biāo)準(zhǔn)時(shí)鐘不同步,le信號(hào)高電平的寬度不固定而造成的計(jì)數(shù)出錯(cuò),在實(shí)際應(yīng)用中,采取將被測(cè)信號(hào)先經(jīng)過(guò)一個(gè)D觸發(fā)器同步后再送入計(jì)數(shù)器的方法,以保證計(jì)數(shù)的可靠性,其計(jì)數(shù)值和頻率的關(guān)系仍滿足(1)式。設(shè)cout輸出的值為C,mout輸出的值為M,根據(jù)頻率計(jì)的結(jié)構(gòu),對(duì)于其中以clkx為計(jì)數(shù)時(shí)鐘的計(jì)數(shù)器,由(1)式得:
同理,對(duì)于以clk0為計(jì)數(shù)時(shí)鐘的計(jì)數(shù)器,有:
根據(jù)兩個(gè)測(cè)周期計(jì)數(shù)器的計(jì)數(shù)值M、C,被測(cè)信號(hào)的頻率按下式計(jì)算得到
根據(jù)(3)式,計(jì)算結(jié)果的最大誤差為:
相對(duì)誤差為:
因此,只要使計(jì)數(shù)值C足夠大就可以保證頻率測(cè)量的精度。將(3)和(4)兩式相除并忽略小項(xiàng)得C和C0的關(guān)系如下:
給定C0,測(cè)周期計(jì)數(shù)值C的最大可變范圍為:。因此,根據(jù)實(shí)際測(cè)量精度的要求,設(shè)定適當(dāng)?shù)姆诸l器分頻系數(shù)C0,即可保證實(shí)際的測(cè)周期計(jì)數(shù)值C的大小在精度要求的范圍內(nèi)。對(duì)于上述的數(shù)字頻率計(jì),如果增大分頻器分頻系數(shù)C0,提高測(cè)周期計(jì)數(shù)器的計(jì)數(shù)范圍,可實(shí)現(xiàn)對(duì)輸入信號(hào)寬頻段高精度的頻率測(cè)量。
圖4 輸入被測(cè)信號(hào)周期為156ms時(shí)的仿真波形
數(shù)字頻率計(jì)的VHDL實(shí)現(xiàn)
上述的同步測(cè)周期數(shù)字頻率計(jì)在Altera 公司的FPGA開發(fā)平臺(tái)Quartus II中實(shí)現(xiàn),模塊采用VHDL語(yǔ)言描述,具有通用性和可重用性。圖1中的同步測(cè)周期計(jì)數(shù)器的VHDL描述如下:
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_arith.all;
entity freq_count is --實(shí)體定義
port( reset: in std_logic;
clk0 : in std_logic;
clkx : in std_logic;
cint : out std_logic;
cout : out std_logic_vector(23 downto 0));
end entity freq_count;
architecture ar of freq_count is
signal s0 : std_logic;
signal ct : std_logic_vector(23 downto 0);
begin
p0: process(reset,clk0)
--計(jì)數(shù)器進(jìn)程
begin
if reset='0' then
s0<='0';
cint<='1';
cout<=conv_std_logic_vector(0,24);
else
if clk0'event and clk0='1' then
s0<=clkx;
if s0='0' and clkx='1' then
cout<=ct;
cint<='0';
ct<=conv_std_logic_vector(1,24);
else
cint<='1';
ct<=ct+1;
end if;
end if;
end if;
end process p0;
end ar;
測(cè)周期計(jì)數(shù)值M、C分別由mout和cout端口輸出,通過(guò)一定的接口由微處理器或其他的數(shù)據(jù)處理模塊獲取,進(jìn)行頻率的計(jì)算和顯示,根據(jù)實(shí)際的應(yīng)用情況設(shè)計(jì)輸出接口,這里不再詳述。當(dāng)頻率計(jì)新一輪的測(cè)周期計(jì)數(shù)完成后,計(jì)數(shù)器通過(guò)cint和mint信號(hào)指示處理單元來(lái)獲取數(shù)據(jù),其高電平脈沖的寬度為一個(gè)計(jì)數(shù)時(shí)鐘周期。當(dāng)計(jì)數(shù)時(shí)鐘頻率很高時(shí),一些慢速的單片機(jī)可能無(wú)法捕獲,因此(以cint信號(hào)為例)增加如圖3所示的電路。cint上升沿使D觸發(fā)器輸出引腳cdone置0,通知單片機(jī)取數(shù),單片機(jī)讀結(jié)果時(shí),相應(yīng)的地址信號(hào)和讀信號(hào)有效使圖中的cint_set有效,cdone被復(fù)位為1,等待下一次cint脈沖的出現(xiàn)。通過(guò)該電路,慢速單片機(jī)就可以捕獲頻率計(jì)計(jì)數(shù)完成的指示信號(hào)。
為了使頻率計(jì)的設(shè)計(jì)更加靈活,頻率計(jì)中分頻器的分頻系數(shù)也可改為由外部輸入。在頻率計(jì)運(yùn)行期間,由外部控制器設(shè)置不同的分頻系數(shù)C0,這樣可實(shí)現(xiàn)更寬范圍的頻率測(cè)量。
頻率計(jì)的仿真驗(yàn)證 結(jié)語(yǔ) 相關(guān)推薦
上述數(shù)字頻率計(jì)的VHDL設(shè)計(jì)在Altera公司的Quartus II開發(fā)平臺(tái)下進(jìn)行了編譯和仿真,圖4是在clk0輸入10 MHz方波,clkx輸入周期為156ms(頻率為6.41KHz)方波,分頻系數(shù)C0取15000時(shí)的仿真波形。
本文采用Altera公司的FPGA FLEX10K10LC84-4來(lái)實(shí)現(xiàn)上述的頻率計(jì),計(jì)數(shù)器計(jì)數(shù)值的處理和顯示由 51單片機(jī)來(lái)完成,同步測(cè)周期數(shù)字頻率計(jì)的參數(shù)和測(cè)試結(jié)果是:計(jì)數(shù)器寬度為24 bit;分頻系數(shù)C0取106;計(jì)數(shù)時(shí)鐘頻率f0為1MHz;FPGA邏輯單元的使用比例為41%;測(cè)量的頻率范圍是1Hz
本文設(shè)計(jì)的同步測(cè)周期計(jì)數(shù)器能夠直接對(duì)被測(cè)信號(hào)進(jìn)行連續(xù)的測(cè)周期計(jì)數(shù),可以在許多頻率測(cè)量的設(shè)計(jì)中取代門控計(jì)數(shù)器,使設(shè)計(jì)更加靈活。文中采用兩個(gè)同步測(cè)周期計(jì)數(shù)器設(shè)計(jì)的數(shù)字頻率計(jì),無(wú)需選擇量程便可實(shí)現(xiàn)寬頻段高精度的頻率測(cè)量,并在FPGA中實(shí)現(xiàn)了系統(tǒng)集成。
4位數(shù)字頻率計(jì)原理圖 仿真圖 ms.10文件或protel文件
4位數(shù)字頻率計(jì)原理圖,.ms10文件或protel文件
4位數(shù)字頻率計(jì)的設(shè)計(jì)
數(shù)字頻率計(jì)仿真錯(cuò)誤!分頻器如何級(jí)聯(lián)!
數(shù)字頻率計(jì)的設(shè)計(jì)
數(shù)字頻率計(jì)的設(shè)計(jì)與制作
數(shù)字頻率計(jì)設(shè)計(jì)與仿真
[求助]數(shù)字頻率計(jì)的設(shè)計(jì)
[求助]數(shù)字頻率計(jì)設(shè)計(jì)
【AC620 FPGA試用體驗(yàn)】數(shù)字頻率計(jì)
【AC620 FPGA試用申請(qǐng)】基于fpga的數(shù)字頻率計(jì)
【鋯石A4 FPGA申請(qǐng)】基于等精度測(cè)量法的數(shù)字頻率計(jì)設(shè)計(jì)
單片機(jī)數(shù)字頻率計(jì)外文設(shè)計(jì)文獻(xiàn)
基于8086的數(shù)字頻率計(jì)怎么實(shí)現(xiàn)?
基于FPGA的數(shù)字頻率計(jì)
基于fpga的數(shù)字頻率計(jì)msp430單片機(jī)顯示
基于c51的等精度數(shù)字頻率計(jì)
如何去實(shí)現(xiàn)一種等精度頻率計(jì)模塊的設(shè)計(jì)呢
怎樣去設(shè)計(jì)一個(gè)基于單片機(jī)C語(yǔ)言的數(shù)字頻率計(jì)
怎樣去設(shè)計(jì)基于單片機(jī)的數(shù)字頻率計(jì)
我用Protel繪制的數(shù)字頻率計(jì)
求助數(shù)字頻率計(jì)題目以下請(qǐng)大神求救急急急?。。。。。?!需要程序和原理圖!!
求大神 知道單片機(jī)簡(jiǎn)易數(shù)字頻率計(jì)的設(shè)計(jì)
經(jīng)典數(shù)字頻率計(jì)課程設(shè)計(jì)畢業(yè)論文資料
萌新求助,求一個(gè)單片機(jī)實(shí)現(xiàn)數(shù)字頻率計(jì)的方案
請(qǐng)問(wèn)一下如何用ICM7216制作150MHz數(shù)字頻率計(jì)?
請(qǐng)問(wèn)怎樣去設(shè)計(jì)一種基于VHDL語(yǔ)言的數(shù)字頻率計(jì)
采用AT89S52設(shè)計(jì)的數(shù)字頻率計(jì)
數(shù)字頻率計(jì)測(cè)頻率的基本原理
508
基于FPGA的數(shù)字頻率計(jì)的設(shè)計(jì)與實(shí)現(xiàn)
184
基于FPGA/CPLD芯片的數(shù)字頻率計(jì)設(shè)計(jì)
132
基于TMS320F2812的數(shù)字頻率計(jì)
41
基于FPGA與DSP的等精度數(shù)字頻率計(jì)設(shè)計(jì)
68
簡(jiǎn)易數(shù)字頻率計(jì)課程設(shè)計(jì)報(bào)告
0
12位十進(jìn)制等精度數(shù)字頻率計(jì)
98
數(shù)字頻率計(jì)設(shè)計(jì)
35861
一種高性價(jià)比等精度數(shù)字頻率計(jì)方案設(shè)計(jì)
1738
基于單片機(jī)的數(shù)字頻率計(jì)的方案
6319
數(shù)字頻率計(jì)
929
設(shè)計(jì)簡(jiǎn)易數(shù)字頻率計(jì)
1203
基于NiosII的等精度數(shù)字頻率計(jì)的設(shè)計(jì)
66
數(shù)字頻率計(jì)的制作
150
基于verilog語(yǔ)言的數(shù)字頻率計(jì)設(shè)計(jì)
0
簡(jiǎn)易數(shù)字頻率計(jì)設(shè)計(jì)
120
大學(xué)數(shù)字頻率計(jì)課程設(shè)計(jì)報(bào)告
66
基于15芯片的數(shù)字頻率計(jì)
6
數(shù)字頻率計(jì)設(shè)計(jì)論文
114
數(shù)字頻率計(jì)
49
EDA報(bào)告(數(shù)字頻率計(jì))
7
簡(jiǎn)易數(shù)字頻率計(jì)
220
基于FPGA數(shù)字頻率計(jì)的設(shè)計(jì)
49
基于單片機(jī)的系統(tǒng)硬件數(shù)字頻率計(jì)的設(shè)計(jì)
46
基于單片機(jī)的自動(dòng)量程數(shù)字頻率計(jì)的設(shè)計(jì)
31
基于單片機(jī)設(shè)計(jì)的數(shù)字頻率計(jì)文檔下載
34
如何使用FPGA和DSP進(jìn)行精度數(shù)字頻率計(jì)的設(shè)計(jì)
12
基于FPGA自適應(yīng)數(shù)字頻率計(jì)的設(shè)計(jì)
6241
如何進(jìn)行簡(jiǎn)易數(shù)字頻率計(jì)的設(shè)計(jì)分析
7
使用FPGA設(shè)計(jì)的數(shù)字頻率計(jì)Verilog程序免費(fèi)下載
24
基于51單片機(jī)的數(shù)字頻率計(jì)的設(shè)計(jì)簡(jiǎn)介
50
基于51單片機(jī)的數(shù)字頻率計(jì)的設(shè)計(jì)講解
86
數(shù)字頻率計(jì) 風(fēng)力擺 雙向DC-DC變換器
12
基于單片機(jī)的數(shù)字頻率計(jì)設(shè)計(jì)
31
評(píng)論