chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于Gen-Z的性能和原理分析

lC49_半導(dǎo)體 ? 來(lái)源:djl ? 作者:PLDA ? 2019-08-29 15:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我們所知道的計(jì)算機(jī)系統(tǒng)是建立在網(wǎng)絡(luò)和存儲(chǔ)速度較慢,而CPU內(nèi)存的反應(yīng)速度較快基礎(chǔ)上的。多年來(lái),設(shè)計(jì)人員為這些組件開(kāi)發(fā)了相應(yīng)的語(yǔ)言和接口,需要多層軟件將內(nèi)存命令轉(zhuǎn)換為網(wǎng)絡(luò)和存儲(chǔ)命令,反之亦然。

到目前為止,CPU內(nèi)存對(duì)相對(duì)于網(wǎng)絡(luò)和存儲(chǔ)I / O的速度使得這些軟件層對(duì)系統(tǒng)性能的影響很小。

然而,隨著摩爾定律的發(fā)展,網(wǎng)絡(luò)和存儲(chǔ)技術(shù)正迅速趕上CPU內(nèi)存速度,現(xiàn)在幾代軟件層發(fā)揮的作用變得越來(lái)越重要。

在本文中,我們將Gen-Z結(jié)構(gòu)視為消除現(xiàn)有系統(tǒng)瓶頸的解決方案,并通過(guò)統(tǒng)一通信路徑并使用CPU內(nèi)存加載/存儲(chǔ)語(yǔ)言簡(jiǎn)化軟件來(lái)顯著提高系統(tǒng)效率和性能。

邁向新的計(jì)算架構(gòu)

如圖1所示,計(jì)算架構(gòu)正在迅速發(fā)展為異構(gòu)系統(tǒng),包括多種計(jì)算單元(CPU / SoC,GPU,FPGA)和不同類型的內(nèi)存/存儲(chǔ)元件(DRAM,存儲(chǔ)器),在本地互連在一起或遠(yuǎn)程通信。

此類體系結(jié)構(gòu)應(yīng)通過(guò)允許添加或刪除資源,或在更新版本/技術(shù)可用時(shí)替換此類資源來(lái)提供更好的靈活性和可伸縮性。

關(guān)于Gen-Z的性能和原理分析

圖1 - 新的計(jì)算架構(gòu)

以CPU為中心的方法

利用當(dāng)今以CPU內(nèi)存為中心的方法,圖1中的系統(tǒng)使用各種硅組件、接口和軟件層實(shí)現(xiàn),如圖2所示。

關(guān)于Gen-Z的性能和原理分析

圖2 - 以CPU內(nèi)存為中心的系統(tǒng)架構(gòu)

在計(jì)算系統(tǒng)的這種特定實(shí)現(xiàn)中,PCI Express被用來(lái)連接CPU內(nèi)存、GPU / FPGA內(nèi)存和高性能/低延遲存儲(chǔ)器。SSD陣列通過(guò)主機(jī)總線適配器或NIC連接,使用光纖通道、Infiniband、NVMe-oF或以太網(wǎng)作為傳輸接口。

其中一個(gè)CPU的DRAM中的數(shù)據(jù)必須在到達(dá)SSD陣列之前遍歷4個(gè)接口域,隨后會(huì)產(chǎn)生相關(guān)的軟件開(kāi)銷(xiāo)和緩沖區(qū)復(fù)制操作。

這里,可擴(kuò)展性是一個(gè)問(wèn)題:升級(jí)到下一代SCM可能需要升級(jí)/更換相關(guān)的CPU / SoC。同樣,擴(kuò)展SSD陣列可能需要HBA / NIC下游的結(jié)構(gòu)交換機(jī)。

內(nèi)存語(yǔ)義方法

Gen-Z是一種內(nèi)存語(yǔ)義結(jié)構(gòu),它將CPU內(nèi)存字節(jié)可尋址的加載/存儲(chǔ)模型擴(kuò)展到整個(gè)系統(tǒng)。事實(shí)證明,加載/存儲(chǔ)模型是CPU與內(nèi)存子系統(tǒng)通信的最快、最有效的方法。為了啟用此模型,Gen-Z將計(jì)算與介質(zhì)分離,將介質(zhì)特定功能與其正確所屬的介質(zhì)放在一起。圖3說(shuō)明了這個(gè)原理。

關(guān)于Gen-Z的性能和原理分析

圖3 - 從CPU內(nèi)存接口到與介質(zhì)無(wú)關(guān)的結(jié)構(gòu)

這一重要變化允許系統(tǒng)中的每個(gè)計(jì)算實(shí)體都是介質(zhì)不可知和分解的。使用Gen-Z內(nèi)存語(yǔ)義結(jié)構(gòu),可以使用交換拓?fù)鋵?shí)現(xiàn)圖1中的系統(tǒng),如圖4所示。

關(guān)于Gen-Z的性能和原理分析

圖4 - 使用Gen-Z的系統(tǒng)架構(gòu)

通過(guò)這種方法,所有設(shè)備彼此對(duì)等并通過(guò)簡(jiǎn)化的、高性能、低延遲的通信路徑說(shuō)出相同的加載/存儲(chǔ)語(yǔ)言,而不會(huì)導(dǎo)致當(dāng)前總線體系結(jié)構(gòu)的轉(zhuǎn)換懲罰和軟件開(kāi)銷(xiāo)。

Gen-Z協(xié)議定義了大量的內(nèi)存語(yǔ)義操作(通過(guò)OpCodes / OpClasses),可以實(shí)現(xiàn)高效的數(shù)據(jù)傳輸,以卸載計(jì)算資源,優(yōu)化互連使用并降低軟件開(kāi)銷(xiāo)。在所示的示例中,可以使用適當(dāng)?shù)腛pCode / OpClass在一次加載和一次存儲(chǔ)操作中將來(lái)自DRAM的數(shù)據(jù)復(fù)制到SSD陣列。

在可擴(kuò)展性方面,系統(tǒng)可以通過(guò)獨(dú)立升級(jí),添加或刪除計(jì)算,內(nèi)存或存儲(chǔ)元素而不影響功能,為每個(gè)工作負(fù)載和環(huán)境精確定制。

關(guān)于Gen-Z

Gen-Z架構(gòu)專注于提供高效率、高帶寬和低延遲。

通過(guò)利用經(jīng)過(guò)驗(yàn)證的裝載/存儲(chǔ)模型實(shí)現(xiàn)高效率。簡(jiǎn)化了Gen-Z硬件接口層,從而最大限度地減少了對(duì)軟件層的需求。消除這種復(fù)雜性、開(kāi)銷(xiāo)和誘導(dǎo)系統(tǒng)延遲可以顯著提高系統(tǒng)性能。

高帶寬以兩種方式實(shí)現(xiàn)。Gen-Z支持非對(duì)稱通信路徑,這意味著可以將更多通道專用于讀取路徑而不是寫(xiě)入路徑,反之亦然。此外,Gen-Z支持多種信令速率,包括16,25,32,56和112 GT / s??偠灾?,這些功能將使Gen-Z能夠跟上行業(yè)不斷增長(zhǎng)的速度需求,同時(shí)還允許將Gen-Z通信路徑調(diào)整為特定的工作負(fù)載流量模式。

通過(guò)減少軟件堆棧來(lái)實(shí)現(xiàn)低延遲。與傳統(tǒng)的服務(wù)器存儲(chǔ)和大量分層的網(wǎng)絡(luò)堆棧不同,Gen-Z采用輕量級(jí)軟件接口,直接對(duì)硬件進(jìn)行內(nèi)存讀寫(xiě)操作。

芯片設(shè)計(jì)師需要的Gen-Z資源

希望成功開(kāi)發(fā)Gen-Z產(chǎn)品的芯片設(shè)計(jì)師需要一些關(guān)鍵資源,具體如下:

Gen-Z控制器IP:SoC、交換機(jī)、存儲(chǔ)介質(zhì)控制器和其他類型的Gen-Z設(shè)備都需要可配置的高質(zhì)量控制器IP才能連接到Gen-Z結(jié)構(gòu)。在撰寫(xiě)本文時(shí),兩家IP供應(yīng)商,Gen-Z聯(lián)盟的成員已經(jīng)宣布了Gen-Z控制器IP的當(dāng)前和未來(lái)可用性。

Gen-Z PHY IP:初始Gen-Z實(shí)施將專注于經(jīng)過(guò)驗(yàn)證的、部署的NRZ PHY信令技術(shù)和速度,利用16和32 GT / s的PCIe PHY和25 GT / s的IEEE802.3 PHY的可用性。后期部署可能會(huì)利用先進(jìn)的PAM4 PHY信令速率,如56和112 GT / s。

Gen-Z驗(yàn)證IP:全面驗(yàn)證IP(VIP)工具的可用性對(duì)于保證集成在SoC之前和之后Gen-Z IP的質(zhì)量至關(guān)重要。在撰寫(xiě)本文時(shí),兩家供應(yīng)商已宣布為Gen-Z提供驗(yàn)證IP。

FPGA原型開(kāi)發(fā)板:FPGA原型開(kāi)發(fā)是確保系統(tǒng)級(jí)功能和互操作性的必要步驟。目前的FPGA技術(shù)允許Gen-Z原型設(shè)計(jì)高達(dá)56 GT / s(PAM4)和32 GT / s(NRZ)。還開(kāi)發(fā)了連接器,以通過(guò)銅和光學(xué)連接以這些速率實(shí)現(xiàn)多通道Gen-Z信令。FPGA原型開(kāi)發(fā)板可從多家供應(yīng)商處獲得,預(yù)計(jì)基于FPGA技術(shù)的Gen-Z特定原型開(kāi)發(fā)平臺(tái)即將推出。

Gen-Z聯(lián)盟包括來(lái)自各個(gè)技術(shù)領(lǐng)域的成員,這對(duì)于構(gòu)建產(chǎn)品生態(tài)系統(tǒng)至關(guān)重要,其中所有必需的硬件和軟件組件彼此互操作。

結(jié)語(yǔ)

Gen-Z為計(jì)算機(jī)行業(yè)提供了一個(gè)獨(dú)特的機(jī)會(huì),可以利用現(xiàn)有的CPU內(nèi)存重新定義現(xiàn)代計(jì)算并克服當(dāng)前的挑戰(zhàn)。隨著新公司繼續(xù)加入不斷發(fā)展的Gen-Z開(kāi)放式生態(tài)系統(tǒng),構(gòu)建模塊、產(chǎn)品和服務(wù)的可用性自然會(huì)增加,并使新設(shè)計(jì)和產(chǎn)品能夠應(yīng)對(duì)新的工作負(fù)載和新出現(xiàn)的挑戰(zhàn)。

Gen-Z為創(chuàng)新的高性能、低延遲解決方案提供了機(jī)會(huì),這些解決方案將是開(kāi)放、簡(jiǎn)單且經(jīng)濟(jì)、高效的。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 數(shù)據(jù)傳輸
    +關(guān)注

    關(guān)注

    9

    文章

    2012

    瀏覽量

    65921
  • 網(wǎng)絡(luò)
    +關(guān)注

    關(guān)注

    14

    文章

    7801

    瀏覽量

    90679
  • 傳輸接口
    +關(guān)注

    關(guān)注

    1

    文章

    18

    瀏覽量

    10493
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    關(guān)于Gen-Z語(yǔ)義存儲(chǔ)(memory-semantic)體系架構(gòu)探討

    不要與人口學(xué)中的千禧世代搞混了,Gen-Z是一種語(yǔ)義存儲(chǔ)(memory-semantic)體系架構(gòu),它已經(jīng)發(fā)展到了一定程度,需要更好地定義來(lái)適應(yīng)更大規(guī)模的規(guī)范與標(biāo)準(zhǔn),例如在數(shù)據(jù)中心越來(lái)越受歡迎的成熟
    的頭像 發(fā)表于 10-23 15:38 ?7362次閱讀

    如何創(chuàng)建最佳的網(wǎng)絡(luò)和架構(gòu) 一文解析Gen-Z架構(gòu)

    不要與人口學(xué)中的千禧世代搞混了,Gen-Z是一種語(yǔ)義存儲(chǔ)(memory-semantic)體系架構(gòu),它已經(jīng)發(fā)展到了一定程度,需要更好地定義來(lái)適應(yīng)更大規(guī)模的規(guī)范與標(biāo)準(zhǔn),例如在數(shù)據(jù)中心越來(lái)越受歡迎的成熟
    的頭像 發(fā)表于 02-05 16:03 ?6155次閱讀
    如何創(chuàng)建最佳的網(wǎng)絡(luò)和架構(gòu) 一文解析<b class='flag-5'>Gen-Z</b>架構(gòu)

    Linux性能分析工具大全

    今天浩道跟大家分享關(guān)于linux性能分析過(guò)程中常用到的分析工具!
    發(fā)表于 01-05 09:52 ?732次閱讀

    關(guān)于FPGAs的DSP性能分析

    關(guān)于FPGAs的DSP性能分析
    發(fā)表于 05-07 06:12

    EVAL-ADPD105Z-GEN信號(hào)是如何引入的,是否自帶發(fā)光管和接收管?

    想問(wèn)一下EVAL-ADPD105Z-GEN,這個(gè)ADPD105評(píng)估板,信號(hào)是如何引入的,是否自帶發(fā)光管和接收管?
    發(fā)表于 12-11 06:16

    TE推出Sliver互連解決方案,具有高性能、靈活性、成本低等特點(diǎn)

    聯(lián)盟作為SFF-TA-1002多通道高速連接器的規(guī)范。包括On-Board Optics (COBO)、Gen-Z聯(lián)盟(Gen-Z)、開(kāi)放計(jì)算項(xiàng)目(OCP)以及企業(yè)與數(shù)據(jù)中心SSD工作小組(EDSFF
    發(fā)表于 05-25 16:32 ?1922次閱讀

    關(guān)于Z軸TMR傳感器的性能介紹和應(yīng)用分析

    多維科技董事長(zhǎng)兼首席執(zhí)行官薛松生博士表示:“MDT 對(duì) Z 軸 TMR 傳感器的發(fā)明是磁傳感器技術(shù)進(jìn)步中的一項(xiàng)重大突破。我們克服了 Z 軸 TMR 傳感器開(kāi)發(fā)過(guò)程中必然會(huì)遇到的艱難的工藝和設(shè)計(jì)挑戰(zhàn),同時(shí)保留了我們現(xiàn)有的平面感應(yīng) TMR 傳感器的優(yōu)異
    的頭像 發(fā)表于 10-28 15:24 ?4088次閱讀

    關(guān)于MDT推Z軸TMR傳感器的性能分析和應(yīng)用介紹

    ,同時(shí)保留了我們現(xiàn)有的平面感應(yīng) TMR 傳感器的優(yōu)異性能。我們的客戶將可以沿用為霍爾效應(yīng)方案設(shè)計(jì)的機(jī)械結(jié)構(gòu)或磁鐵,同時(shí)采用 MDT 的 Z 軸 TMR 傳感器并享受諸多霍爾效應(yīng)傳感器無(wú)法提供的 TMR 技術(shù)的優(yōu)點(diǎn)。
    的頭像 發(fā)表于 10-28 15:37 ?3884次閱讀

    關(guān)于USB 3.1 Gen 2 Type-C線纜配置和PVC護(hù)套的性能分析和介紹

    美國(guó)Infinite Electronics旗下品牌,有線和無(wú)線連接產(chǎn)品首選制造商L-com,近日宣布推出一系列用于數(shù)據(jù)存儲(chǔ)、視頻傳輸和數(shù)據(jù)采集應(yīng)用的USB 3.1 Gen 2 Type-C線纜新產(chǎn)品。
    的頭像 發(fā)表于 10-14 09:54 ?3684次閱讀

    處理器和加速器互聯(lián)的開(kāi)發(fā)將得到進(jìn)一步發(fā)展

    Gen-Z聯(lián)盟正在開(kāi)發(fā)一種開(kāi)放系統(tǒng)互連,旨在通過(guò)直接連接、交換或互聯(lián)拓?fù)涮峁?duì)數(shù)據(jù)和設(shè)備的內(nèi)存訪問(wèn)。下圖顯示了Gen-Z將如何為計(jì)算節(jié)點(diǎn)提供對(duì)外部?jī)?nèi)存池和計(jì)算加速器的訪問(wèn)(在PCIe上運(yùn)行CXL)。
    的頭像 發(fā)表于 06-11 17:20 ?2705次閱讀

    PCIe Gen 4協(xié)議分析儀的竟然那么強(qiáng)大!

    分析革命性創(chuàng)新的領(lǐng)導(dǎo)者,SerialTek公司的PCIe Gen 4和Gen 5協(xié)議分析儀不僅顛覆了傳統(tǒng)的PCIe協(xié)議分析儀架構(gòu)設(shè)計(jì),大大提
    的頭像 發(fā)表于 09-21 14:26 ?1.2w次閱讀

    最新PCIe Gen 5 switch芯片已內(nèi)置SerialTek PCIe抓包分析功能

    2021年4月6日 Broadcom最新的PCIe Gen 5 switch芯片內(nèi)置了SerialTek PCIe抓包分析功能,可以大大方便服務(wù)器、存儲(chǔ)系統(tǒng)廠商調(diào)試PCIe Gen 5在初始化等各
    的頭像 發(fā)表于 04-13 15:30 ?6234次閱讀
    最新PCIe <b class='flag-5'>Gen</b> 5 switch芯片已內(nèi)置SerialTek PCIe抓包<b class='flag-5'>分析</b>功能

    iQOO Z6 Lite首發(fā)驍龍4 Gen 1處理器

      iQOO宣布,將于9月14日在印度發(fā)布iQOO Z6 Lite新機(jī),全球首發(fā)驍龍4 Gen 1。iQOO放出的海報(bào)顯示,驍龍4 Gen 1采用6nm工藝,最高頻率2.0GHz,CPU性能
    的頭像 發(fā)表于 09-09 15:04 ?2949次閱讀

    高通驍龍8Gen3性能如何?

    驍龍8Gen3沒(méi)有用上3nm工藝,而是從N4升級(jí)為性能更強(qiáng)的N4P,性能強(qiáng)了6.6%。驍龍8Gen3這一次首次升級(jí)為1+5+2的全新架構(gòu),三級(jí)緩存從8MB增加至12MB。
    發(fā)表于 11-21 12:36 ?1.2w次閱讀
    高通驍龍8<b class='flag-5'>Gen</b>3<b class='flag-5'>性能</b>如何?

    三星Galaxy Z折疊屏手機(jī)無(wú)Exynos版本:均搭載驍龍8 Gen

    據(jù)悉,即將面世的Galaxy Z Flip 6及Galaxy Z Fold 6兩款折疊屏手機(jī)均搭載驍龍8 Gen 3處理器,無(wú)Exynos版本。消息人士指出,三星在折疊屏手機(jī)領(lǐng)域選擇高通處理器,主要是出于與高通的緊密合作關(guān)系以及
    的頭像 發(fā)表于 05-22 14:22 ?694次閱讀