chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在什么情況下以移除PCB上的許多去耦電容

PCB線路板打樣 ? 來源:LONG ? 2019-08-07 14:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

您正在設(shè)計最新的子系統(tǒng),并且有人告訴您盡可能多地放置100 nF去耦電容,盡可能接近所有集成電路,就像我們在上一顆衛(wèi)星上所做的那樣。作為一名設(shè)計工程師,很自然地質(zhì)疑這種解耦的定性方法。它的目的是什么?為什么100 nF?其他價值怎么樣?多少個電容?有多接近芯片和方向?
您是否知道在某些情況下,您可以移除PCB上的許多去耦電容,而不會影響子系統(tǒng)的性能或可靠性?如何優(yōu)化去耦,避免過度設(shè)計設(shè)計,減少BOM,并提供更便宜,更可靠的硬件,正確的第一次?

為什么要去耦?
配電網(wǎng)絡(luò)(PDN)的目的是為其必須提供的每個集成電路提供定義的穩(wěn)壓電壓。然而,在DC-DC轉(zhuǎn)換器和其負載之間,PDN內(nèi)有許多互連;例如跡線,焊盤,過孔,平面,封裝引線,鍵合線等,如下圖所示:

在什么情況下以移除PCB上的許多去耦電容

圖1提供FPGA的PDN及其互連的示例。

如果每個芯片的電流消耗恒定,由于各種互連的串聯(lián)電阻,這將導致PDN內(nèi)的恒定IR壓降。然而,集成電路的瞬態(tài)需求在每個時鐘周期變化,并且PDN的阻抗包括電感和電容元件。通過復阻抗的快速變化的電流將產(chǎn)生稱為軌道下垂或軌道坍塌的電壓降,如果電容器無法供電,則可能導致紋波過大,調(diào)節(jié)器不穩(wěn)定,時序裕度減小,電壓下降或功能故障它的負載與所需的電流。下垂會將噪聲注入電源和接地層,從而在PCB邊緣發(fā)出不必要的EMI,而去耦也可以減少這種干擾。
調(diào)節(jié)器對瞬態(tài)電流需求的響應(yīng)要慢于它所提供的器件的運行速度。在PDN內(nèi)旁路或去耦電容器的目的是通過存儲在下垂期間釋放的電荷來消除瞬態(tài)電壓降。去耦的作用是為每個集成電路提供這種電容,在很寬的頻率范圍內(nèi)具有最小的寄生阻抗。整個環(huán)路電感決定了從PDN到負載的電荷傳輸速度,每個電容器都會引入固有的ESR和ESL,以及不需要的安裝,通孔和平面擴展電感。 PDN設(shè)計的目標是通過最小化電感來最大化電容的有效性,從而將阻抗保持在所需帶寬上的目標值以下。這將供電軌的任何變化限制在可接受的規(guī)定極限,例如, 5%的波紋。點擊航天工業(yè)希望利用需要低電壓,高電流電源軌的超深亞微米集成電路的性能優(yōu)勢。這些芯片在更快的頻率下工作,并且當它們更頻繁地切換時,每個周期中消耗的能量也更頻繁地消耗。將所有這些結(jié)合起來意味著更高的電流將在更短的時間內(nèi)發(fā)生變化,并且可以容忍的相對噪聲量將減少。
多少去耦?
在設(shè)計PDN時,目標應(yīng)該是選擇最小數(shù)量的去耦電容,以確保阻抗在所需帶寬內(nèi)保持低于目標值。
來自直流的低頻在10 kHz時,調(diào)節(jié)器控制著集成電路看到PDN的阻抗。從10到100 kHz,大容量電解電容鉭電容提供低阻抗去耦路徑,之后PCB級去耦接管。

離散板級去耦的有效性受到很大影響其整體回路電感包括固有ESR和ESL,以及安裝,通孔和平面擴展電感。在更高的頻率下,PCB的電源和接地層的平行板電容接管以提供低阻抗路徑。原則上,分布式平面電容提供了提供高達GHz頻率的低電感的潛力;然而,由于芯片封裝PDN的串聯(lián)電感,PCB級去耦限制在幾百MHz。

通過利用相鄰電源和地平面之間的嵌入電容,即通過增加平面的相對面積通過減小它們的間隔和/或通過使用具有更高相對介電常數(shù)的電介質(zhì),可以將更寬帶寬上的平面間電容的有效性提高到可以去除許多物理的,離散的去耦電容器的水平。電介質(zhì)厚度影響平面擴展電感,并且最小化這種間隔降低了電容器的整體安裝電感,使其能夠進一步遠離其負載。然而,在實踐中,ESA的ECSS-Q-ST-70-12C標準規(guī)定了最小間隙為100μm(3.9密耳),這限制了嵌入式解耦對ESA任務(wù)的有效性。
高于幾百MHz,芯片看到的阻抗由片內(nèi)電容(柵極和電源接地金屬化)決定,而板級去耦將無法將其降低到封裝的固有PDN電感以下。 BR>對于要去耦的每個電源軌,可以通過根據(jù)器件數(shù)據(jù)手冊中規(guī)定的最大容許紋波以及瞬態(tài)電流計算目標阻抗來啟動PDN的設(shè)計:

在什么情況下以移除PCB上的許多去耦電容


對于許多組件,僅列出最大功耗,并且可以使用多種方法來推斷峰值瞬態(tài)需求,例如 0.5 * Imax 。一些FPGA供應(yīng)商在地點和路線之后或者從功率預測電子表格中提供更多的定量估計。
我們還可以通過假設(shè)去耦提供在某段時間內(nèi)必須流動的所有電荷來估算所需的電容總量,Δt:

在什么情況下以移除PCB上的許多去耦電容


例如,如果ADC從3.3V電壓軌消耗2W且指定紋波為5%,并且穩(wěn)壓器在不到10μs內(nèi)無法響應(yīng)電壓變化,那么我們需要提供37μF的去耦。低于此值,電容器上的電壓下降將超過允許的5%紋波。

對于每個電壓軌,還可以估算并聯(lián)所需的最小電容數(shù),以滿足目標阻抗直至最大頻率:

在什么情況下以移除PCB上的許多去耦電容


等式表明,為了減少電容器的數(shù)量,必須減少ESL。每個電容器的環(huán)路電感越低,在更高頻率下實現(xiàn)目標阻抗所需的電感越少。具有較低固有ESL的較小電容器是可用的,例如, AVX將在今年晚些時候提供符合空間要求的0402,并且應(yīng)盡一切努力減少整體回路電感,即附件,通孔和平面擴展電感的幾何形狀。
設(shè)計人員通常只會增加電容器的數(shù)量希望通過并聯(lián)添加更多電容來降低環(huán)路電感。然而,當電容器緊密間隔時,由于通孔之間的互感,在平面和電容器焊盤之間看到的電感不會降低為1/N,這是標準做法。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6442

    瀏覽量

    158137
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2978

    瀏覽量

    23352
  • 華強PCB
    +關(guān)注

    關(guān)注

    8

    文章

    1831

    瀏覽量

    29138
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44400
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    請問DTU的設(shè)備號都在什么情況下需要填寫,填寫的規(guī)則是什么?

    DTU的設(shè)備號都在什么情況下需要填寫,填寫的規(guī)則是什么?
    發(fā)表于 08-07 07:50

    PCB設(shè)計如何用電源去電容改善高速信號質(zhì)量

    的去電容,像下圖這樣(當然了,BGA和電容位于PCB不同的布局面,本視圖是為了大家更清楚的看到二者的相對位置)。 增加電容前后,3個電源
    發(fā)表于 05-19 14:28

    PCB設(shè)計如何用電源去電容改善高速信號質(zhì)量

    PCB設(shè)計電源去電容改善高速信號質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?519次閱讀
    <b class='flag-5'>PCB</b>設(shè)計如何用電源去<b class='flag-5'>耦</b><b class='flag-5'>電容</b>改善高速信號質(zhì)量

    DS1232LPS-2+T&amp;R,什么情況下,5腳RST會一直輸出高電平?

    DS1232LPS-2+T&R,這款芯片在什么情況下,5腳RST會一直輸出高電平?(正常時序是電有個400多ms的高電平后,一直處于低電平,如果7腳沒有及時喂狗,會觸發(fā)復位,也就是重復400多ms的高電平后,一直處于低電平)
    發(fā)表于 04-18 07:51

    開關(guān)電源的 PCB 布線設(shè)計有例子

    摘要:開關(guān)電源 PCB 排版是開發(fā)電源產(chǎn)品中的一個重要過程。許多情況下,一個紙上設(shè)計得非常完美的電源可能在初次調(diào)試時無法正常工作,原因是該電源的 PCB 排版存在著
    發(fā)表于 03-10 16:54

    DLPC350管角FAULT_STATUS是什么含義,什么樣的情況下這個指示燈會亮?

    ,這個指示燈會亮,具體是什么情況下,這個指示燈會亮呢?或者說在哪些情況下,這個指示燈會亮。 幫忙解答,感謝。
    發(fā)表于 02-26 08:20

    DLPA3000 ILLUM_HSIDE_DRIVE ILLUM_LSIDE_DRIVE這二個腳外置MOS是什么情況下可以用?

    ILLUM_HSIDE_DRIVEILLUM_LSIDE_DRIVE這二個腳外置MOS是什么情況下可以用
    發(fā)表于 02-21 06:00

    干貨推薦!去電容的基本知識

    上述的基本去電容可能不夠,還需要增加額外的“大容量”電容。具體實現(xiàn)方式有以下幾種: 使用單個較大容量的MLCC:比如選用一個10 μF 的 MLCC,它能夠較大負載
    發(fā)表于 02-17 11:21

    電容的基本知識

    ,只需一個芯片和十幾個無源元件就能實現(xiàn)同樣的功能。甚至還能免費獲得 Wi-Fi 和藍牙功能。 去電容是少數(shù)幾種集成化程度不斷提高的情況下依然存在并發(fā)揮重要作用的分立元件之一。這不僅
    的頭像 發(fā)表于 02-13 11:14 ?1240次閱讀
    去<b class='flag-5'>耦</b><b class='flag-5'>電容</b>的基本知識

    ADS5474模數(shù)轉(zhuǎn)換器的VCM和VREF引腳什么情況下使用?

    請介紹一ADS5474模數(shù)轉(zhuǎn)換器的VCM和VREF引腳什么情況下使用? 文檔上說VCM是直流耦合應(yīng)用時用于設(shè)置共模電壓,是不是指前級驅(qū)動電路使用放大器的時候?如果前面直接使用變
    發(fā)表于 01-13 08:04

    MSP430F4250的四種模式分別是什么情況下使用呢?

    我是一名初學者,看了書知道MSP430F4250的AD轉(zhuǎn)換模式有四種,我想知道這四種轉(zhuǎn)化模式有什么區(qū)別,分別應(yīng)該在什么情況下使用。各位高手能否為我解答哈,在下不勝感激。因為是初學者,有很多東西都不知道,能盡量詳細就盡量哈,謝謝了。
    發(fā)表于 01-06 06:16

    ldc1614EVM評估版背面的沒焊電容時用來干嘛的?什么情況下使用?

    請教一個關(guān)于ldc1614EVM的問題,評估版背面的沒焊電容時用來干嘛的?什么情況下使用?
    發(fā)表于 01-02 08:23

    ADS1278數(shù)據(jù)輸出引腳Dout1有脈沖輸出是什么情況

    ADS1278配置成SPI TDM模式,CLK時鐘24MHz,SCLK沒給時鐘的情況下,用示波器觀察Dout1管腳就不規(guī)則脈沖輸出,寬度大約6us,周期不定。另外DRDY有規(guī)律性脈沖輸出,寬度大約50ns,間隔60us,請問這是什么
    發(fā)表于 12-31 06:12

    VDD1沒有供電的情況下,VDD2正常供電的情況下,AMC1200的輸出應(yīng)該是什么狀態(tài)?

    請教一,在前端VDD1沒有供電的情況下,VDD2正常供電的情況下,AMC1200的輸出狀態(tài)為什么P端是3.8V ,N端是1.2V ,每一次都是這樣子, 請問,VDD1沒有供電的
    發(fā)表于 12-17 07:37

    ads1291正弦波顯示超出幅值是什么情況,怎么解決?

    1.這個是輸出1P,1N串電阻的情況,5mV的正弦波,但是在心電圖采集顯示屏顯示就是嚴重超過幅值,請問是什么情況? 2.這個是輸出1P,1N串電容加電阻的
    發(fā)表于 12-17 06:01