chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于高速PCB傳輸線建模的仿真是怎樣的

PCB線路板打樣 ? 來源:ct ? 2019-10-22 16:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摘要:在高速印刷電路板(PCB)設(shè)計(jì)中,邏輯門元器件速度的提高,使得PCB傳輸線效應(yīng)成了電路正常工作的制約因素。對(duì)傳輸線做計(jì)算機(jī)仿真,可以找出影響信號(hào)傳輸性能的各種因素,優(yōu)化信號(hào)的傳輸特性。采用全電荷格林函數(shù)法結(jié)合矩量法提取高速PCB傳輸線分布參數(shù)并建立等效時(shí)域網(wǎng)絡(luò)模型,應(yīng)用端接I/O緩沖器IBIS瞬態(tài)行為模型,對(duì)實(shí)際PCB布線進(jìn)行電氣特性仿真,其結(jié)果與Cadence公司的SPECCTRAQUEST軟件仿真結(jié)果一致,且仿真效率得到提高。

關(guān)鍵詞:傳輸線;全電荷格林函數(shù)法;高速印刷電路板;IBIS模型

隨著技術(shù)的進(jìn)步,目前高速集成電路的信號(hào)切換時(shí)間已經(jīng)達(dá)到幾百皮秒(ps),時(shí)鐘頻率也已達(dá)到幾百兆赫茲(MHz),如此高的邊沿速率導(dǎo)致印刷電路板上的大量互連線產(chǎn)生低速電路中所沒有的傳輸線效應(yīng),使信號(hào)產(chǎn)生失真,嚴(yán)重影響信號(hào)的正確傳輸。因此有必要對(duì)高速印刷電路板(PCB)傳輸線建模并進(jìn)行計(jì)算機(jī)仿真,這樣一方面可以確定高速信號(hào)傳輸線的時(shí)域網(wǎng)絡(luò)模型,另一方面也可以通過仿真找出影響信號(hào)傳輸性能的各種因素,以便采取措施,盡可能地優(yōu)化信號(hào)的傳輸特性,保證系統(tǒng)的可靠及高性能工作。

當(dāng)前電路工作頻率不斷提高,當(dāng)其達(dá)到一定程度后,系統(tǒng)的波特性必然變得十分明顯。在PCB設(shè)計(jì)中傳輸線的尺寸較大,其波特性應(yīng)首先考慮。對(duì)傳輸線的分析必須采用L、C、R、G分布參數(shù)模型,這樣系統(tǒng)的電特性分析和電磁場分析密切相關(guān)?;谶@種模型,應(yīng)對(duì)傳輸線的布局布線進(jìn)行分析和仿真,由此來指導(dǎo)PCB設(shè)計(jì)。文中就是采用全電荷格林函數(shù)法結(jié)合矩量法提取傳輸線的電路元件參數(shù)模型,包括集總參數(shù)和分布參數(shù)(分布電容C、電感L、電阻R和電導(dǎo)G),在建立傳輸線等效時(shí)域模型及提取參數(shù)的基礎(chǔ)上進(jìn)行電路分析,應(yīng)用端接I/O緩沖器IBIS瞬態(tài)行為模型,對(duì)實(shí)際PCB布線進(jìn)行電氣特性仿真。

采用全電荷格林函數(shù)法結(jié)合矩量法提取分布參數(shù)

對(duì)單根傳輸線,C、L、R、G是4個(gè)基本的分布參量,由此還可導(dǎo)出特性阻抗、相速或相位常數(shù)等參量。其中分布電阻R由所采用的導(dǎo)體材料和物理特性所決定的,而分布電容參數(shù)C是最重要的分布參數(shù),因?yàn)橐坏┇@知分布電容參數(shù),除R以外的其他分布參數(shù)都可以通過公式轉(zhuǎn)換得到。

為提取多根導(dǎo)體的分布電容矩陣,必須首先在給定導(dǎo)體電位的條件下求出各根導(dǎo)體的自由電荷電量其求解過程應(yīng)求得格林函數(shù),而多層介質(zhì)下的格林函數(shù)之所以復(fù)雜,在于介質(zhì)的不均勻。界面上的極化電荷會(huì)產(chǎn)生附加電位,其影響將疊加到格林函數(shù)的自由空間分量上。因此不妨將自由電荷和極化電荷都作為產(chǎn)生電位的場源,格林函數(shù)就可看成單位點(diǎn)電荷(三維)或單位線電荷(二維)在介質(zhì)均勻的無限空間產(chǎn)生的電位。矩量法即是近似地將待解函數(shù)表示為N個(gè)相互正交的基函數(shù)求和展開式,每一基函數(shù)均乘以某一系數(shù)。

對(duì)于具有多根導(dǎo)體的系統(tǒng)內(nèi)的分布電容,除了要考慮每一根導(dǎo)體自身的分布參量,還應(yīng)考慮其與其他各導(dǎo)體之間耦合效應(yīng)的互分布參量,如圖1所示。其分布參量應(yīng)表示為分布參量矩陣。對(duì)N根導(dǎo)體進(jìn)行分析,其分布電量q與電位φ的關(guān)系如下:

基于高速PCB傳輸線建模的仿真是怎樣的

圖1多導(dǎo)體系統(tǒng)的部分電容

從式(1)多導(dǎo)體線分布電容參數(shù)的定義可知,電容參數(shù)的提取必須求解給定導(dǎo)體電位的靜電場,它是一個(gè)偏微分方程的邊值問題。通過源區(qū)解法求解,其主要問題是積分方程中的核函數(shù)——格林函數(shù)求取問題。將全電荷格林函數(shù)積分方程結(jié)合矩量法[3]以數(shù)值的方法求解,選擇脈沖基函數(shù)并采用點(diǎn)匹配,可得到方程組

基于高速PCB傳輸線建模的仿真是怎樣的

其中N1表示導(dǎo)體和介質(zhì)的分界分塊數(shù),N~N1表示介質(zhì)和介質(zhì)的分界分塊數(shù),總共有N個(gè)分塊。前面N1個(gè)方程表示場點(diǎn)所在分塊均在導(dǎo)體和介質(zhì)的分界上,方程式左邊的值pm(m=1,2,…,N1)為分塊中心點(diǎn)的電位;后面的N-N1個(gè)方程表示場點(diǎn)所在分塊均在介質(zhì)和介質(zhì)的分界,方程左邊的值pm(m=N1+1,N1+2,…,N)應(yīng)為零,方程式右邊的分塊脈沖基函數(shù)αm(m=N1+1,N1+2,…,N)則代表各分塊上的全電荷;系數(shù)矩陣1mn(m,n=1,2,…,N),由公式(3)表示。

其中m=1,2,…,N1;n=1,2,…,N,x′及y′為源點(diǎn)直角坐標(biāo)。

假設(shè)導(dǎo)體數(shù)量為J1,根據(jù)分布電容矩陣的定義即式(1),可依次對(duì)J1塊導(dǎo)體中的每一塊賦以單位正電荷,其余導(dǎo)體電位為零,解出式(2),求得各分塊的全電荷,然后將同一導(dǎo)體上的分塊進(jìn)行組合,可得到各導(dǎo)體上的總?cè)姾闪俊⑹?和式2聯(lián)立求解,積分方程數(shù)值化為代數(shù)方程組后可得到單位長度分布電容參數(shù)。分布電感和分布電導(dǎo)可由分布電容推出,其具體求解公式參見文獻(xiàn)[3]。

傳輸線等效時(shí)域模型的建立

獲得傳輸線分布參數(shù)(即C、L、R、G)后,在傳輸線上任意微分小段可等效為由電阻RΔz、電容CΔz、電感LΔz和電導(dǎo)GΔz組成的網(wǎng)絡(luò)。設(shè)傳輸線始端接有內(nèi)阻Zg的信號(hào)源,終端接有阻抗為Z1的負(fù)載,如圖2所示。設(shè)在離傳輸線終端z處的t時(shí)刻電壓和電流分別為u(z,t)和i(z,t),而在位置z+Δz處的電壓和電流分別為u(z+Δz,t)和i(z+Δz,t)。其等效時(shí)域模型為:

基于高速PCB傳輸線建模的仿真是怎樣的

圖2傳輸線系統(tǒng)及微分段的等效圖

仿真實(shí)驗(yàn)

在一塊高速的電路板上,選取D1和D2數(shù)據(jù)線并行電路結(jié)構(gòu)(如圖3)。接收端為Intel公司提供的器件PetiumPRO66MHz(CPU)的GTL_IO瞬態(tài)行為模型(IBIS模型),驅(qū)動(dòng)端為Intel公司提供的器件Intel440FX的PMC_B06120B0S2AZZGBE瞬態(tài)行為模型,電路板上的互連線采用帶狀線形式,具有以下參數(shù);兩導(dǎo)體間距S=5mil(1mil=1/1000inch),導(dǎo)體寬度W=5mil,導(dǎo)體厚度為T=0.2mil,介質(zhì)層的材料為FR-4,D1厚度為10mil,介電常數(shù)εr為4.5,另一介質(zhì)層為大氣,D2厚度為0,介電常數(shù)εr為0,帶狀線長度500mil,其橫截面圖4所示電路。

基于高速PCB傳輸線建模的仿真是怎樣的

圖3傳輸高速信號(hào)D1和D2數(shù)據(jù)線并行電路結(jié)構(gòu)

基于高速PCB傳輸線建模的仿真是怎樣的

圖4D1、D2導(dǎo)線對(duì)稱雙微帶線截面圖

采用全電荷格林函數(shù)法結(jié)合矩量法提取單位長電容參數(shù),計(jì)算結(jié)果如下表:

基于高速PCB傳輸線建模的仿真是怎樣的

表1雙導(dǎo)體微帶線分布電容參數(shù)計(jì)算結(jié)果pF/m

然后通過傳輸線等效時(shí)域模型的建立,進(jìn)行計(jì)算機(jī)仿真,經(jīng)過參數(shù)提取后等效如圖5所示。

基于高速PCB傳輸線建模的仿真是怎樣的

圖5D1、D2信號(hào)傳輸線等效模型拓?fù)鋱D(Msv為走線間互感)

采用頻率為66MHz的脈沖輸入信號(hào),分別從AD1、AD2端口輸入,觀察D1端口接收到的單脈沖信號(hào),它不僅受到傳輸線TRACE1(AD1和D1連線)自分布參數(shù)的影響,同時(shí)受到傳輸線TRACE2(AD2和D2連線)的互分布參數(shù)影響,用MATLAB編程可繪出接收端D1仿真波形如圖6所示,在圖7中給出的是Cadence公司的Specctraquest軟件產(chǎn)生的接收端D1的仿真波形。比較圖6和圖7,可以發(fā)現(xiàn)兩種仿真波形基本一致。然而在相同計(jì)算量的條件下,采用本文的方法進(jìn)行仿真的時(shí)間只有Specctraquest軟件仿真時(shí)間的3/5。

基于高速PCB傳輸線建模的仿真是怎樣的

圖6接收端D1利用分布參數(shù)和傳輸線微分模型算法得到的仿真波形

基于高速PCB傳輸線建模的仿真是怎樣的

圖7接收端D1用Cadence公司的Specctraquest軟件產(chǎn)生的仿真波形

結(jié)論

在高速PCB設(shè)計(jì)中,不用仿真而只憑傳統(tǒng)設(shè)計(jì)方法或經(jīng)驗(yàn)很難預(yù)測和保證信號(hào)的完整性,仿真已成為高速信號(hào)設(shè)計(jì)的必要手段。本文采用全電荷格林函數(shù)法結(jié)合矩量法對(duì)傳輸線提取分布參數(shù),建立等效時(shí)域網(wǎng)絡(luò)模型,應(yīng)用端接I/O緩沖器的IBIS瞬態(tài)行為模型,對(duì)實(shí)際傳輸高速信號(hào)的傳輸線進(jìn)行仿真,在仿真效率提高了近一倍的情況下,其結(jié)果與Specctraquest軟件仿真結(jié)果相吻合。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1659

    文章

    22365

    瀏覽量

    632989
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44513
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速設(shè)備和包帶工藝介紹

    從目前高速的生產(chǎn)情況看,生產(chǎn)制造工藝對(duì)于最終產(chǎn)品性能的穩(wěn)定與否起到關(guān)鍵的作用,目前在工序過程中測試最基礎(chǔ)的就是差分訊號(hào),差分信號(hào)對(duì)于信號(hào)完整性來說是非常重要的一個(gè)項(xiàng)目,很多通信協(xié)議使用了差分傳輸
    的頭像 發(fā)表于 11-07 08:03 ?233次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>線</b>設(shè)備和包帶工藝介紹

    【書籍評(píng)測活動(dòng)NO.66】玩轉(zhuǎn)高速電路:基于ANSYS HFSS的無源仿真實(shí)例

    HFSS的無源仿真實(shí)例》:涵蓋 單端/差分信號(hào)傳輸線、信號(hào)過孔,典型走過孔仿真實(shí)例;貫徹“先預(yù)測—再仿真”方法論,由簡入繁,學(xué)以致用;一
    發(fā)表于 11-06 14:19

    信號(hào)在傳輸線路上的傳播機(jī)制

    在第二期的特性阻抗講解中,我們提到了傳輸線路。雖然將傳輸線比作水路,但它究竟是通過什么原理傳輸信號(hào)和電力的呢?
    的頭像 發(fā)表于 10-09 13:49 ?2011次閱讀
    信號(hào)在<b class='flag-5'>傳輸線</b>路上的傳播機(jī)制

    PCB“蝕刻因子”是啥,聽說它很影響走加工的阻抗?

    蝕刻因子是啥玩意咱們先不說,要不先簡單問大家一個(gè)問題:傳輸線PCB設(shè)計(jì)時(shí)側(cè)面看是矩形的,你們猜猜PCB板廠加工完之后會(huì)變成什么形狀呢?
    的頭像 發(fā)表于 09-19 11:52 ?592次閱讀
    <b class='flag-5'>PCB</b>“蝕刻因子”是啥,聽說它很影響走<b class='flag-5'>線</b>加工的阻抗?

    如何用TDR阻抗測量儀快速定位PCB傳輸線故障?

    TDR阻抗測量儀是一款基于時(shí)域反射原理(TDR)設(shè)計(jì)的高帶寬特性阻抗測試分析專用儀器,它非常適用于快速定位PCB傳輸線故障。以下是使用TDR阻抗測量儀進(jìn)行故障定位的步驟和一些關(guān)鍵點(diǎn): 設(shè)備準(zhǔn)備
    的頭像 發(fā)表于 08-20 10:52 ?794次閱讀
    如何用TDR阻抗測量儀快速定位<b class='flag-5'>PCB</b><b class='flag-5'>傳輸線</b>故障?

    【書籍評(píng)測活動(dòng)NO.65】ADS仿真實(shí)戰(zhàn),破解高速設(shè)計(jì)信號(hào)瓶頸:《高速數(shù)字設(shè)計(jì)(基礎(chǔ)篇)》

    上的每一根走都變成了 “傳輸線”,曾經(jīng)被忽略的寄生參數(shù)成為致命隱患: 電源噪聲的幽靈: 調(diào)試時(shí)發(fā)現(xiàn)芯片莫名復(fù)位,排查三天才發(fā)現(xiàn)是電源平面的阻抗突變導(dǎo)致的紋波超標(biāo),而這種問題在原理圖上根本看不出來
    發(fā)表于 08-15 15:41

    PCB反焊盤的樣子越詭異,高速過孔的性能越好?

    高速先生成員--黃剛 隨著傳輸速率越來越高,在PCB設(shè)計(jì)上難做的地方早就不是走的設(shè)計(jì)了,而是變成了過孔的設(shè)計(jì)。為什么怎么說呢,Chris給大家舉個(gè)栗子大家就知道了:你知道
    發(fā)表于 08-04 16:00

    液態(tài)金屬接觸電阻精確測量:傳輸線法(TLM)的新探索

    液態(tài)金屬(如galinstan)因高導(dǎo)電性、可拉伸性及生物相容性,在柔性電子領(lǐng)域備受關(guān)注。然而,其與金屬電極間的接觸電阻(Rc)測量存在挑戰(zhàn):傳統(tǒng)傳輸線法(TLM)假設(shè)電極薄層電阻(Rshe)可忽略
    的頭像 發(fā)表于 07-22 09:51 ?1289次閱讀
    液態(tài)金屬接觸電阻精確測量:<b class='flag-5'>傳輸線</b>法(TLM)的新探索

    知識(shí)分享-傳輸線的返回電流(信號(hào)完整性揭秘)

    信號(hào)完整性揭秘-于博士SI設(shè)計(jì)手記3.3傳輸線的返回電流按照傳統(tǒng)的電路理論,電流要流到互連線的末端,然后從另一條路徑回流,才能形成電流回路。如果傳輸線無限長,信號(hào)電壓施加到傳輸線上后,信號(hào)永遠(yuǎn)也
    的頭像 發(fā)表于 05-27 17:36 ?849次閱讀
    知識(shí)分享-<b class='flag-5'>傳輸線</b>的返回電流(信號(hào)完整性揭秘)

    傳輸線高頻參數(shù)之Crosstalk

    是由于電信號(hào)在通過傳輸線時(shí),產(chǎn)生的電場穿過了相鄰的傳輸線,而導(dǎo)致相鄰的傳輸線上也產(chǎn)生了電信號(hào),如上圖所示,用網(wǎng)分測試的時(shí)候,差分S參數(shù)Sdd31表示近端串?dāng)_,Sd
    的頭像 發(fā)表于 05-22 07:33 ?1078次閱讀
    <b class='flag-5'>傳輸線</b>高頻參數(shù)之Crosstalk

    高速多層板SI/PI分析的關(guān)鍵要點(diǎn)是什么

    是確保高速多層板性能和可靠性的關(guān)鍵步驟。以下是一些關(guān)鍵的SI/PI分析要點(diǎn): 信號(hào)完整性(SI)分析要點(diǎn) 傳輸線效應(yīng): 在高速設(shè)計(jì)中,傳輸線效應(yīng)變得顯著。需要分析微帶
    的頭像 發(fā)表于 05-15 17:39 ?1035次閱讀

    PCB問這個(gè)問題好怕你們笑我:為啥我的損耗曲線是“彎”的???

    了點(diǎn)SI的知識(shí)。SI雖然不能說非常非常的高深莫測,但是對(duì)于初學(xué)者來說,遇到三五個(gè)一直解釋不了的問題也實(shí)屬正常! 這個(gè)問題其實(shí)是小麗在仿真某項(xiàng)目的傳輸線的損耗時(shí)遇到的。在特定的板材,疊層和線寬距情況下
    發(fā)表于 04-21 16:48

    PCB制板廠加工問題很大啊,高速PCB傳輸線阻抗一直往上跑

    都竄不高,走越長,竄得越高!Chris給大家做個(gè)簡單的仿真看看哈,假設(shè)我們?cè)O(shè)置一個(gè)內(nèi)層的傳輸線疊層,使得差分線在線寬5mil,間距9mil的情況下滿足100歐姆的阻抗要求。 首先我們?cè)O(shè)置這對(duì)差分線
    發(fā)表于 04-07 17:27

    一文告訴你為什么不要隨便在高速旁邊鋪銅!

    /下降時(shí)間)被減緩,可能導(dǎo)致時(shí)序錯(cuò)亂。 信號(hào)帶寬受限,影響高速數(shù)據(jù)傳輸(如PCIe、DDR等)。 本質(zhì)在于:原本是“帶狀”,或者“微帶”,但是你把旁邊鋪上銅了之后,他就變了,變
    發(fā)表于 04-07 10:52

    PCB Layout中的三種走策略

    布線(Layout)是PCB設(shè)計(jì)工程師最基本的工作技能之一。走的好壞將直接影響到整個(gè)系統(tǒng)的性能,大多數(shù)高速的設(shè)計(jì)理論也要最終經(jīng)過Layout得以實(shí)現(xiàn)并驗(yàn)證,由此可見,布線在高速
    發(fā)表于 03-13 11:35