chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

首批可以匹敵先進(jìn)硅芯片性能的3D納米管晶圓片生產(chǎn)出了

IEEE電氣電子工程師 ? 來源:lq ? 2019-10-13 16:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

SkyWater Technology Foundry生產(chǎn)出了首批可以匹敵先進(jìn)硅芯片性能的3D納米管晶圓片。

這是一些你在政府主辦的技術(shù)會(huì)議上不經(jīng)??吹降淖园l(fā)的掌聲。據(jù)悉,在近日的DARPA電子復(fù)興倡議峰會(huì)上,當(dāng)時(shí)麻省理工學(xué)院的助理教授Max Shulaker拿著一片3D碳納米管IC走上舞臺(tái),在某種程度上,它標(biāo)志著DARPA將落后的晶圓廠變得可以生產(chǎn)與世界上最先進(jìn)的晶圓廠競爭的芯片的計(jì)劃走出了堅(jiān)實(shí)的一步。

他于近日在底特律對(duì)數(shù)百名工程師表示:“這片晶片是上周五制造的……這是鑄造廠制造的第一塊單片3D集成電路。”晶圓上有多個(gè)芯片,由一層CMOS碳納米管晶體管和一層RRAM存儲(chǔ)單元構(gòu)成,這些存儲(chǔ)單元相互疊放,并通過稱為VIAS的密集連接器垂直連接在一起。DARPA資助的3DSoC項(xiàng)目背后的想法是,采用兩種技術(shù)的多層芯片將比現(xiàn)在的7納米芯片具有50倍的性能優(yōu)勢??紤]到新芯片所基于的平版印刷工藝(90納米節(jié)點(diǎn))是2004年最新的尖端技術(shù),這一目標(biāo)尤其雄心勃勃。

這個(gè)項(xiàng)目剛剛運(yùn)行了一年左右的時(shí)間,DARPA希望在持續(xù)運(yùn)行三年半之后,就可以生產(chǎn)出帶有5000萬邏輯門電路、4G字節(jié)非易失性存儲(chǔ)器、每平方毫米存在900萬個(gè)互聯(lián)通道的芯片?;ヂ?lián)通道之間的傳輸速度為每秒50太比特,每比特的功率消耗小于兩個(gè)皮焦耳。

當(dāng)然,Shulaker目前展示的內(nèi)容還不能做到這一切。但是,這是該計(jì)劃進(jìn)展過程中的一個(gè)重要里程碑。與Skywater Technology Foundry和其他合作伙伴一起,“我們徹底改造了我們?nèi)绾沃圃爝@項(xiàng)技術(shù),將其從一項(xiàng)僅在我們的學(xué)術(shù)實(shí)驗(yàn)室工作的技術(shù)轉(zhuǎn)變?yōu)橐豁?xiàng)可以而且現(xiàn)在已經(jīng)在商業(yè)制造設(shè)施內(nèi)工作的技術(shù)?!彼f:“這是可以在美國的商業(yè)晶圓廠中實(shí)施的技術(shù)。”

與當(dāng)今的2-D硅相比,該技術(shù)的潛在優(yōu)勢的關(guān)鍵在于能夠堆疊多層CMOS邏輯和非易失性存儲(chǔ)器,同時(shí)將這些層連接起來,3DSoC團(tuán)隊(duì)稱之為“層”,垂直連接的數(shù)量級(jí)更窄、更密集。比其他任何3D技術(shù)都要先進(jìn)。

這種技術(shù)在硅中是不可能實(shí)現(xiàn)的,因?yàn)闃?gòu)建一層硅邏輯所需的溫度高達(dá)1000攝氏度——足以摧毀其下的硅層。3DSoC技術(shù)使用碳納米管晶體管代替,它可以在低于450攝氏度的溫度下制造。同樣,RRAM層也采用低溫工藝制造。因此,可以在不傷害下面層的情況下構(gòu)建多個(gè)層。

3DSoC團(tuán)隊(duì)是如何從實(shí)驗(yàn)室好奇心轉(zhuǎn)變?yōu)樯虡I(yè)流程的?“這是一個(gè)循序漸進(jìn)的方法,”Skywater首席技術(shù)官Brad Ferguson告訴IEEE Spectrum。例如,他們分別計(jì)算了NMOS碳納米管晶體管和PMOS晶體管的工藝流程,并在制造任何將它們組合成CMOS電路的晶圓之前,分別為每一個(gè)晶圓制造出單獨(dú)的晶圓。他們也分別制造了RRAM的晶圓,然后計(jì)算出與該層的垂直連接?!斑@種循序漸進(jìn)的方法確實(shí)消除了很多風(fēng)險(xiǎn)……在我們學(xué)習(xí)的過程中?!?/p>

Ferguson說,下一個(gè)重要的里程碑是在年底前集成兩層納米管晶體管RRAM。接下來的階段,Skywater和團(tuán)隊(duì)的其他成員將致力于提高產(chǎn)量。他說:“我們正在(為RRAM)實(shí)現(xiàn)經(jīng)濟(jì)上可行的鉆頭產(chǎn)量?!?/p>

在最后一個(gè)階段,合作伙伴和潛在客戶將使用流程設(shè)計(jì)工具包(第一個(gè)版本現(xiàn)已完成)來制造原型芯片。從那里,Skywater將能夠圍繞這一過程建立業(yè)務(wù),并將該技術(shù)授權(quán)給其他鑄造廠。

同樣令人興奮的是,業(yè)績的增長可能會(huì)繼續(xù)改善。該工藝可以升級(jí)到65納米或更先進(jìn)的制造節(jié)點(diǎn),從而獲得更高的密度和更快、更強(qiáng)大的系統(tǒng)。Shulaker說:“一旦3D SoC在寬松成熟的90納米節(jié)點(diǎn)上實(shí)現(xiàn),我們就可以依靠傳統(tǒng)技術(shù)進(jìn)行數(shù)十年的創(chuàng)新。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    53867

    瀏覽量

    463244
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    39

    文章

    7724

    瀏覽量

    171282
  • 納米管
    +關(guān)注

    關(guān)注

    0

    文章

    33

    瀏覽量

    12177

原文標(biāo)題:首批3D納米管和RRAM集成電路問世

文章出處:【微信號(hào):IEEE_China,微信公眾號(hào):IEEE電氣電子工程師】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    SOI的結(jié)構(gòu)特性及表征技術(shù)

    SOI結(jié)構(gòu)特性由層厚度、BOX層厚度、Si-SiO?界面狀態(tài)及薄膜缺陷與應(yīng)力分布共同決定,其厚度調(diào)控范圍覆蓋MEMS應(yīng)用的微米級(jí)至先進(jìn)
    的頭像 發(fā)表于 12-26 15:21 ?318次閱讀
    SOI<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>片</b>的結(jié)構(gòu)特性及表征技術(shù)

    白光干涉儀在深腐蝕溝槽的 3D 輪廓測量

    摘要:本文研究白光干涉儀在深腐蝕溝槽 3D 輪廓測量中的應(yīng)用,分析其工作原理及適配深腐蝕溝槽特征的技術(shù)優(yōu)勢,通過實(shí)際案例驗(yàn)證測量精度,為
    的頭像 發(fā)表于 10-30 14:22 ?267次閱讀
    白光干涉儀在<b class='flag-5'>晶</b><b class='flag-5'>圓</b>深腐蝕溝槽的 <b class='flag-5'>3D</b> 輪廓測量

    白光干涉儀在肖特基二極的深溝槽 3D 輪廓測量

    摘要:本文研究白光干涉儀在肖特基二極深溝槽 3D 輪廓測量中的應(yīng)用,分析其工作原理及適配深溝槽結(jié)構(gòu)的技術(shù)優(yōu)勢,通過實(shí)際案例驗(yàn)證其測量精度,為肖特基二極
    的頭像 發(fā)表于 10-20 11:13 ?304次閱讀
    白光干涉儀在肖特基二極<b class='flag-5'>管</b><b class='flag-5'>晶</b><b class='flag-5'>圓</b>的深溝槽 <b class='flag-5'>3D</b> 輪廓測量

    【海翔科技】玻璃 TTV 厚度對(duì) 3D 集成封裝可靠性的影響評(píng)估

    一、引言 隨著半導(dǎo)體技術(shù)向小型化、高性能化發(fā)展,3D 集成封裝技術(shù)憑借其能有效提高芯片集成度、縮短信號(hào)傳輸距離等優(yōu)勢,成為行業(yè)發(fā)展的重要方向 。玻璃
    的頭像 發(fā)表于 10-14 15:24 ?349次閱讀
    【海翔科技】玻璃<b class='flag-5'>晶</b><b class='flag-5'>圓</b> TTV 厚度對(duì) <b class='flag-5'>3D</b> 集成封裝可靠性的影響評(píng)估

    再生和普通的區(qū)別

    再生與普通在半導(dǎo)體產(chǎn)業(yè)鏈中扮演著不同角色,二者的核心區(qū)別體現(xiàn)在來源、制造工藝、性能指標(biāo)及應(yīng)用場景等方面。以下是具體分析:定義與來源差
    的頭像 發(fā)表于 09-23 11:14 ?923次閱讀
    再生<b class='flag-5'>晶</b><b class='flag-5'>圓</b>和普通<b class='flag-5'>晶</b><b class='flag-5'>圓</b>的區(qū)別

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    %。至少將GAA納米提升幾個(gè)工藝節(jié)點(diǎn)。 2、背供電技術(shù) 3、EUV光刻機(jī)與其他競爭技術(shù) 光刻技術(shù)是制造3nm、5nm等工藝節(jié)點(diǎn)的高端半導(dǎo)
    發(fā)表于 09-15 14:50

    基于納米流體強(qiáng)化的切割液性能提升與 TTV 均勻性控制

    摘要:本文圍繞基于納米流體強(qiáng)化的切割液性能提升及對(duì) TTV 均勻性的控制展開研究。探討納米流體強(qiáng)化切割液在冷卻、潤滑、排屑等
    的頭像 發(fā)表于 07-25 10:12 ?463次閱讀
    基于<b class='flag-5'>納米</b>流體強(qiáng)化的切割液<b class='flag-5'>性能</b>提升與<b class='flag-5'>晶</b><b class='flag-5'>圓</b> TTV 均勻性控制

    下一代高速芯片晶體管解制造問題解決了!

    和 SF3E 工藝技術(shù),從 FinFET 晶體管過渡到 GAA 晶體。GAA 晶體結(jié)構(gòu)允許電流流過水平堆疊的層,這些層四周均被材料
    發(fā)表于 06-20 10:40

    用于切割 TTV 控制的棒安裝機(jī)構(gòu)

    提供新的設(shè)備方案 。 關(guān)鍵詞:切割;TTV 控制;棒安裝機(jī)構(gòu);結(jié)構(gòu)設(shè)計(jì) 一、引言 在制造過程中,切割環(huán)節(jié)對(duì)
    的頭像 發(fā)表于 05-21 11:00 ?437次閱讀
    用于切割<b class='flag-5'>晶</b><b class='flag-5'>圓</b> TTV 控制的<b class='flag-5'>硅</b>棒安裝機(jī)構(gòu)

    瑞樂半導(dǎo)體——AVS 無線校準(zhǔn)測量系統(tǒng)讓每一片晶都安全抵達(dá)終點(diǎn)

    AVS 無線校準(zhǔn)測量系統(tǒng)就像給運(yùn)輸過程裝上了"全天候監(jiān)護(hù)儀",推動(dòng)先進(jìn)邏輯芯片制造、存儲(chǔ)
    的頭像 發(fā)表于 04-24 14:57 ?898次閱讀
    瑞樂半導(dǎo)體——AVS 無線校準(zhǔn)測量<b class='flag-5'>晶</b><b class='flag-5'>圓</b>系統(tǒng)讓每一<b class='flag-5'>片晶</b><b class='flag-5'>圓</b>都安全抵達(dá)終點(diǎn)

    從焊錫膏到3D堆疊:材料創(chuàng)新如何重塑芯片性能規(guī)則?

    在摩爾定律逼近物理極限的當(dāng)下,先進(jìn)封裝技術(shù)正成為半導(dǎo)體行業(yè)突破性能瓶頸的關(guān)鍵路徑。以系統(tǒng)級(jí)封裝(SiP)、級(jí)封裝(WLP)、3D堆疊、C
    的頭像 發(fā)表于 04-10 14:36 ?1251次閱讀
    從焊錫膏到<b class='flag-5'>3D</b>堆疊:材料創(chuàng)新如何重塑<b class='flag-5'>芯片</b><b class='flag-5'>性能</b>規(guī)則?

    日本Sumco宮崎工廠計(jì)劃停產(chǎn)

    日本制造商Sumco宣布,將在2026年底前停止宮崎工廠的
    的頭像 發(fā)表于 02-20 16:36 ?863次閱讀

    Sumco計(jì)劃2026年底前停止宮崎工廠生產(chǎn)

    近日,日本知名制造商Sumco宣布了一項(xiàng)重要戰(zhàn)略決策,計(jì)劃于2026年底前停止其宮崎工廠的
    的頭像 發(fā)表于 02-13 16:46 ?1297次閱讀

    真空回流焊爐/真空焊接爐——失效分析

    在制造的各個(gè)階段中,都有可能會(huì)引入導(dǎo)致芯片成品率下降和電學(xué)性能降低的物質(zhì),這種現(xiàn)象稱為沾污,沾污后會(huì)使生產(chǎn)出來的芯片有缺陷,導(dǎo)致
    的頭像 發(fā)表于 02-13 14:41 ?1121次閱讀
    真空回流焊爐/真空焊接爐——<b class='flag-5'>晶</b><b class='flag-5'>圓</b>失效分析

    6G新時(shí)代:碳納米管射頻器件開創(chuàng)未來

    隨著集成電路的不斷縮小,傳統(tǒng)基材料逐漸接近性能極限。碳納米管,作為一種低維材料,憑借其獨(dú)特的結(jié)構(gòu)和優(yōu)異的性能,在射頻領(lǐng)域展現(xiàn)出巨大的應(yīng)用潛力。 碳
    的頭像 發(fā)表于 02-13 09:52 ?1091次閱讀
    6G新時(shí)代:碳<b class='flag-5'>納米管</b>射頻器件開創(chuàng)未來