chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Arm下一代指令架構(gòu)“Armv9”已經(jīng)問世

jf_1689824270.4192 ? 來源:電子發(fā)燒友網(wǎng) ? 作者:jf_1689824270.4192 ? 2019-11-13 11:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Arm的下一代CPU指令集架構(gòu)(ISA:指令集架構(gòu))“ Armv9”開始推出。該公司正在逐步擴展當(dāng)前的ISA“ Armv8”,而擴展的高潮最終將成為Armv9的搭建橋梁。至于Armv9,一位CPU行業(yè)人士表示,安全性增強是最重要的關(guān)鍵。Arm在Armv8.3之后的階段擴展中專注于安全性,并被視為邁向Armv9的一步。

Arm的指令集架構(gòu)的發(fā)展對于當(dāng)前的IT行業(yè)至關(guān)重要。這是因為高性能CPU的指令集體系結(jié)構(gòu)幾乎被x86 / x64和Arm兩個系統(tǒng)所壟斷。對于移動和嵌入式應(yīng)用程序,Arm是最大的力量。即使不使用Arm本身的CPU內(nèi)核IP,Apple的A系列SoC的CPU內(nèi)核和Qualcomm的Snapdragon SoC的Kryo內(nèi)核也符合Arm的指令集。Arm的指令集體系結(jié)構(gòu)更改會影響許多計算設(shè)備。

該公司在2011年使用Armv8將CPU ISA 64位化,同時極大地改變了架構(gòu) 使用AArch64(一種智能且有條理的64位體系結(jié)構(gòu)),并對ISA進行了重新分區(qū),然后重新開始。在Armv8基礎(chǔ)之上,Arm目前正在建立擴展指令。擴展從三個方向進行:虛擬化和RAS等服務(wù)器的系統(tǒng)擴展,深度學(xué)習(xí)的計算擴展以及安全性擴展。

此外,Arm還發(fā)布了未來CPU體系結(jié)構(gòu)擴展的方向。引入事務(wù)性內(nèi)存以擴展CPU內(nèi)核數(shù)量,增加了用于車載的功能安全功能,支持用于深度學(xué)習(xí)的矩陣運算,針對矢量市場中的某些市場將矢量擴展到256位。

它還允許獲得Arm許可的客戶將自定義指令合并到Arm指令集中。定制指令從用于嵌入式用途的Cortex-M開始,但也正在考慮將其部署到實時的Cortex-R和計算的Cortex-A中。到目前為止,Arm尚未允許被許可方添加自定義指令,以防止破壞CPU指令集體系結(jié)構(gòu)。Cortex-A類中的自定義說明將謹慎進行,以免造成干擾??蛻糇远x指令的引入旨在與允許客戶自定義指令的RISC-V指令集體系結(jié)構(gòu)相反。

不斷升級的Armv8-A指令集

Arm CPU當(dāng)前的指令集架構(gòu)是第8代“ Armv8”。即使具有相同的Armv8名稱,它也會按CPU配置文件分為ISA系列的三種類型?!?Armv8-A”用于高性能CPU“ Cortex-A”系列,“ Armv8-R”用于實時CPU“ Cortex-R”系列,“ Armv8-M”用于嵌入式MCU“ Cortex-M”系列,每個配置文件都有不同的指令集。

此外,對指令集進行了較小的升級。用于高性能CPU的Armv8-A在小數(shù)點后也有一個版本。從Armv8.1-A開始,十進制版本每年都會增加“ .1”,現(xiàn)在宣布了Armv8.6-A。Armv8.6-A是ISA在2019年的擴展,Armv8.5-A是2018年,Armv8.4-A是2017年。

傳統(tǒng)上,當(dāng)出現(xiàn)新的Arm ISA小數(shù)點版本時,新的小數(shù)點版本幾乎同步地添加到Arm自己的CPU核心IP中。但這不是現(xiàn)在。Arm的高端CPU核心IP“ Cortex-A77” ISA版本為Armv8.2-A。下一個內(nèi)核Hercules也是Armv8.2-A。實際上,自2015年Armv8.2-A起,CPU核心IP ISA版本就沒有增加。

Apple CPU內(nèi)核幾乎沒有Armv8.3-A。已經(jīng)發(fā)布了過去幾年的Armv8.x,但尚未在CPU上完全實現(xiàn)。這這種情況有些復(fù)雜。首先,ISA版本和CPU實施ISA版本名稱之間存在關(guān)聯(lián)。每個Armv8.x一代ISA版本都包含多個功能。使用Arm ISA,如果您具有特定世代的所有功能,則可以首次聲明該版本。

例如,如果實現(xiàn)了Armv8.2-A的所有功能,它將成為Armv8.2-A CPU。但是,除了Armv8.0-A的基本功能之外,如果僅實現(xiàn)Armv8.2-A功能的一部分,它將成為Armv8.0-A CPU而不是Armv8.2-A CPU。

在實際的核心IP示例中,Cortex-A77實現(xiàn)了Armv8.2-A之前的所有功能,但僅實現(xiàn)了Armv8.3-A和Armv8.4-A的某些功能。因此,ISA版本是Armv8.2-A CPU。完全裝有Armv8.4-A的CPU內(nèi)核尚未出現(xiàn)。由于該功能的“旋鈕”,無法滿足Armv8 ISA的升級條件,并且版本無法升級。

但是,這種情況將在不久的將來改變。Arm CPU內(nèi)核是下一代“ Matterhorn”,并且可以立即實現(xiàn)Armv8.6-A的許多功能。 Matterhorn是該指令集的主要里程碑。Arm將 Matterhorn的CPU代號規(guī)則從當(dāng)前的希臘神話更改為Yamana名稱,而且還切換了CPU體系結(jié)構(gòu)以及代號。 Matterhorn可能是“ Armv9之前的CPU”。

過去兩年中,Arv8.x指令擴展集中在安全性擴展上

過去,隨著分階段添加功能,Arm的指令集是在Arm的CPU核心IP中同步實現(xiàn)的。但是,自Armv8.2-A以來,它的實施并不順利,新功能的積累也有所重疊。因此,如前所述,CPU內(nèi)核的ISA版本似乎未從Armv8.2-A升級。

剩下這么多的原因是什么?它與Armv8.2-A及更高版本功能的內(nèi)容有關(guān)。最后三代的Armv8.x擴展專注于安全性。特別是,Armv8.4-A和8.5-A主要是與安全相關(guān)的擴展。

從Meltdown和Spectre開始,這是為了處理CPU微體系結(jié)構(gòu)上的安全性問題。2017年,CPU廠商出現(xiàn)了側(cè)面通道攻擊類型Meltdown和Spectre。因此,在過去幾年中,開發(fā)高性能CPU的供應(yīng)商(包括IntelAMD以及Arms)一直致力于將安全功能集成到CPU體系結(jié)構(gòu)和微體系結(jié)構(gòu)中。

就Arm而言,高度依賴Arm平臺的Google已成為重要的合作伙伴,并在架構(gòu)上采取了先進的安全措施。它內(nèi)置在最新的ISA十進制版本中,例如Armv8.4-A(2017)和Armv8.5-A(2018)。

圖:Armv8.xA體系架構(gòu)

如果您查看上面每個Armv8.xA版本中的新功能,則可以看到對安全性的偏愛。在該圖中,SIMD / FP(浮點)算術(shù)系統(tǒng)功能以綠色顯示,安全功能以紫色顯示,系統(tǒng)和內(nèi)存功能以卡其色顯示。安全功能從Armv8.3-A開始,并隨著Armv8.4-A / Armv8.5-A迅速增加。

重點再次從安全轉(zhuǎn)向深度學(xué)習(xí)

側(cè)通道攻擊問題極大地改變了高性能CPU架構(gòu)的發(fā)展。在此之前,您只需要實現(xiàn)一種良好的加速技術(shù),但是在Meltdown / Spectre之后,您現(xiàn)在需要檢查該技術(shù)是否存在安全問題。并且已經(jīng)有必要將用于邊信道攻擊的基本安全功能整合到體系結(jié)構(gòu)/微體系結(jié)構(gòu)中。

自2017年中以來,高性能CPU供應(yīng)商一直在努力解決此問題。除Arm之外,包括Intel和AMD在內(nèi)的所有高性能CPU供應(yīng)商的當(dāng)前目標(biāo)是完善一種可免受側(cè)通道攻擊的體系結(jié)構(gòu)。

Armv8-A指令集的演變清楚地表明了這種情況。Arm正在遷移到Matterhorn,其安全擴展由Armv8.5-A分隔。因此,下一個指令擴展Armv8.6-A不是偏向于安全性,而是專注于深度學(xué)習(xí)。

Arm在Armv8.2-A中支持FP16(16位半精度浮點算術(shù)),在Armv8.4-A中支持8位點積指令。其加強了對CPU的SIMD(單指令,多數(shù)據(jù))操作的深度學(xué)習(xí)支持。Armv8.6-A進一步支持矩陣運算和BFloat16,以加強對深度學(xué)習(xí)的興趣。將矩陣運算和BFloat16帶入CPU的原因之一是支持邊緣側(cè)訓(xùn)練。支持在中間邊緣進行輕度訓(xùn)練,而不是在云側(cè)進行繁重訓(xùn)練。

本文由電子發(fā)燒友翻譯自pc.watch

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    135

    文章

    9497

    瀏覽量

    388355
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11213

    瀏覽量

    222734
  • 指令集
    +關(guān)注

    關(guān)注

    0

    文章

    228

    瀏覽量

    24224
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Arm Flexible Access方案引入Armv9邊緣AI計算平臺

    全球首個 Armv9 邊緣 AI 計算平臺(專為物聯(lián)網(wǎng)及邊緣 AI 工作負載優(yōu)化)將納入 Arm Flexible Access 方案,助力創(chuàng)新者以低成本、便捷的方式,在邊緣側(cè)獲得先進的 AI 性能與安全保障
    的頭像 發(fā)表于 10-29 15:27 ?698次閱讀

    Telechips與Arm合作開發(fā)下一代IVI芯片Dolphin7

    Telechips宣布,將在與 Arm的戰(zhàn)略合作框架下,正式開發(fā)下一代車載信息娛樂系統(tǒng)(IVI)系統(tǒng)級芯片(SoC)“Dolphin7”。
    的頭像 發(fā)表于 10-13 16:11 ?715次閱讀

    適用于下一代 GGE 和 HSPA 手機的多模/多頻段 PAM skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()適用于下一代 GGE 和 HSPA 手機的多模/多頻段 PAM相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有適用于下一代 GGE 和 HSPA 手機的多模/多頻段 PAM的引腳圖、接線圖、封裝
    發(fā)表于 09-05 18:34
    適用于<b class='flag-5'>下一代</b> GGE 和 HSPA 手機的多模/多頻段 PAM skyworksinc

    驅(qū)動下一代E/E架構(gòu)的神經(jīng)脈絡(luò)進化—10BASE-T1S

    隨著“中央+區(qū)域”架構(gòu)的演進,10BASE-T1S憑借其獨特優(yōu)勢,將成為驅(qū)動下一代汽車電子電氣(E/E)架構(gòu)“神經(jīng)系統(tǒng)”進化的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 07-08 18:17 ?797次閱讀
    驅(qū)動<b class='flag-5'>下一代</b>E/E<b class='flag-5'>架構(gòu)</b>的神經(jīng)脈絡(luò)進化—10BASE-T1S

    水平的 RISC-V 架構(gòu)的 MCU,和 ARM 架構(gòu)的 MCU 相比,運行速度如何?

    ARM 架構(gòu)與 RISC-V 架構(gòu)的 MCU 在同性能水平下的運行速度對比,需從架構(gòu)設(shè)計原點、指令
    的頭像 發(fā)表于 07-02 10:29 ?1186次閱讀
    同<b class='flag-5'>一</b>水平的 RISC-V <b class='flag-5'>架構(gòu)</b>的 MCU,和 <b class='flag-5'>ARM</b> <b class='flag-5'>架構(gòu)</b>的 MCU 相比,運行速度如何?

    下一代高速芯片晶體管解制造問題解決了!

    版圖應(yīng)用于未來的 CFET 設(shè)計。研究人員認為,其最新的叉片設(shè)計可以作為未來垂直器件架構(gòu)的過渡,為下一代工藝技術(shù)提供更平穩(wěn)的演進路徑。
    發(fā)表于 06-20 10:40

    下一代PX5 RTOS具有哪些優(yōu)勢

    許多古老的RTOS設(shè)計至今仍在使用,包括Zephyr(1980年)、Nucleus(1990年)和FreeRTOS(2003年)。所有這些舊設(shè)計都有專有的API,通常更大、更慢,并且缺乏下一代RTOS的必要安全認證和功能。
    的頭像 發(fā)表于 06-19 15:06 ?863次閱讀

    Arm 公司面向移動端市場的 ?Arm Lumex? 深度解讀

    子系統(tǒng)(CSS)? ? 在移動端的落地形態(tài),Lumex 旨在通過高度集成化的軟硬件方案,解決移動設(shè)備在 AI 性能、能效比與開發(fā)效率上的挑戰(zhàn)。以下從技術(shù)架構(gòu)、性能突破、應(yīng)用場景、生態(tài)系統(tǒng)及戰(zhàn)略價值展開分析: 、技術(shù)架構(gòu):異構(gòu)計
    的頭像 發(fā)表于 05-29 09:54 ?4026次閱讀

    Arm 公司面向汽車市場的 ?Arm Zena? 深度解讀

    Zena 基于 ? Armv9 架構(gòu) ? 和 ? AE(Automotive Enhanced)IP 核 ? 設(shè)計,融合了高性
    的頭像 發(fā)表于 05-29 09:51 ?1993次閱讀

    Arm解讀Armv9 CPU為何是打造高性能、高能效移動計算的關(guān)鍵

    作者:Arm 終端事業(yè)部產(chǎn)品管理高級總監(jiān) Stefan Rosinger 在之前有關(guān) Arm Cortex-X925 CPU 的文章中,Arm 技術(shù)專家曾探討了每時鐘周期指令數(shù) (IP
    的頭像 發(fā)表于 03-14 15:51 ?1287次閱讀

    Arm 推出 Armv9 邊緣 AI 計算平臺,以超高能效與先進 AI 能力賦能物聯(lián)網(wǎng)革新

    電子發(fā)燒友網(wǎng)報道(文/黃晶晶)當(dāng)下,快速發(fā)展的 AI 正不斷賦予邊緣設(shè)備越來越先進的智能性,使邊緣設(shè)備勝任越來越重要的任務(wù)。為應(yīng)對邊緣側(cè)持續(xù)增長的 AI 需求,Arm 近日發(fā)布以全新基于 Armv9
    的頭像 發(fā)表于 03-06 11:43 ?1746次閱讀
    <b class='flag-5'>Arm</b> 推出 <b class='flag-5'>Armv9</b> 邊緣 AI 計算平臺,以超高能效與先進 AI 能力賦能物聯(lián)網(wǎng)革新

    Arm發(fā)布基于Armv9架構(gòu)的Cortex-A320處理器

    邊緣 AI 需要更卓越的計算性能、更強大的安全性,以及更出色的軟件靈活性。隨著軟件愈發(fā)復(fù)雜化,Armv9 架構(gòu)應(yīng)運而生,以提供先進的機器學(xué)習(xí) (ML) 和 AI 功能,并具備增強的安全特性。該架構(gòu)現(xiàn)已在 Cortex-A3xx
    的頭像 發(fā)表于 02-27 17:10 ?1129次閱讀

    Arm推出全球首個Armv9邊緣AI計算平臺

    全球首個 Armv9 邊緣 AI 計算平臺以 Cortex-A320 CPU 和 Ethos-U85 NPU 為核心,專為物聯(lián)網(wǎng)應(yīng)用優(yōu)化,支持運行超 10 億參數(shù)的端側(cè) AI 模型,已獲得包括亞馬遜云科技 (AWS)、西門子和瑞薩電子等在內(nèi)的多家行業(yè)領(lǐng)先企業(yè)的支持。
    的頭像 發(fā)表于 02-27 17:08 ?1201次閱讀

    基于Armv9架構(gòu)的MediaTek天璣8400移動芯片問世

    如今,基于 Armv9 CPU 技術(shù)構(gòu)建的人工智能 (AI) 旗艦智能手機立于技術(shù)前沿,為 AI 創(chuàng)新提供了前所未有的機遇。為了應(yīng)對持續(xù)增長的 AI 工作負載的計算強度及復(fù)雜度,Armv9.2 CPU 集群帶來了更強性能、更高效率,以及更多功能,為新
    的頭像 發(fā)表于 12-24 14:18 ?1121次閱讀

    文詳解Arm架構(gòu)Armv9.6-A中的最新功能

    Arm CPU 是當(dāng)今人工智能 (AI) 賦能軟件的關(guān)鍵,它可解釋、處理和執(zhí)行指令Arm 指令架構(gòu) (ISA) 作為硬件和軟件的接口,指
    的頭像 發(fā)表于 12-17 10:22 ?4567次閱讀
    <b class='flag-5'>一</b>文詳解<b class='flag-5'>Arm</b><b class='flag-5'>架構(gòu)</b><b class='flag-5'>Armv</b>9.6-A中的最新功能