chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何將AD或PADS的原理圖導(dǎo)入Allegro做Layout

h1654155971.8456 ? 來源:EDA365 ? 2019-11-26 14:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作為allegro專業(yè)layout的我們,由于設(shè)計軟件的限制,有時候客戶提供的原理圖可能是AD或Power Logic繪制的,而AD或Power Logic的原理圖轉(zhuǎn)成orcad原理圖后可能存在丟失網(wǎng)絡(luò)或器件的風(fēng)險,無法直接用來輸出網(wǎng)表導(dǎo)入Allegro設(shè)計。 如果對轉(zhuǎn)換后的原理圖進行修正得整個原理圖從頭到尾徹底檢查一遍,這個工作量以及存在的風(fēng)險對于我們layout工程師和硬件工程師來說可能都不太現(xiàn)實。 如果能將AD或Power Logic原理圖產(chǎn)生的網(wǎng)表轉(zhuǎn)成Allegro格式的網(wǎng)表,那就能導(dǎo)入Allegro里面設(shè)計了,就不需要轉(zhuǎn)換原理圖了,省事又省時,這是最為簡單方便又靠譜的方法了。
工程師的巨大福利,首款P_C_B分析軟件,點擊免費領(lǐng)取

Allegro網(wǎng)表的調(diào)法有兩種:

一種是第一方網(wǎng)表;

另一種是第三方網(wǎng)表。

第一方網(wǎng)表需要通過Orcad Capture來產(chǎn)生,也是絕大部分人使用的導(dǎo)入方法。 第三方網(wǎng)表可以通過各種原理圖設(shè)計軟件來產(chǎn)生(如protel、AD、Power Logic、DxDesigner、Eagle等)。 第一方網(wǎng)表的調(diào)入比較嚴(yán)謹,要求原理圖與PCB封裝必須完全一一對應(yīng),其網(wǎng)表格式也相對復(fù)雜。 但是第三方網(wǎng)表的調(diào)入就相對沒那么嚴(yán)謹,封裝的器件管腳只要不比原理圖器件管腳少就可以了,器件管腳數(shù)量可以不需要一樣多,其網(wǎng)表格式相對比較簡單有規(guī)律性。 因此,我們可以通過將AD或Power Logic原理圖產(chǎn)生的網(wǎng)表內(nèi)容轉(zhuǎn)換成符合Allegro第三方網(wǎng)表的格式,然后導(dǎo)入Allegro即可!

Allegro第三方網(wǎng)表封裝定義的標(biāo)準(zhǔn)格式 其中,感嘆號和分號是分隔符,Value可有可無,給value添加單引號可屏蔽value值里面的一些非法字符,如下圖所示:

另一種格式的第三方網(wǎng)表 1、輸出網(wǎng)表:A. Protel或AD原理圖輸出的網(wǎng)表可以有兩種選擇:protel或telesis。

B. Power Logic原理圖輸出網(wǎng)表:

2、將AD或Power Logic輸出的網(wǎng)表轉(zhuǎn)換成Allegro格式的第三方網(wǎng)表:使用附件里面的“網(wǎng)表轉(zhuǎn)換.exe”工具將對應(yīng)格式的網(wǎng)表轉(zhuǎn)成Allegro格式的第三方網(wǎng)表。

注意:“網(wǎng)表轉(zhuǎn)換.exe”工具如果對應(yīng)網(wǎng)表的格式選擇不對,轉(zhuǎn)換出來的網(wǎng)表文件里面的內(nèi)容是空的。該程序Protel轉(zhuǎn)Allegro網(wǎng)表會將器件的Value值帶入,而pads轉(zhuǎn)Allegro網(wǎng)表器件的Value值是不會帶入的。

如果是Telesis格式的網(wǎng)表,由于該程序里面沒有Telesis格式的網(wǎng)表轉(zhuǎn)Allegro第三方網(wǎng)表,我們可以到以下載一個skill加載使用即可。

注意:文末有下載方式,文章“Protel格式網(wǎng)表轉(zhuǎn)換Allegro格式網(wǎng)表的Skill程序”是一個對skill程序的講解。

3、Allegro的第三方網(wǎng)表調(diào)入與第一方網(wǎng)表調(diào)入不同,第三方網(wǎng)表調(diào)入還需要器件的device才行。因此我們還需要生成器件的device文件,也就是后綴為txt的封裝文件,加載附件里面的skill文件“auto_create_device.il”,然后隨便打開封裝庫里面的任意一個dra文件,在命令欄里面輸入命令“create_device_batch”即可將當(dāng)前目錄下的所有dra自動生成psm,pad和txt文件;

skill的加載方法:

將附件里面的“auto_create_device.il.il”放到cadenceSPB_16.6sharelocalpcbskill目錄下,用記事本打開cadenceSPB_16.6sharelocalpcbskill目錄下的allegro.ilinit文件,(如果沒有這個文件就自己新建一個txt文本文檔,然后將文件名稱和后綴修改為allegro.ilinit即可),在里面獨立一行添加一行代碼:load("auto_create_device.il.il"),然后保存文件,再重啟軟件即可!

4、指定庫路徑:將下圖的三個庫路徑指定到封裝庫路徑下。

5、導(dǎo)入轉(zhuǎn)換后的第三方網(wǎng)表:按照下圖選擇轉(zhuǎn)換后的網(wǎng)表文件,并按下圖勾選對應(yīng)的選項,然后導(dǎo)入即可。 如有報錯則根據(jù)當(dāng)前目錄下生成的netin.log報表查找關(guān)鍵詞“error”,并根據(jù)error提示解決問題即可。

與第一方網(wǎng)表調(diào)入相比,第三方網(wǎng)表調(diào)入報錯的問題都比較清晰易懂,不難解決,以下是第三方網(wǎng)表調(diào)入報錯的一些常見問題類型和解決方法:A. 原理圖封裝名稱中帶有非法字符(如小數(shù)點、空格、@、#、¥、%、&、*、(、)、+等)。

解決方法:根據(jù)提示的位號和封裝名稱將原理圖上對應(yīng)器件的封裝名稱中的非法字符統(tǒng)一修改為下滑杠。B. 所有封裝都有了,但是導(dǎo)入還是報錯:沒有指定庫路徑。

解決方法:導(dǎo)入前先將devpath、padpath和psmpath三個庫路徑設(shè)置到封裝庫所在的目錄,再導(dǎo)入網(wǎng)表。C. 所有封裝都有了,庫路徑也指定了,但導(dǎo)入也還報錯:器件的封裝沒有生成device文件。解決方法:先將封裝庫生成device文件后再導(dǎo)入。D. 庫路徑里面帶有非法字符,軟件無法識別庫路徑。解決方法:將文件目錄里面的非法字符改掉。E. PCB封裝名稱中帶有非法字符,造成PCB封裝名稱與原理圖器件封裝名稱對不上。解決方法:將PCB封裝名稱修改為原理圖器件封裝的名稱,與之對應(yīng)。

注意:C、D、E的報錯類型提示跟B是一樣的。

F. PCB封裝的pin number與原理圖器件的pin number不匹配(原理圖三極管使用的pin number是:GSD ,而PCB封裝是:123)。

解決方法:修改原理圖或PCB封裝,使其pin number對應(yīng)即可。G. PCB封裝的pin管腳比原理圖的少(如下圖原理圖多了13和14兩個固定腳,而PCB封裝則沒有)。

解決方法:檢查對應(yīng)的封裝管腳,如少了則給PCB封裝加上。H. 原理圖網(wǎng)絡(luò)名稱帶有空格。

解決方法:將原理圖上帶有空格的網(wǎng)絡(luò)名稱中的空格去掉或修改為下滑桿。 以上為常見的第三方網(wǎng)表導(dǎo)入報錯問題,可以根據(jù)問題報錯提示進行排查。 另外,有時候由于AD或PADS原理圖封裝命名的不規(guī)范性造成網(wǎng)表里面帶有大量非法字符,修改原理圖太麻煩的話可以轉(zhuǎn)換網(wǎng)表后在第三方網(wǎng)表里面進行字符替換。 然后保存后再導(dǎo)入,不過這樣每次更新網(wǎng)表都得這樣替換一次,比較麻煩,建議有時間最好修改下原理圖與PCB對應(yīng)比較好,這樣后續(xù)更新網(wǎng)表就可以轉(zhuǎn)換后直接導(dǎo)入了,而不需要每一次都要替換非法字符。

注意:第三方網(wǎng)表調(diào)入與第一方網(wǎng)表調(diào)入的區(qū)別:

1、第三方網(wǎng)表導(dǎo)入是需要器件的device文件的,如果沒有device文件是導(dǎo)入不了的,庫路徑里面的devpath也必須指定。

2、必須先解決所有的報錯問題才能成功導(dǎo)入;

3、第三方網(wǎng)表調(diào)入的PCB是不支持與Orcad原理圖直接交互的;

4、文件名稱和路徑中不要使用非法字符。Allegro中所說的非法字符就是除了數(shù)字、字母、中桿和下滑桿以外的其它所有字符,包括空格。

Allegro有些操作是不支持非法字符的,亂用非法字符有時候就是這么一個不起眼的壞習(xí)慣都能折騰你半天時間還找不到問題所在,養(yǎng)成良好的設(shè)計習(xí)慣能讓你少走彎路。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 原理圖
    +關(guān)注

    關(guān)注

    1341

    文章

    6423

    瀏覽量

    244832
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    9141

    瀏覽量

    147894
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4907

    瀏覽量

    94078
  • allegro
    +關(guān)注

    關(guān)注

    42

    文章

    755

    瀏覽量

    149490
  • 可制造性設(shè)計
    +關(guān)注

    關(guān)注

    10

    文章

    2065

    瀏覽量

    16364
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3512

    瀏覽量

    6151
  • 可制造性設(shè)計分析

    關(guān)注

    4

    文章

    866

    瀏覽量

    6188

原文標(biāo)題:教你如何將 AD 或 PADS 的原理圖導(dǎo)入 Allegro 做 Layout

文章出處:【微信號:eda365wx,微信公眾號:EDA365電子論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【產(chǎn)品介紹】PADS軟件

    概述PADS是業(yè)界應(yīng)用最普遍的電子設(shè)計解決方案,其中涵蓋了原理圖設(shè)計、模擬仿真、PCB布局布線設(shè)計、信號和電源完整性分析(SI/PI)、熱分析、可制造性分析等全套的功能需求。PADS還兼容其他同類
    的頭像 發(fā)表于 11-17 10:39 ?370次閱讀
    【產(chǎn)品介紹】<b class='flag-5'>PADS</b>軟件

    如何將GCC項目導(dǎo)入NuEclipse?

    如何將GCC項目導(dǎo)入NuEclipse?
    發(fā)表于 09-01 07:04

    如何將 GPIO PWM 和 GPIO Capture 驅(qū)動程序導(dǎo)入 Linux 內(nèi)核,實現(xiàn) PWM 輸出并檢測引腳的變化狀態(tài)?

    如何將 GPIO PWM 和 GPIO Capture 驅(qū)動程序導(dǎo)入 Linux 內(nèi)核,實現(xiàn) PWM 輸出并檢測引腳的變化狀態(tài)
    發(fā)表于 08-20 08:20

    AD、Allegro、Pads的快捷鍵有什么不同

    在高速迭代的電子設(shè)計領(lǐng)域,快捷鍵是工程師與EDA工具對話的核心語言,縱觀EDA工具,AD的視覺化交互、Allegro的深度可編程性、Pads的無膜命令——三種理念催生了截然不同的操作邏輯,那么它們的快捷鍵操作是否會有些不同?
    的頭像 發(fā)表于 08-06 13:49 ?1600次閱讀
    AD、<b class='flag-5'>Allegro</b>、<b class='flag-5'>Pads</b>的快捷鍵有什么不同

    Allegro更新原理圖導(dǎo)入網(wǎng)表后,Xnet混亂何解?

    更新原理圖導(dǎo)入網(wǎng)表后,Allegro莫名其妙原本組合好的Xnet的差分自動組合成新的Xnet。這些Xnet是沒有模型存在的(去掉過模型導(dǎo)入
    發(fā)表于 07-25 15:15

    KiCad 已支持導(dǎo)入 Altium 工程(Project)

    “ ?9.0.3 的小版本更新中增加一個非常實用的功能:直接導(dǎo)入 Altium 的工程,省去了分別導(dǎo)入原理圖和 PCB 的麻煩。? ” ? Altium 導(dǎo)入器 從 ?8.0 開始,K
    的頭像 發(fā)表于 07-21 11:15 ?2586次閱讀
    KiCad 已支持<b class='flag-5'>導(dǎo)入</b> Altium 工程(Project)

    Allegro Skill字符功能之導(dǎo)入LOGO

    在完成PCB設(shè)計之后,常常會遇到需要在PCB板上展示公司標(biāo)志或者導(dǎo)入設(shè)計中需要的logo圖片的情況。為了滿足這一需求,F(xiàn)anySkill特別提供了“導(dǎo)入LOGO”這一便捷功能。通過這個功能,用戶可以輕松地logo圖片放置到PC
    的頭像 發(fā)表于 07-07 17:05 ?1683次閱讀
    <b class='flag-5'>Allegro</b> Skill字符功能之<b class='flag-5'>導(dǎo)入</b>LOGO

    PADS Standard 標(biāo)準(zhǔn)版 VX.2.14 安裝包

    Standard 版本可在直觀且簡單易用的環(huán)境中提供原理圖設(shè)計和 Layout 功能,這對于尋求高價值并經(jīng)過生產(chǎn)驗證的工具的工程師而言,實可謂理想之選。PADS Standard 非常適用于復(fù)雜度較低但成本優(yōu)先考慮的電路板設(shè)計
    發(fā)表于 05-22 16:43 ?11次下載

    PADS Standard 標(biāo)準(zhǔn)版 VX.2.11 安裝包

    Standard 版本可在直觀且簡單易用的環(huán)境中提供原理圖設(shè)計和 Layout 功能,這對于尋求高價值并經(jīng)過生產(chǎn)驗證的工具的工程師而言,實可謂理想之選。PADS Standard 非常適用于復(fù)雜度較低但成本優(yōu)先考慮的電路板設(shè)計
    發(fā)表于 05-22 16:43 ?15次下載

    PADS Standard 標(biāo)準(zhǔn)版 VX.2.10 安裝包

    Standard 版本可在直觀且簡單易用的環(huán)境中提供原理圖設(shè)計和 Layout 功能,這對于尋求高價值并經(jīng)過生產(chǎn)驗證的工具的工程師而言,實可謂理想之選。PADS Standard 非常適用于復(fù)雜度較低但成本優(yōu)先考慮的電路板設(shè)計
    發(fā)表于 05-22 16:43 ?7次下載

    PADS Standard 標(biāo)準(zhǔn)版 VX.2.7 安裝包

    Standard 版本可在直觀且簡單易用的環(huán)境中提供原理圖設(shè)計和 Layout 功能,這對于尋求高價值并經(jīng)過生產(chǎn)驗證的工具的工程師而言,實可謂理想之選。PADS Standard 非常適用于復(fù)雜度較低但成本優(yōu)先考慮的電路板設(shè)計
    發(fā)表于 05-22 16:43 ?18次下載

    Allegro Skill封裝功能-導(dǎo)出device文件介紹與演示

    焊盤連接,Device文件會明確這種映射。Device文件僅適用于導(dǎo)入第三方網(wǎng)表的情況,PCB導(dǎo)入第三方網(wǎng)表不能直接與原理圖進行交互式,這時候需要導(dǎo)出Device 文件,然后PCB才能與原理圖
    發(fā)表于 04-19 09:44 ?1666次閱讀
    <b class='flag-5'>Allegro</b> Skill封裝功能-導(dǎo)出device文件介紹與演示

    如何將python文件導(dǎo)入到ROS系統(tǒng)中

    本文通過使用myCobot機械臂進行QR碼視覺追蹤的實踐案例分析,介紹如何將 python 文件導(dǎo)入到 ROS 系統(tǒng)中。
    的頭像 發(fā)表于 02-11 11:08 ?1198次閱讀
    <b class='flag-5'>如何將</b>python文件<b class='flag-5'>導(dǎo)入</b>到ROS系統(tǒng)中

    測量的太陽光譜導(dǎo)入VirtualLab Fusion

    ,我們以太陽光為例,說明了如何將測量到的光譜導(dǎo)入VirtualLab Fusion中,然后介紹了如何使用所述數(shù)據(jù)用作光學(xué)系統(tǒng)中光源的光譜組成。 建模任務(wù) 如何將測量到的太陽光光譜(見下圖)導(dǎo)
    發(fā)表于 01-23 10:22

    PADS邏輯教程

    PADSlogic9.6電路設(shè)計資料手冊(中文教程)為motor Graphics公司軟件提供的原本中文手冊,用于PADSlogic軟件電路設(shè)計參考使用。PADS Logic用戶界面旨在提高
    發(fā)表于 12-16 14:33 ?1次下載