chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在設(shè)計中如何才能降低DDR信號之間的串?dāng)_

獨愛72H ? 來源:一博科技 ? 作者:一博科技 ? 2020-03-17 17:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

(文章來源:一博科技

讓你評估高速串行信號的串?dāng)_,你會說它們的串?dāng)_在-40db以下,沒什么影響。但是如果讓你評估像DDR這種并行信號的串?dāng)_,你說DQ0和DQ1的串?dāng)_-30db,DQ1和DQ2的串?dāng)_-25db,DQ2和DQ3的串?dāng)_。

根據(jù)以往的經(jīng)驗,今天大家都會懷著無比沉重的心情來到公司上班,高速先生也表示深深的理解哈,所以今天的文章是非常的簡潔而形象的,以便滿足大家今天不想多動腦的欲望。記得前幾篇文章提到過人工智能的話題,我們就接著說一點技術(shù)上的東西哈。在人工智能迅速冒起的熱潮中,作為核心算力的DDR模塊無疑出了一次很大的風(fēng)頭。因為在追求超大算力的情況下,人們對DDR的容量和速率要求越來越高。

我們高速先生接觸的算力卡一塊比一塊小,但是板內(nèi)的DDR模塊卻有越來越多的趨勢,動不動就上4通道、8通道,甚至更多。而且在顆粒數(shù)量不斷提高的同時,我們要求的速率基本也越來越高,基本都是2400Mbps起步,最高的有做過3200Mbps的。加上板子密度越來越小,從我們這一年多以來接觸的各種DDR的設(shè)計來看,可以毫不夸張的和大家說,現(xiàn)在DDR的設(shè)計難度可能已經(jīng)超過了很多人的想象了。

做過DDR設(shè)計的同行都知道,在非常密的顆粒排布下,想成功的把所有的信號拉出來可能都要去條命,然后導(dǎo)通之后還要把手抓穩(wěn)去做抖一下就讓你想剁手的等長(5mil,2mil,我們有見過客戶要求做1mil的……),當(dāng)你以為可以收工的時候,客戶還要抱著看上去和你商量的態(tài)度說你的間距能不能再拉開一點。

我們的設(shè)計工程師是非常嚴謹?shù)?能拉開1mil也是愛的,雖然可能自己也不知道辛辛苦苦拉開的1mil到底有什么用,就好像做等長的時候辛辛苦苦做的2mil等長有什么用是一樣一樣的。

一般的結(jié)果都是這樣的:我們工程師經(jīng)過不斷掙扎之后,時間也去得差不多了,客戶也終于體諒了我們工程師的痛苦,大家終于強行達成了共識:辛苦了,要不就這樣好了。終于,不用再做更嚴格的等長了,終于不用再拉開0.5mil的間距了。雖然客戶的內(nèi)心是在想:其實應(yīng)該還可以繼續(xù)。

那等長做好了,間距也看起來不能再拉開了,交給我們SI成員進行仿真,在我們的眼中這樣的一組數(shù)據(jù)信號的結(jié)果已經(jīng)是非常不錯了。大概是這樣的:

從這組數(shù)據(jù)信號眼圖的Aperture來看,整個高低電平的裕量是非常大的,這樣的眼圖在實際調(diào)試肯定是PASS的。但是如果我把一些point標(biāo)出來讓大家再看同一個眼圖的話,你們可能會覺得有點驚訝:為什么我的等長都做到了2mil,間距也已經(jīng)拉開到不能再開了,但是看這組數(shù)據(jù)的延時居然差了快50ps(下圖藍色mask),電平上面的幅度振蕩也超過了100mV(下圖紅色mask)。

數(shù)據(jù)信號是嚴格點對點的信號,我們的阻抗是40歐姆,然后我們的芯片驅(qū)動和芯片接收的ODT也是40歐姆,那說明了這樣的延時和電平振蕩并不是由阻抗不匹配的反射造成的(至少很大部分不是)。那這個時候我們又把目光集中到了很難分析的串?dāng)_了。從我們的專業(yè)角度來看,的確是串?dāng)_要背這個鍋。在這里我們不說一些很復(fù)雜的理論和公式,我們僅以下面的幾張圖來讓大家理解串?dāng)_到底是怎么影響到我們的電平振蕩和延時的。

再回到我們上面的一組DDR數(shù)據(jù)信號,對于他們而言就更復(fù)雜了,一組8根DQ加上DM信號都有著不同的碼型,互相之間的串?dāng)_影響就導(dǎo)致了他們的眼圖呈現(xiàn)出不同的延時和電平振蕩了。其實理論可能很復(fù)雜,但是他的表現(xiàn)形式就是這樣的。總之,對于像DDR這種并行信號的串?dāng)_,還是在時域的角度上去分析會更直觀和有說服力。當(dāng)然難度也擺在這里,你必須把整組信號乃至整個通道的信號一起分析,才能得到串?dāng)_影響的最大化。

所以呢,我們做了5mil甚至更小的等長和上面仿真波形的50ps來比,真的是很微不足道。實際上串?dāng)_在DDR模塊里的確會有更為嚴重的影響,試想一下,我們在高速串行信號里面5mV的串?dāng)_都覺得非常大了,在DDR模塊里居然能有上百mV。當(dāng)然兩者還是有很大差異的,高速串行信號的眼圖裕量目前和DDR相比還是小很多,一般只有100mV以內(nèi),我們目前的DDR系統(tǒng)的高低電平的裕量有幾百mV,而且DDR的速率也決定了走線的損耗基本對它沒太大的影響。

所以我們對100mV的串?dāng)_結(jié)果還是可以接受,而且從整個波形來看,裕量也還是很大。但是隨著DDR的電平越來越低,相應(yīng)的裕量肯定也會越來越小,到那時候串?dāng)_可能就會影響很嚴重了。
(責(zé)任編輯:fqj)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    740

    瀏覽量

    68070
  • 信號干擾
    +關(guān)注

    關(guān)注

    0

    文章

    114

    瀏覽量

    46432
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    如何影響信號完整性和EMI

    歡迎來到 “掌握 PCB 設(shè)計的 EMI 控制” 系列的第六篇文章。本文將探討如何影響信號完整性和 EMI,并討論設(shè)計
    的頭像 發(fā)表于 08-25 11:06 ?5472次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>如何影響<b class='flag-5'>信號</b>完整性和EMI

    高速AC耦合電容挨得很近,PCB會不會很大……

    這個問題:到底電容之間擺多近信號能夠被接受?。緾hris不忍心每次都跟他們說“這要看你高速信號跑得速率來定”這句萬能說辭,于是
    發(fā)表于 07-22 16:56

    高速AC耦合電容挨得很近,PCB會不會很大……

    大是肯定大的啦!但是設(shè)計工程師也很委屈?。盒酒ヂ?lián)動不動就有一百幾十對高速信號的AC耦合電容, 首先我得都塞進PCB板去啊,其次的
    的頭像 發(fā)表于 07-22 16:44 ?327次閱讀
    高速AC耦合電容挨得很近,PCB<b class='flag-5'>串</b><b class='flag-5'>擾</b>會不會很大……

    NEXT(Near-End Crosstalk,近端

    一、什么是NEXT(近端)? NEXT(Near-End Crosstalk,近端)是指在線纜傳輸信號時,靠近發(fā)射端處,相鄰線對
    的頭像 發(fā)表于 06-23 17:35 ?775次閱讀

    高頻晶振的信號完整性挑戰(zhàn):如何抑制EMI與

    高速數(shù)字電路和射頻系統(tǒng),高頻晶振作為關(guān)鍵的頻率源,其信號完整性直接影響整個系統(tǒng)的性能。隨著電子技術(shù)的飛速發(fā)展,晶振的工作頻率不斷提高,電磁干擾(EMI)與
    的頭像 發(fā)表于 05-22 15:35 ?489次閱讀
    高頻晶振的<b class='flag-5'>信號</b>完整性挑戰(zhàn):如何抑制EMI與<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    電子產(chǎn)品更穩(wěn)定?捷多邦的高密度布線如何降低影響?

    高速PCB設(shè)計信號完整性、、信號損耗等問題直接影響電路板的性能穩(wěn)定性。隨著5G通信、服
    的頭像 發(fā)表于 03-21 17:33 ?595次閱讀

    PCB設(shè)計距離一樣時,你們知道電路板兩對過孔怎么擺最小嗎?

    的文章,例如(鏈接《過孔的設(shè)計孔徑是真的很重要,但高速先生也是真的不關(guān)心》)描述了單對過孔自身的設(shè)計對性能的影響。那我們這篇文章就來講講如何做好兩個過孔之間的PCB這個老大難的問
    發(fā)表于 02-26 09:40

    怎么樣盡量降低ADC122s021兩路之間問題?

    使用ADC122s021的時候發(fā)現(xiàn),模擬輸入驅(qū)動需要一個低阻抗的源,這樣可以減小失真度,請問則個低阻抗源的抵抗范圍是多少比較合適?現(xiàn)在我使用OPA2376來驅(qū)動這兩路信號,OPA2376的開關(guān)輸出電阻式150歐,請問是否可行?另外,怎么樣盡量
    發(fā)表于 01-23 08:30

    ADC電路的怎么解決?

    ,ADC是SAR型 18位單通道全差分輸入的ADC。ADC的后端是MCU,MCU將數(shù)字信號處理之后再畫到顯示屏上顯示實時波形。 調(diào)試發(fā)現(xiàn)顯示的信號,表現(xiàn)為某一路
    發(fā)表于 01-07 06:15

    ADS1299使用過程,發(fā)現(xiàn),8個通道之間信號發(fā)生

    ADS1299使用過程,發(fā)現(xiàn),8個通道之間信號發(fā)生,比如一個通道接入
    發(fā)表于 12-23 18:17

    DAC8568輸出時,各個通道之間問題如何解決?

    DAC8568輸出時,各個通道之間問題,如何解決?
    發(fā)表于 12-13 15:39

    ADS1263通道之間信號出現(xiàn)怎么解決?

    間隔為300us,經(jīng)測試發(fā)現(xiàn),每個通道之間的波形會出現(xiàn)相互,比如通道2,3為一組的差分信號,當(dāng)幅度稍大時,通道4,5組成的差分輸入也存
    發(fā)表于 11-29 06:32

    DAC61416通道間出現(xiàn)的原因?怎么解決?

    使用DAC61416輸出方波電壓時,先在Toggle引腳輸入PWM信號,以便實現(xiàn)方波電壓輸出,但輸出電壓之前,每個通道先置零,且置零的時間不同,然后就出現(xiàn)通道間的;圖中是相
    發(fā)表于 11-25 08:35

    博眼球還是真本事?參考平面不完整信號反而好

    ,PCB走線的也是除了我們關(guān)心的損耗之外信號質(zhì)量重要的影響因素,的原理以往的文章
    發(fā)表于 11-11 17:27

    博眼球還是真本事?參考平面不完整信號反而好

    改善的設(shè)計方法據(jù)說有兩種:很多人知道的方法:信號之間通過“包地”改善……幾乎只有高速先
    的頭像 發(fā)表于 11-11 17:26 ?698次閱讀
    博眼球還是真本事?參考平面不完整<b class='flag-5'>信號</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>反而好