chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

用于 de-chirp操作FPGA實(shí)現(xiàn)的總體設(shè)計(jì)

工程師 ? 來(lái)源:雷達(dá)通信電子戰(zhàn) ? 作者:雷達(dá)通信電子戰(zhàn) ? 2020-09-11 10:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在2004年,楊百翰大學(xué)的地球微波遙感實(shí)驗(yàn)室(MERS)開發(fā)了microSAR,展示了一種小型低成本LFM-CW SAR系統(tǒng)。在這一經(jīng)驗(yàn)的基礎(chǔ)上,BYU與Artemis Inc.合作開發(fā)了一個(gè)更強(qiáng)力的microASAR,克服了原有設(shè)計(jì)的許多局限性。

該microASAR設(shè)計(jì)的一個(gè)關(guān)鍵要素是過(guò)采樣數(shù)字接收機(jī)。 過(guò)采樣提供了三個(gè)主要優(yōu)點(diǎn):

1. 信號(hào)de-chirped可以在任意中頻(IF),從而實(shí)現(xiàn)更好的RF濾波;

2. 通過(guò)數(shù)字濾波降低量化噪聲;

3. SAR能夠在de-chirped和脈沖模式下靈活切換。

基于BYU的microSAR系統(tǒng)雖然工作正常,但研究發(fā)現(xiàn)由于濾波器的脈沖響應(yīng)較長(zhǎng),用于抑制饋電數(shù)據(jù)的High-Q濾波器會(huì)引起回波數(shù)據(jù)的失真。而使用偏置de-chirp可以避免這種失真。我們把這個(gè)系統(tǒng)稱為偏置IF LFM-CW。

偏置 IF LFM-CW SAR的流程圖見圖1。首先使用ωIF對(duì)發(fā)送信號(hào)進(jìn)行部分混頻后濾波。然后再與接收到的信號(hào)混頻,產(chǎn)生的差分分量與傳統(tǒng)的LFM-CW中的差分分量相似,但在偏置IF有所不同。有用信號(hào)在IF較高的部分,更容易找到High-Q濾波器,使其具有線性相位、銳利截止頻率和更好地抑制泄露。

使用一個(gè)高速ADCFPGA就可以實(shí)現(xiàn)更高的性能與靈活性。 選擇一個(gè)可以采樣接收到的chirp全部帶寬的ADC可以實(shí)現(xiàn)脈沖模式以及在任意IF的de-chirp操作。FPGA通過(guò)提供充足的I/O端口來(lái)集成大量組件和通信設(shè)備,進(jìn)一步增強(qiáng)了設(shè)計(jì)。FPGA提供了靈活的操作模式。

如果忽略相關(guān)能量的功耗成本以及ADC分辨率具有可比性,最好以最高速率對(duì)接收信號(hào)進(jìn)行采樣,能夠使得量化噪聲減小。因?yàn)榱炕肼暿且罁?jù)采樣頻率,以更高的速率采樣信號(hào)可將噪聲譜擴(kuò)展到更寬的帶寬,從而降低信號(hào)帶寬上的量化噪聲功率。

過(guò)采樣

數(shù)字信號(hào)處理的課程往往忽視振幅量化的影響,然而在LFM-CW系統(tǒng)中輸入信號(hào)的量化是噪聲的主要來(lái)源。一個(gè)完全隨機(jī)的信號(hào)在步長(zhǎng)q量化時(shí),它相當(dāng)于在范圍內(nèi)均勻地增加白噪聲。通過(guò)對(duì)信號(hào)采樣后進(jìn)行適當(dāng)?shù)臑V波,量化噪聲與信號(hào)比(QNSR)都降低了約3dB,信號(hào)被過(guò)采樣的因子為2。

圖2 展示了過(guò)采樣獲得的SNR增益。 在圖2(a)仿真的LFM-CW回波以僅高于Nyquist 的速率進(jìn)行采樣。信號(hào)與量化噪聲的間隔約為64dB。圖2(b)中的信號(hào)被過(guò)采樣因子約為18,比特?cái)?shù)與圖2(a)相同。信號(hào)與量化噪聲的間隔則約為75dB。適當(dāng)?shù)牟捎脦V波器,過(guò)采樣可減少11dB的QNSR。

圖 2 用相應(yīng)的量化噪聲來(lái)描述子采樣(a)和過(guò)采樣(b)信號(hào)的頻譜的圖。注意:過(guò)采樣的信號(hào)具有較大的信號(hào),與噪聲間隔約為11dB;兩個(gè)圖中的信號(hào)頻譜具有相同的帶寬,圖形的頻率縮放是不同的。

對(duì)信號(hào)進(jìn)行采樣后,下一步是在不影響數(shù)據(jù)完整性的情況下降低數(shù)據(jù)速率(抽?。?此過(guò)程中有兩個(gè)步驟,第一步是濾掉量化噪聲,將信號(hào)變到基帶,以降低濾波后的信號(hào)采樣頻率。所有濾波功能都是采用數(shù)字多相濾波器實(shí)現(xiàn),這種濾波器結(jié)合了過(guò)濾器和解碼器的操作, 從而減少了FPGA資源。

降低數(shù)據(jù)速率的第二步是預(yù)加。預(yù)加是將順序的回波加在一起,具有低通濾波多普勒頻譜的效果。預(yù)加可以用于microASAR數(shù)據(jù),因?yàn)楦逷RF可用于分離泄露和第一個(gè)目標(biāo),PRF遠(yuǎn)遠(yuǎn)高于信號(hào)的多普勒帶寬所要求的水平。

從信號(hào)處理的角度來(lái)看,預(yù)加和濾波的順序是可改變的。但預(yù)加和濾波的順序極大地影響了實(shí)現(xiàn)的內(nèi)存和硬件要求。還應(yīng)該注意的是,在每次信號(hào)處理操作后,數(shù)據(jù)的比特寬度都會(huì)增加,以防止溢出。

FPGA實(shí)現(xiàn)

為使所需系統(tǒng)達(dá)到上述的靈活性和高性能,microASAR數(shù)字接收機(jī)配備了一個(gè)12bit 500MHz ADC和一個(gè)Xilinx Virtex-5 FX-30T FPGA。這種組合可以使microASAR能對(duì)200MHz帶寬的發(fā)射信號(hào)進(jìn)行完整的采樣,并在各種de-chirp模式下工作。本節(jié)簡(jiǎn)要介紹了用于 de-chirp操作的FPGA實(shí)現(xiàn)的總體設(shè)計(jì),并概述了所使用的設(shè)計(jì)方略。

FPGA實(shí)現(xiàn)框圖如圖3 所示。FPGA上的嵌入式PowerPC處理器用于控制和協(xié)調(diào)完整數(shù)字接收機(jī)的操作,大多數(shù)參數(shù)可以通過(guò)與powerPC的以太網(wǎng)通信來(lái)設(shè)置。正常的信號(hào)數(shù)據(jù)路徑是從ADC到濾波子系統(tǒng),然后通過(guò)緩存器存入存儲(chǔ)卡。

數(shù)據(jù)路徑也可以中斷并通過(guò)以太網(wǎng)端口傳輸。ADC中的數(shù)據(jù)立即被分成兩個(gè)交錯(cuò)的數(shù)據(jù)路徑,使得濾波器的時(shí)鐘速率可以減少兩倍來(lái)緩解時(shí)序約束。這兩個(gè)交錯(cuò)數(shù)據(jù)流相位差180度,并在之后重組。

這個(gè)濾波子系統(tǒng)包括所有的濾波,預(yù)加,抽取步驟,并且能夠配置不同的操作參數(shù)。 濾波子系統(tǒng)由多相濾波器組成,以處理大量的操作并減少FPGA資源。多相濾波器減少量化噪聲并限制了信號(hào)頻譜以便通過(guò)抽取數(shù)字采樣數(shù)據(jù)將信號(hào)轉(zhuǎn)換為DC

對(duì)于microASAR,這是通過(guò)采用用12MHz的帶通濾波器(BPF),從ωIF開始以20倍抽取,提供約3.3位的分辨率增加。這使信號(hào)的有效位數(shù)(ENOB)達(dá)到16位ADCs,這些ADC通常僅適用于較低的采樣率。預(yù)加在濾波之后進(jìn)行,以減少內(nèi)存要求,從而使假定可以在on-chip memory中計(jì)算。

若先執(zhí)行預(yù)加可以減少濾波所需的乘法器。不過(guò),在大多數(shù)情況下,這需要外部高速存儲(chǔ),從而增加功耗和開發(fā)時(shí)間。用多相濾波器替換單相濾波器,后接混頻器和多相低通濾波器,可以存儲(chǔ)更大的帶寬。同樣,除了使用混頻器和低通濾波器,同樣可以使用FFT。這兩種方法都需要更多的FPGA資源,并由于定點(diǎn)乘法和查找正余弦表而給信號(hào)增加噪聲。

這種簡(jiǎn)潔的設(shè)置最大程度地減少了FPGA資源,只需改變PRF即可對(duì)各種應(yīng)用進(jìn)行操作。 降低PRF可以降低調(diào)頻斜率,壓縮de-chirped后的目標(biāo)。模擬和數(shù)字濾波器有效地測(cè)量de-chirped數(shù)據(jù)的門。因此,通過(guò)將PRF從7-14kHz改變,SAR可以在5-1000米的高度、30-2500米的幅寬和0-150m/的速度下工作。雖然部分參數(shù)在機(jī)載作業(yè)中無(wú)法達(dá)到,但microASAR符合地面系統(tǒng)使用條件。

來(lái)源:雷達(dá)通信電子戰(zhàn)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1656

    文章

    22298

    瀏覽量

    630477
  • 濾波器
    +關(guān)注

    關(guān)注

    162

    文章

    8361

    瀏覽量

    184794
  • SAR
    SAR
    +關(guān)注

    關(guān)注

    3

    文章

    443

    瀏覽量

    47738
  • 數(shù)字接收機(jī)

    關(guān)注

    1

    文章

    23

    瀏覽量

    11949
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    CW32W031類Mesh通信工程的說(shuō)明

    文件chirp_networks.h 中的宏NET_RANDOM() 需要實(shí)現(xiàn)隨機(jī)數(shù)生成函數(shù)。 c. 文件chirp_networks.h 中的宏CHECK_CAD() 需要實(shí)現(xiàn)GP
    發(fā)表于 11-26 07:47

    Vishay Dale IFSC2020DE-02屏蔽型SMD鐵氧體功率電感器技術(shù)解析

    樹脂封裝,用于磁屏蔽。該電感器設(shè)計(jì)無(wú)鉛、無(wú)鹵,符合RoHS指令。Vishay/Dale IFSC2020DE-02屏蔽型SMD鐵氧體功率電感器非常適用于噪聲抑制和濾波、直流/直流電源、工業(yè)和消費(fèi)電子產(chǎn)品以及便攜式和手持式設(shè)備等應(yīng)
    的頭像 發(fā)表于 11-11 15:54 ?450次閱讀
    Vishay Dale IFSC2020<b class='flag-5'>DE</b>-02屏蔽型SMD鐵氧體功率電感器技術(shù)解析

    蜂鳥E203在黑金XC7A200T型FPGA上點(diǎn)亮LED并實(shí)現(xiàn)流水燈

    一、隊(duì)伍介紹 本篇介紹的內(nèi)容是蜂鳥E203在黑金XC7A200T型FPGA上點(diǎn)亮LED并實(shí)現(xiàn)流水燈。 二、前言 在此之前我們已經(jīng)將蜂鳥E203在黑金XC7A200T型FPGA開發(fā)板上,所以
    發(fā)表于 10-31 09:04

    基于FPGA開發(fā)板DE10-Standard和T-Core的串口通信設(shè)計(jì)

    本文適用于DE10-Standard、T-Core、DE1-SOC以及DE10-Nano等有GPIO引腳外擴(kuò)的FPGA開發(fā)板。
    的頭像 發(fā)表于 10-28 11:15 ?4160次閱讀
    基于<b class='flag-5'>FPGA</b>開發(fā)板<b class='flag-5'>DE</b>10-Standard和T-Core的串口通信設(shè)計(jì)

    如何利用Verilog HDL在FPGA實(shí)現(xiàn)SRAM的讀寫測(cè)試

    本篇將詳細(xì)介紹如何利用Verilog HDL在FPGA實(shí)現(xiàn)SRAM的讀寫測(cè)試。SRAM是一種非易失性存儲(chǔ)器,具有高速讀取和寫入的特點(diǎn)。在FPGA實(shí)現(xiàn)SRAM讀寫測(cè)試,包括設(shè)計(jì)SRA
    的頭像 發(fā)表于 10-22 17:21 ?3979次閱讀
    如何利用Verilog HDL在<b class='flag-5'>FPGA</b>上<b class='flag-5'>實(shí)現(xiàn)</b>SRAM的讀寫測(cè)試

    基于FPGA開發(fā)板DE23-Lite的串口通信設(shè)計(jì)

    DE23-Lite開發(fā)板提供了一個(gè)UART通信接口(物理接口是下圖的Type C接口),用戶能夠通過(guò)主機(jī)與Agilex 3 FPGA進(jìn)行串口通信。
    的頭像 發(fā)表于 10-15 10:57 ?4005次閱讀
    基于<b class='flag-5'>FPGA</b>開發(fā)板<b class='flag-5'>DE</b>23-Lite的串口通信設(shè)計(jì)

    一文讀懂 RGB接口的 DE模式 和 行場(chǎng)(HV)模式 區(qū)別

    在了解RGB接口DE模式和行場(chǎng)(HV)模式 模式前,我們先看一下RGB接口屏幕的引腳定義: 下圖來(lái)之一款非常主流的工業(yè)級(jí)TFT的手冊(cè)引腳定義(TFT型號(hào):LMT070ENMFWA) 從這款TFT
    發(fā)表于 09-18 14:18

    基于DE1-SOC開發(fā)板的太空射擊游戲

    今天繼續(xù)常春藤名校之一——康奈爾大學(xué)的FPGA課程ECE 5760典型案例分享:基于DE1-SOC開發(fā)板的太空射擊游戲。
    的頭像 發(fā)表于 08-04 10:47 ?3482次閱讀
    基于<b class='flag-5'>DE</b>1-SOC開發(fā)板的太空射擊游戲

    基于FPGA的壓縮算法加速實(shí)現(xiàn)

    本設(shè)計(jì)中,計(jì)劃實(shí)現(xiàn)對(duì)文件的壓縮及解壓,同時(shí)優(yōu)化壓縮中所涉及的信號(hào)處理和計(jì)算密集型功能,實(shí)現(xiàn)對(duì)其的加速處理。本設(shè)計(jì)的最終目標(biāo)是證明在充分并行化的硬件體系結(jié)構(gòu) FPGA實(shí)現(xiàn)該算法時(shí),可
    的頭像 發(fā)表于 07-10 11:09 ?2101次閱讀
    基于<b class='flag-5'>FPGA</b>的壓縮算法加速<b class='flag-5'>實(shí)現(xiàn)</b>

    在友晶DE1-SOC開發(fā)板實(shí)現(xiàn)Chirikov標(biāo)準(zhǔn)映射求解器

    該項(xiàng)目是在友晶DE1-SOC開發(fā)板實(shí)現(xiàn)Chirikov標(biāo)準(zhǔn)映射的求解器,并將其應(yīng)用于圖像加密和解密的概念驗(yàn)證。
    的頭像 發(fā)表于 07-07 15:22 ?1643次閱讀
    在友晶<b class='flag-5'>DE</b>1-SOC開發(fā)板<b class='flag-5'>實(shí)現(xiàn)</b>Chirikov標(biāo)準(zhǔn)映射求解器

    基于DE1-SOC開發(fā)板的oneAPI實(shí)驗(yàn)教程(2)

    上一期我們從oneAPI CLI Samples Browser復(fù)制保存的Simple DMA是基于Quartus Pro的Nios V示例,無(wú)法直接用在DE1-SoC開發(fā)板上,因此這一節(jié)我們用
    的頭像 發(fā)表于 06-23 11:17 ?1288次閱讀
    基于<b class='flag-5'>DE</b>1-SOC開發(fā)板的oneAPI實(shí)驗(yàn)教程(2)

    利用FPGA實(shí)現(xiàn)USB 2.0通信接口

    USB?2.0接口的實(shí)現(xiàn)方式 利用FPGA來(lái)實(shí)現(xiàn)USB 2.0接口的方式一般有兩種,一是借助外圍的USB接口芯片,二是FPGA內(nèi)部實(shí)現(xiàn)USB
    的頭像 發(fā)表于 12-30 13:59 ?3811次閱讀
    利用<b class='flag-5'>FPGA</b><b class='flag-5'>實(shí)現(xiàn)</b>USB 2.0通信接口

    基于FPGA實(shí)現(xiàn)圖像直方圖設(shè)計(jì)

    直方圖統(tǒng)計(jì)的原理 直方圖統(tǒng)計(jì)從數(shù)學(xué)上來(lái)說(shuō),是對(duì)圖像中的像素點(diǎn)進(jìn)行統(tǒng)計(jì)。圖像直方圖統(tǒng)計(jì)常用于統(tǒng)計(jì)灰度圖像,表示圖像中各個(gè)灰度級(jí)出現(xiàn)的次數(shù)或者概率。統(tǒng)計(jì)直方圖的實(shí)現(xiàn)采用C/C++或者其他高級(jí)語(yǔ)言實(shí)現(xiàn)十分
    的頭像 發(fā)表于 12-24 10:24 ?1215次閱讀
    基于<b class='flag-5'>FPGA</b><b class='flag-5'>實(shí)現(xiàn)</b>圖像直方圖設(shè)計(jì)

    TFP401作為HDMI的解碼芯片,DE信號(hào)始終解析不正常是怎么回事?

    ,而且不管選用什么分辨率的輸入信號(hào),通過(guò)FPGA抓取信號(hào)發(fā)現(xiàn),這段高電平的長(zhǎng)度均為36個(gè)像素時(shí)鐘周期,且真正的DE信號(hào),也比理應(yīng)真實(shí)的多兩個(gè)像素時(shí)鐘周期。 FPGA抓取信號(hào)如圖(縮略圖,與示波器抓取信號(hào)一致) 兩個(gè)放大圖,理應(yīng)
    發(fā)表于 12-20 07:02

    FPGA驅(qū)動(dòng)AD芯片之實(shí)現(xiàn)與芯片通信

    概述:?利用FPGA實(shí)現(xiàn)AD芯片的時(shí)序,進(jìn)一步實(shí)現(xiàn)與AD芯片數(shù)據(jù)的交互,主要熟悉FPGA對(duì)時(shí)序圖的實(shí)現(xiàn),掌握時(shí)序圖轉(zhuǎn)換Verilog硬件描述
    的頭像 發(fā)表于 12-17 15:27 ?1531次閱讀
    <b class='flag-5'>FPGA</b>驅(qū)動(dòng)AD芯片之<b class='flag-5'>實(shí)現(xiàn)</b>與芯片通信