chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

多層PCB疊層細節(jié)規(guī)劃:節(jié)省時間和成本的最佳選擇

PCB設計 ? 2020-09-14 17:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

當我們?yōu)?a target="_blank">印刷電路板設計規(guī)劃層配置時。盡管似乎更少的層意味著更低的成本,更多層會增加了成本,但這實際上并不是影響成本的全部因素。為了幫助您確定設計的平衡點,讓我們看一下多層PCB堆疊計劃中應考慮的一些細節(jié)。

計算多層PCB堆疊計劃中的成本

一個簡單明了的事實是,制造多層印刷電路板的基本成本將超過單面或雙面板。通常,四層板的成本幾乎是同尺寸單層或雙層板的兩倍。從那里開始,每增加一層,就會增加20%左右。但是,決定電路板總成本的不僅僅是層數(shù)。

為了確定電路板的總成本,您需要考慮許多其他問題

l電路板的尺寸,形狀和厚度。

l表面光潔度。

l銅重量。

l鉆孔數(shù)量和不同的鉆孔尺寸。

l電路密度。

所有細節(jié)都需要考慮只有這樣才能準確了解實際成本是多少。或許是為了在板上節(jié)省成本,您將增加鉆孔數(shù)量和電路密度。試圖將更多的電路壓入更少的層不一定是最佳選擇,因為由于復雜性,它可能會增加設計和制造費用。

另一方面,在多層設計中堅持使用一定數(shù)量的層,而不是尋找減少層數(shù)的方法,最終也將使您花費更多。關(guān)鍵是要徹底分析需求,才能可以做出明智的決定。這也意味著在成本分析中還要考慮電路板的信號性能。

高速設計PCB堆疊注意事項

即使在最簡單的設計上,PCB設計也隨著越來越多的高速電路而不斷發(fā)展。曾經(jīng)與簡單的單層或雙層板配合使用的設計現(xiàn)在可能需要多層,以支持它們現(xiàn)在包含的高速電路。

在某些情況下,高速走線路由可能需要與其他走線隔離,以防止串擾。擴展路由以支持這種隔離可能需要在設計中添加其他路由層。

高速設計可能還需要非標準的電路板材料和特定的層厚度來進行阻抗控制的布線。為了適應帶狀線的布線要求,需要將信號層與高速傳輸線夾在兩個接地層之間。

使用雙帶狀線配置時,需要將兩個相鄰的信號層夾在一對接地層之間。如您所見,高速電路不僅需要額外的信號層來布線,而且還需要額外的電源層和接地層。

電源和接地層堆疊規(guī)劃

當高速傳輸線在PCB的表面層上布線時,它們下方將需要一個堅固的接地層。這是微帶路由配置,正如我們已經(jīng)看到的,帶狀線路由要求信號路由層夾在兩個接地層之間。

利用這些布線配置以及所有這些電路所需的不同電壓,設計中電源層和接地層的數(shù)量最終可能會占據(jù)板層堆疊的主導地位。這是需要認真進行多層PCB堆疊計劃的地方,以便仔細管理所需的層數(shù)。

有幫助的一件事是將多個電壓組合到一個平面層上。分割電源平面或接地平面對于減少設計中所需的總板層數(shù)量很有幫助,但同時也會帶來新的問題。最重要,避免在分開的接地面上布線高速走線。

如果您的路由要求在其下方有一個接地平面作為返回路徑,則將該平面拆分成不同的電壓會破壞返回路徑,并可能導致各種信號完整性問題。這并不意味著您不應該使用拆分平面,只是在使用路由時要格外小心。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路板設計
    +關(guān)注

    關(guān)注

    1

    文章

    130

    瀏覽量

    17220
  • PCB設計
    +關(guān)注

    關(guān)注

    396

    文章

    4881

    瀏覽量

    93458
  • PCB布線
    +關(guān)注

    關(guān)注

    22

    文章

    472

    瀏覽量

    43276
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3512

    瀏覽量

    6077
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    貼片電感代理-電感的實際應用

    電感,作為一種基于多層陶瓷或磁性材料制成的電感元件,以其小型化、高頻特性好、品質(zhì)因數(shù)高、散熱性能好及抗干擾能力強等優(yōu)勢,在消費電子、工業(yè)自動化及汽車電子等領域得到了廣泛應用。以下將詳細闡述
    的頭像 發(fā)表于 08-22 17:38 ?541次閱讀
    貼片電感代理-<b class='flag-5'>疊</b><b class='flag-5'>層</b>電感的實際應用

    混合壓PCB板的成本如何控制?

    ? 控制混合壓PCB板的成本需要從材料選擇、設計優(yōu)化、工藝控制等多方面綜合考量,以下是關(guān)鍵策略: 一、材料分層優(yōu)化 ? 高頻與普通材料混用 ? 核心信號
    的頭像 發(fā)表于 08-15 11:33 ?535次閱讀

    電動機噪聲、振動和聲振粗糙度開發(fā):使用低計算成本的系統(tǒng)級模型預測早期噪聲、振動和聲振粗糙度

    優(yōu)勢使用計算成本低的系統(tǒng)級模型在動態(tài)運行條件下對電驅(qū)動裝置執(zhí)行早期噪聲、振動和聲振粗糙度評估優(yōu)化電機控制策略并做出更好的設計選擇,以提高電動汽車的噪聲、振動和聲振粗糙度使用Simcenter節(jié)省時間
    的頭像 發(fā)表于 08-13 11:46 ?448次閱讀
    電動機噪聲、振動和聲振粗糙度開發(fā):使用低計算<b class='flag-5'>成本</b>的系統(tǒng)級模型預測早期噪聲、振動和聲振粗糙度

    IAR開發(fā)工具鏈有什么優(yōu)勢

    在開發(fā)安全關(guān)鍵型應用時,選擇具備成熟歷史的硬件平臺、完善的應用與診斷軟件,以及經(jīng)過功能安全認證的開發(fā)工具鏈,是確保項目順利啟動并高效完成開發(fā)和認證的關(guān)鍵。這一組合不僅顯著節(jié)省時間成本,還能幫助開發(fā)團隊應對多樣且復雜的功能安全標
    的頭像 發(fā)表于 08-06 09:36 ?687次閱讀

    如何為EMC設計選擇PCB結(jié)構(gòu)

    在設計電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時,結(jié)構(gòu)的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?5413次閱讀
    如何為EMC設計<b class='flag-5'>選擇</b><b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)

    Allegro Skill工藝輔助之導入模板

    PCB設計中,導入模板能夠確保設計的標準化和規(guī)范化,避免因手動設置參數(shù)而可能出現(xiàn)的錯誤或不一致情況。
    的頭像 發(fā)表于 07-10 17:10 ?2514次閱讀
    Allegro Skill工藝輔助之導入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    PCB設計避坑指南

    每次PCB設計最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方——PCB結(jié)構(gòu)。當你的設計從實驗室小批量轉(zhuǎn)到批量生產(chǎn)時,是否遇到過信號
    的頭像 發(fā)表于 06-25 07:36 ?2195次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設計避坑指南

    PCB設計避坑指南

    對稱 ,否則熱脹冷縮差異會讓板子變成“曲面屏”,焊接良率直線下降。 不同應用場景的PCB方案選擇 1、雙層板:低成本方案的代價 適用于結(jié)
    發(fā)表于 06-24 20:09

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設計中,多層板的設計直接影響信號完整性、電源分配和EMC性能。合理的結(jié)構(gòu)不僅能提
    的頭像 發(fā)表于 05-11 10:58 ?414次閱讀

    AI在醫(yī)療健康和生命科學中的發(fā)展現(xiàn)狀

    NVIDIA 首次發(fā)布的“AI 在醫(yī)療健康和生命科學中的現(xiàn)狀”調(diào)研,揭示了生成式和代理式 AI 如何幫助醫(yī)療專業(yè)人員在藥物發(fā)現(xiàn)、患者護理等領域節(jié)省時間成本。
    的頭像 發(fā)表于 04-14 14:10 ?647次閱讀

    如何在PCB選擇平衡成本與性能?

    在電子產(chǎn)品制造中,選擇合適的PCB至關(guān)重要。雖然廉價PCB節(jié)省成本,但長期使用下來,它們可能會帶來更多的風險和隱患。作為工程師,我們需要權(quán)衡PCB
    的頭像 發(fā)表于 03-19 10:57 ?504次閱讀

    不可忽視!四PCB打樣設計中的關(guān)鍵細節(jié)大盤點!

    現(xiàn)代電子產(chǎn)品設計的主流選擇。 四PCB打樣設計中的不可忽視細節(jié) 1. 層疊設計的合理性 概念:四PC
    的頭像 發(fā)表于 03-04 09:25 ?528次閱讀

    多層PCB實物拆解

    順便科普一下相關(guān)知識,本文主要從以下三個方面進行講解。 PCB的組成和概念 PCB的內(nèi)部結(jié)構(gòu)及設計 多層
    的頭像 發(fā)表于 12-19 10:14 ?2177次閱讀
    <b class='flag-5'>多層</b><b class='flag-5'>PCB</b>實物拆解

    使用瑞薩AnalogPAK SLG47001/03節(jié)省開發(fā)時間

    在當今快速發(fā)展的技術(shù)市場中,對更快、更高效的產(chǎn)品開發(fā)的需求比以往任何時候都高。企業(yè)一直在尋找簡化流程和縮短上市時間的方法。有助于節(jié)省時間、簡化設計和降低成本的產(chǎn)品對于保持競爭力至關(guān)重要。
    的頭像 發(fā)表于 12-12 10:54 ?787次閱讀
    使用瑞薩AnalogPAK SLG47001/03<b class='flag-5'>節(jié)省</b>開發(fā)<b class='flag-5'>時間</b>

    PCB板與雙層板成本差異

    PCB板與雙層板的成本差異主要體現(xiàn)在以下幾個方面: 1、材料成本 :四板由于多出了兩導電
    的頭像 發(fā)表于 12-02 19:08 ?1577次閱讀