chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺析直角走線對高速PCB設(shè)計的影響

我快閉嘴 ? 來源:賢集網(wǎng) ? 作者:賢集網(wǎng) ? 2020-09-17 15:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高頻傳輸介質(zhì)使接收器難以解釋正確的信息。由于傳輸介質(zhì),發(fā)生以下傳輸損耗:

1.1 介電吸收:高頻介質(zhì)中的信號使PCB介電材料吸收信號能量。它降低了信號強度。只能通過選擇理想的PCB材料來控制它。

1.2集膚效應(yīng):高頻信號還負(fù)責(zé)產(chǎn)生電流值變化的波形。此類信號具有其自感值,該值會在高頻下引發(fā)增加的感抗。它會減少PCB表面的導(dǎo)電面積,增加電阻并降低信號強度。可以通過增加磁道寬度來減小趨膚效應(yīng),但并非總是可行的。

高速PCB設(shè)計中的衰減控制

除了精心選擇PCB絕緣體材料和走線布局外,還可以通過包括可編程差分輸出電壓,預(yù)加重和接收器均衡來降低信號衰減。差分輸出電壓的增加有助于改善接收器處的信號。預(yù)加重是僅通過增加第一個發(fā)射符號的電平來增強高頻信號分量的方法。接收器均衡電路衰減低頻信號分量,以覆蓋傳輸線損耗。

2.高速PCB設(shè)計中的串?dāng)_

作為電子行業(yè)的狂熱者,我們都知道電流(例如信號)何時通過電線傳播,并在其附近產(chǎn)生磁場。如果附近有兩條導(dǎo)線,則這兩個磁場有可能相互作用,從而導(dǎo)致兩個信號之間的能量交叉耦合,稱為串?dāng)_。顯著地,電感耦合(由來自空閑導(dǎo)線上的源導(dǎo)線的磁場感應(yīng)的電流)和電容耦合(當(dāng)空閑導(dǎo)線暴露于與源中電壓的變化率成比例的電流量時的電場的耦合)導(dǎo)線)會導(dǎo)致串?dāng)_的能量交叉耦合。

串?dāng)_有兩種類型:垂直和水平。垂直串?dāng)_是由其他層或中間層上的信號引起的,而同一層或內(nèi)層上的信號則引起水平串?dāng)_。

注意:最大串?dāng)_值是接收器上的預(yù)期電壓與接收器閾值之間的差。

3.1高速PCB設(shè)計中的串?dāng)_控制。

可以通過增大走線間距,在各層之間放置接地層以及使用低介電材料來防止串?dāng)_。

3.1.1 跡線間距:兩條跡線之間的中心間距應(yīng)至少為其跡線寬度的3倍。在不影響兩條走線之間的距離的情況下,將走線與接地平面之間的距離減小至10密耳有助于減輕串?dāng)_。

跡線分離可以減少高速PCB中的串?dāng)_。

3.1.2 實心接地層的放置:通過在層之間放置實心接地層,可以防止不同層之間的串?dāng)_。盡管增加平面會增加成本,但它們解決了SI問題,例如控制走線阻抗,減少旁路電容器電流環(huán)路和電源阻抗等。

3.1.3 低介電常數(shù)材料:低介電常數(shù)材料可通過減少走線之間的互電容/雜散電容來克服串?dāng)_。

4.直角走線和過孔對高速PCB設(shè)計的影響

走線布線和通孔位置會通過增加反射,串?dāng)_和更改阻抗值來影響信號完整性。具有直角的走線會導(dǎo)致更多的輻射,因為它會增加拐角區(qū)域的電容值,從而導(dǎo)致特性阻抗發(fā)生變化,然后反射。

解決方案:可以通過將直角彎曲替換為兩個45度角來最小化反射。為了獲得最小的阻抗變化,圓形彎曲布線是最佳的。

在拐角處,高速信號應(yīng)改為45°彎曲。

通孔對于布線很重要,但通孔會增加電感和電容值。這會改變特性阻抗值,從而增加反射。

過孔還會增加走線長度。請勿在不同的走線中添加過孔。

5.在高速PCB設(shè)計中使用不同的布線技術(shù)

正交路由可將信號定向到不同的層上,并最大程度地減少耦合區(qū)域。

最小化信號之間的平行游程長度(>500密耳)。

減少驅(qū)動器扇出(負(fù)載數(shù)量)。
責(zé)任編輯:tzh

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4407

    文章

    23884

    瀏覽量

    424475
  • 電流
    +關(guān)注

    關(guān)注

    40

    文章

    7212

    瀏覽量

    141258
  • 電壓
    +關(guān)注

    關(guān)注

    45

    文章

    5776

    瀏覽量

    121894
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高速PCB諧振威力,不容小覷

    高速先生成員--姜杰 如果大家對平面諧振腔的印象還停留在方方正正的銅皮上,這篇文章可能會顛覆你的認(rèn)知…… 高速先生最近在做SMA測試板的仿真時,遇到一個奇怪的現(xiàn)象:同一塊PCB,某些層面
    發(fā)表于 02-03 14:36

    PCB板雙面布局的DDR表底居然不一樣

    越好,也就是下圖所示的這幾段。 這個客戶還是比較的愛學(xué)習(xí),除了硬件本身的知識外,還花很多時間去了解PCB設(shè)計的知識,也看了很多主流芯片的PCB設(shè)計指導(dǎo)書,對DDR設(shè)計包括
    發(fā)表于 12-11 10:43

    PCB設(shè)計中的線寬度與電流管理

    工程師在設(shè)計的時候,很容易忽略線寬度的問題,因為在數(shù)字設(shè)計時,線寬度不在 考慮范圍里面。通常情況下,都會嘗試用最小的線寬去設(shè)計,這時,在大電流時,將會導(dǎo)致很嚴(yán)重的問題。下面的公
    的頭像 發(fā)表于 12-09 15:54 ?865次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中的<b class='flag-5'>走</b>線寬度與電流管理

    PCB設(shè)計與打樣的6大核心區(qū)別,看完少3個月彎路!

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計PCB打樣有什么區(qū)別?PCB設(shè)計和打樣之間的區(qū)別。PCB設(shè)計(Printed Circuit Board Design)和打樣(Prot
    的頭像 發(fā)表于 11-26 09:17 ?589次閱讀
    <b class='flag-5'>PCB設(shè)計</b>與打樣的6大核心區(qū)別,看完少<b class='flag-5'>走</b>3個月彎路!

    揭秘PCB設(shè)計生死線線寬度、銅厚與溫升如何決定電流承載力?

    一站式PCBA加工廠家今天為大家講講PCB與過孔的電流承載能力有受什么影響?PCB與過孔
    的頭像 發(fā)表于 11-19 09:24 ?1266次閱讀
    揭秘<b class='flag-5'>PCB設(shè)計生死線</b>:<b class='flag-5'>走</b>線寬度、銅厚與溫升如何決定電流承載力?

    到底DDR能不能參考電源層?。?/a>

    高速先生成員--黃剛 一些通用的PCB設(shè)計經(jīng)驗以及高速信號理論,都告訴我們PCB上的信號最好都以地平面為參考,尤其是高速
    發(fā)表于 11-11 17:46

    高速PCB設(shè)計EMI避坑指南:5個實戰(zhàn)技巧

    高速電路PCB設(shè)計EMI方法與技巧 一、信號線規(guī)則 屏蔽規(guī)則: 關(guān)鍵高速信號(如時鐘)
    的頭像 發(fā)表于 11-10 09:25 ?647次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計</b>EMI避坑指南:5個實戰(zhàn)技巧

    【「高速數(shù)字設(shè)計(基礎(chǔ)篇)」閱讀體驗】 + 書籍評測第一篇

    的內(nèi)容:包括但不限于信號完整性理論、高速數(shù)字信號設(shè)計和高速PCB設(shè)計等的內(nèi)容。如作者所說:本書少部分章節(jié)內(nèi)容最初發(fā)布于其個人微信公眾號,但是在本書進(jìn)行了細(xì)節(jié)更正和內(nèi)容擴(kuò)充,很多章節(jié)都是最新撰寫的,對讀
    發(fā)表于 11-09 10:31

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導(dǎo)致RE超標(biāo)案例

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導(dǎo)致RE超標(biāo)案例
    的頭像 發(fā)表于 09-28 15:05 ?704次閱讀
    【EMC技術(shù)案例】共模電感與電源模塊之間<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>導(dǎo)致RE超標(biāo)案例

    別蒙我,PCB板上這幾對高速怎么看我都覺得一樣!

    工程師說過孔這檔子事了。那不說過孔說什么啊,就單純的,正常的話也不影響高速性能。Chris就喜歡杠,就打算在線上挑挑刺! 你以為C
    發(fā)表于 06-09 14:34

    allegro軟件命令下參數(shù)不顯示如何解決

    PCB設(shè)計中,命令是頻繁使用的功能之一。執(zhí)行走命令后,通常會在Options面板中顯示線寬、層、角度等設(shè)置選項,用于調(diào)整
    的頭像 發(fā)表于 06-05 09:30 ?2049次閱讀
    allegro軟件<b class='flag-5'>走</b><b class='flag-5'>線</b>命令下參數(shù)不顯示如何解決

    PCB設(shè)計如何用電源去耦電容改善高速信號質(zhì)量

    PCB設(shè)計電源去耦電容改善高速信號質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?796次閱讀
    <b class='flag-5'>PCB設(shè)計</b>如何用電源去耦電容改善<b class='flag-5'>高速</b>信號質(zhì)量

    符合EMC的PCB設(shè)計準(zhǔn)則

    時源芯微專業(yè)EMC/EMI/EMS整改 EMC防護(hù)器件 就ESD問題而言,設(shè)計上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計及距,PCB設(shè)計中應(yīng)該注意的要點: (1) PCB板邊間距規(guī)范:
    的頭像 發(fā)表于 05-15 16:42 ?869次閱讀

    建議收藏,這31條PCB設(shè)計布線技巧

    內(nèi)容,將針對PCB的布線方式,做個全面的總結(jié)。1、線長度應(yīng)包含過孔和封裝焊盤的長度。2、布線角度優(yōu)選135°角出線方式,任意角度出線會導(dǎo)致制版出現(xiàn)工藝問題。 3、布線避免直角或者銳角布線,導(dǎo)致轉(zhuǎn)角位置
    發(fā)表于 04-19 10:46

    PCB Layout中的三種策略

    電容,反射,EMI等效應(yīng)在TDR測試中幾乎體現(xiàn)不出來,高速PCB設(shè)計工程師的重點還是應(yīng)該放在布局,電源/地設(shè)計,設(shè)計,過孔等其他方面。當(dāng)然,盡管
    發(fā)表于 03-13 11:35