chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

交錯的ADC是什么 交錯ADC時的四個不匹配

電子設(shè)計 ? 來源:上海韜放電子 ? 作者:上海韜放電子 ? 2021-02-13 10:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

跨越當今市場的許多領(lǐng)域,交織的模擬-數(shù)字轉(zhuǎn)換器ADC的)有幾個優(yōu)點在許多應(yīng)用。在通信基礎(chǔ)設(shè)施中,除了數(shù)字預(yù)失真( DPD )等線性化技術(shù)對帶寬的要求更高之外,一直在不斷尋求更高采樣率的ADC以支持多頻帶,多載波無線電。在軍事和航空航天中,較高采樣率的ADC允許用于通信,電子監(jiān)視和雷達的多功能系統(tǒng),僅舉幾例。在工業(yè)儀器中 對更高采樣率ADC的需求不斷增長,因此可以更充分,更 準確地測量更高速度的信號

它‘小號 第一 重要的 ,以 了解 究竟 是什么 交錯 的ADC 是 什么。為了更好地理解,最好查看實際發(fā)生的情況及其實現(xiàn)方式。然后,我們可以探討交織的好處。當然,正如許多人所知,沒有免費的午餐之類的東西,所以需要評估和評估交錯的挑戰(zhàn)。

關(guān)于交錯

當ADC被交錯,兩個或更多的ADC,以及一個限定的計時關(guān)系 被 用于 以 同時 取樣 的 輸入 信號 和 產(chǎn)生 一個組合的輸出信號的結(jié)果在采樣帶寬在一些多個單個ADC的。利用m 個ADC可以將有效采樣率提高m倍。

為了簡單和易于理解,我們將重點介紹兩個ADC的情況。如果兩個ADC的采樣率分別為fS交錯,則最終的采樣率僅為2×f s。這兩個ADC必須具有時鐘相位關(guān)系,以使交織正常工作。時鐘相位關(guān)系由公式1決定,其中n 是特定的ADC,m 是ADC 的總數(shù):

o4YBAGAFVp2AC4VBAAAj9DWdZWU068.png

作為一個例子, 2級的ADC,每個具有一個采樣率 100的MSPS,被交織 到 達到 一個 樣品 率 的 200 MSPS。 在 此 情況下, 等式 1可被用于導(dǎo)出兩個ADC,其中時鐘的相位關(guān)系是由公式2和公式3給出:

現(xiàn)在 認為 的 時鐘-相 關(guān)系 是 已知的, 該 構(gòu)造 的 樣品可以被檢查。圖1提供時鐘的相位關(guān)系的視覺表示 和 所述 樣本 結(jié)構(gòu) 的 2 100 MSPS 交錯 的ADC。請注意180° 的時鐘的相位關(guān)系和如何樣品被交錯。輸入波形也可以由兩個ADC采樣。在這種情況下,交織被執(zhí)行通過使用一個200MHz的時鐘輸入端,” ? 劃分通過 一個 因子 的 2 和 的 所需 相位 的 所述 時鐘 到 每個 ADC。

o4YBAGAFVsGAYfVXAACgMl6naQs750.png

1.兩個交錯的100 MSPS ADC —基本圖。

的另一種表示這種概念被示出在圖 2。通過交錯這些 2級100- MSPS的ADC,該采樣率被增加至200 MSPS。這 將 每個 奈奎斯 特區(qū) 從 50 MHz 擴展 到 100 MHz,從而使工作帶寬 增加 了一倍 。增加的工作帶寬帶來了 許多 優(yōu)勢 ,以 應(yīng)用 跨越 多個市場 段。 無線電系統(tǒng)可以增加支持頻帶的數(shù)量,雷達系統(tǒng)可以提高 空間 分辨率, 并且 測量 設(shè)備 可以 實現(xiàn) 更大的模擬輸入 帶寬。

pIYBAGAFVs2AD3vzAADBpZl6FzY654.png

2.兩個交錯的100 MSPS ADC —時鐘和采樣

交錯的好處

在 利益 的 交織 跨度 跨越 了一系列的市場 細分。 的最期望的有益效果是增加的帶寬成為可能由交織ADC的更寬的奈奎斯特區(qū)。再一次,使用示例 2級的100- MSPS的ADC交織到創(chuàng)建一個采樣率的 200 MSPS,圖3給出了一個表示的所述多更寬通過交錯兩個ADC允許帶寬。這為許多不同的應(yīng)用創(chuàng)造了優(yōu)勢。

pIYBAGAFVtmAfiD-AAB5TnvRCww818.png

3.兩個交錯的ADC-奈奎斯特區(qū)。

隨著蜂窩標準增加信道帶寬和工作頻帶數(shù)量,對ADC中的可用帶寬提出了更高的要求。此外,對于軍事應(yīng)用而言,對更好的空間識別的要求以及后端通信中通道帶寬的增加要求ADC擁有更高的帶寬。

由于在這些區(qū)域需要更多的帶寬,因此精確測量這些信號變得更加關(guān)鍵。因此,測量設(shè)備需要更高的帶寬才能正確獲取和測量這些更高帶寬的信號。許多設(shè)計中的系統(tǒng)要求本質(zhì)上都領(lǐng)先于商用ADC技術(shù)。交織使得彌合這一差距成為可能。

增加的采樣率提供了這些應(yīng)用程序的更多的帶寬,但 也 允許 對于 更容易 頻率 規(guī)劃 和 減少 的 的是通常在ADC輸入中使用的抗混疊濾波器的復(fù)雜性和成本。隨著 所有的這些 好處, 一個 具有 以 奇跡“什么 的 價格 我要付錢?” 雖然交錯的ADC提供更高的 帶寬 和 其他 不錯的 收益, 一些 挑戰(zhàn)也在這種實現(xiàn)進入圖片。

交錯的挑戰(zhàn)

交錯ADC時要注意的一件事是,在輸出頻譜中出現(xiàn)的雜散是由與交錯ADC相關(guān)的缺陷引起的。這些缺陷基本上是兩個交錯的ADC之間的不匹配。四個基本不匹配導(dǎo)致輸出頻譜中的雜散:偏移不匹配,增益不匹配,時序不匹配和帶寬不匹配。

偏移失配

在 最簡單 的 這些 來 了解 是 可能 的 偏移 不匹配 的兩個ADC之間。每個ADC都有一個相關(guān)的直流偏移值。當所述兩個ADC被交錯和樣品采集替代地,回到來回之間的2級的ADC,所述直流偏移的每個連續(xù)樣品的變化。

圖4給出了一個示例,說明每個ADC如何具有自己的直流偏移,以及交錯輸出如何在這兩個直流偏移值之間有效地來回切換。輸出以f s / 2 的速率在這些偏移值之間切換,這將導(dǎo)致位于fS / 2的輸出頻譜中出現(xiàn)毛刺。因為不匹配本身不具有的頻率分量和僅在直流,正的頻率出現(xiàn)在輸出頻譜只取決于上的采樣頻率和將總是出現(xiàn)在一個頻率的?F 小號 / 2。

o4YBAGAFVuOAeMDtAABP5LcXQdU865.png

4.失調(diào)失配:當兩個ADC交錯并在它們之間來回交替采樣時,它會改變每個連續(xù)采樣的dc失調(diào)

該 幅度 的 的 骨刺 取決于 該 幅度 的 的ADC之間的偏移不匹配。不匹配越大,雜散越大。為了最大限度地減少了引起骨刺由偏移不匹配,這不是必要的,以完全空直流偏移在每個ADC。這樣做會濾除信號中的任何直流成分。此外,它不會對工作 系統(tǒng) 使用 一個 零 IF ( ZIF )架構(gòu),其中 的 信號 的內(nèi)容 是 真實的和 復(fù)雜的 ,并 包括 數(shù)據(jù) 的 直流。

相反, 一種 更 合適的 技術(shù)是使一個ADC的偏移與另一個ADC的偏移匹配。選擇一個ADC的失調(diào)作為基準,另一個ADC的失調(diào)設(shè)置為盡可能接近該值。偏移值匹配得越好, f s / 2 處的雜散越小。

失配

交織時要考慮的第二個失配是ADC之間的增益失配。圖5表示兩個交錯轉(zhuǎn)換器之間的增益失配。在這種情況下,不匹配有一個頻率成分。為了觀察這種失配,必須有一個信號施加到ADC。

pIYBAGAFVu6AZoacAABODTXwLhE615.png

5.交錯ADC中的增益失配涉及頻率分量。

與偏移失配,沒有信號要看到的固有直流兩個ADC的偏移量。對于增益失配,除非存在信號并且可以測量增益失配,否則無法看到增益失配。的增益失配將導(dǎo)致在的有關(guān)的輸出譜的正 的輸入頻率,如良好的采樣率,以及將出現(xiàn)在 ?F 小號 / 2±?F IN。

為了最小化由增益失配引起的雜散,采用與偏移失配相似的策略。的增益的中的一個的模數(shù)轉(zhuǎn)換器被選擇作為參考,和增益的所述其他ADC被設(shè)定為增益值盡可能接近地匹配。更好的每個ADC的增益值被匹配到每個其它,較少所得正將在輸出光譜。

時序不匹配

兩個ADC之間的時序失配有兩個組成部分:ADC模擬部分的群延遲和時鐘偏斜。ADC中的模擬電路具有相關(guān)的組延遲,并且兩個ADC之間的值可能不同。此外,時鐘偏移在每個ADC的孔徑不確定性分量,以及與該時鐘的精度的分量相即是輸入到每個轉(zhuǎn)換器。圖 6 顯示了ADC中時序不匹配的機制和影響。類似于增益失配骨刺,所述時序不匹配正也是一個功能的輸入頻率和采樣率,并以f s / 2±f IN出現(xiàn)。

o4YBAGAFVviAFQgIAABMcbFq1DM406.png

6.兩個ADC之間的時序不匹配包括兩個部分:ADC模擬部分的群延遲和時鐘偏斜

為了最大程度地減少雜散,每個轉(zhuǎn)換器模擬部分的群時延都需要使用良好的電路設(shè)計技術(shù)進行適當匹配。另外,時鐘路徑設(shè)計需要緊密匹配以最小化孔徑不確定性差異。最后,必須精確控制時鐘相位關(guān)系,以使兩個輸入時鐘之間的距離盡可能接近180°。與其他不匹配一樣,目標是嘗試最小化導(dǎo)致時序不匹配的機制。

帶寬不匹配

在過去的這些不匹配的,帶寬錯配是可能的最困難,以理解和處理。如所示在圖7,帶寬失配具有增益和相位/頻率分量。這使帶寬失配更加困難,因為它包含來自其他兩個失配參數(shù)的分量。然而,在帶寬失配中,我們看到了在不同頻率下的不同增益值。另外,帶寬具有定時分量,該定時分量使不同頻率的信號通過每個轉(zhuǎn)換器具有不同的延遲。

pIYBAGAFVwGAOVORAABd5w-Yffs179.png

7.帶寬不匹配具有增益和相位,頻率分量,這使得這種不匹配更難以解決

最小化帶寬失配的最佳方法是擁有良好的電路設(shè)計和布局實踐,以最小化ADC之間的帶寬失配。每個ADC匹配得越好,將進一步減少產(chǎn)生的雜散。正如所引起的增益和定時失配骨刺在輸出頻譜在f 小號 / 2±?F IN中,帶寬不匹配也導(dǎo)致正以相同的 頻率。

在討論了導(dǎo)致ADC交織時出現(xiàn)問題的四種不同失配之后,它們之間出現(xiàn)了共同點。四個失配中的三個會在輸出頻譜中以f s / 2±f IN產(chǎn)生雜散。偏移失配正可以容易地識別,因為它獨自居住 在 ?F 小號 / 2 和 可以 被 補償 相當容易。的增益,定時,和帶寬不匹配所有產(chǎn)生一個正在?F 小號 / 2±?F IN中的輸出 頻譜,所以問題就變成了如何識別每個頻譜的貢獻。圖8給出了一個快速 的視覺 引導(dǎo) 到 所述 過程 的 標識 的 源 的 所述 雜散 從交織ADC的不同錯配。

pIYBAGAFVwuAPUpAAACd4rrvGOk246.png

8.交錯不匹配的相關(guān)性質(zhì)

如果僅看增益不匹配,則是低頻或直流不匹配類型。通過在接近dc的低頻下執(zhí)行增益測量,然后在更高的頻率下執(zhí)行增益測量,可以將帶寬不匹配的增益分量與增益不匹配分開。增益不匹配不像帶寬不匹配的增益分量那樣是頻率的函數(shù)。類似的方法用于時序失配。在接近dc的低頻下執(zhí)行測量,然后在更高的頻率下執(zhí)行后續(xù)測量,以將帶寬不匹配的時序分量與時序不匹配分開。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • adc
    adc
    +關(guān)注

    關(guān)注

    100

    文章

    6863

    瀏覽量

    552703
  • 數(shù)字轉(zhuǎn)換器

    關(guān)注

    0

    文章

    243

    瀏覽量

    28508
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    ?ADC168M102R-SEP 輻射耐受型8通道1MSPS 16位ADC完整總結(jié)

    偽差分模式或全差分模式下使用輸入多路復(fù)用器。偽差分模式支持每個 ADC 最多四個通道 (4x2),全差分模式每個 ADC 最多可轉(zhuǎn)換兩輸入 (2x2)。
    的頭像 發(fā)表于 10-23 11:00 ?202次閱讀
    ?<b class='flag-5'>ADC</b>168M102R-SEP 輻射耐受型8通道1MSPS 16位<b class='flag-5'>ADC</b>完整總結(jié)

    ADC34RF72 通道、16位、1.5GSPS、超低噪聲頻譜密度(NSD)射頻采樣接收器技術(shù)手冊

    ADC34RF72是一款 16 位、1.5GSPS(非交錯)、通道模數(shù)轉(zhuǎn)換器 (ADC)。該器件設(shè)計用于最高信噪比 (SNR),并提供 ?163.7dBFS/Hz 的噪聲頻譜密度。
    的頭像 發(fā)表于 10-22 09:51 ?203次閱讀
    <b class='flag-5'>ADC</b>34RF72 <b class='flag-5'>四</b>通道、16位、1.5GSPS、超低噪聲頻譜密度(NSD)射頻采樣接收器技術(shù)手冊

    TLV320ADC6120高精度音頻ADC技術(shù)解析與應(yīng)用

    Texas Instruments TLV320ADC6120 768kHz Burr-Brown?音頻ADC,提供對多達兩模擬通道或四個數(shù)字通道的高性能同時采樣,用于脈沖密度調(diào)制
    的頭像 發(fā)表于 09-26 10:34 ?421次閱讀
    TLV320<b class='flag-5'>ADC</b>6120高精度音頻<b class='flag-5'>ADC</b>技術(shù)解析與應(yīng)用

    基于PCM3120-Q1的高性能音頻ADC設(shè)計與應(yīng)用

    Texas Instruments PCM3120-Q1軟件控制音頻ADC是一款Burr-Brown? 高性能音頻模數(shù)轉(zhuǎn)換器(ADC),可為脈沖密度調(diào)制(PDM)麥克風(fēng)輸入提供多達兩模擬通道或
    的頭像 發(fā)表于 09-07 14:38 ?607次閱讀
    基于PCM3120-Q1的高性能音頻<b class='flag-5'>ADC</b>設(shè)計與應(yīng)用

    ADS1211獲取四個通道全部數(shù)據(jù)的最短時間是多少?

    看pdf沒看出什么門道,想問下這款ADC四個差分通道同步采樣,獲取四個通道全部數(shù)據(jù)的最短時間是多少!
    發(fā)表于 02-10 07:24

    如何用單片ADC和DAC去匹配改善電路呢?

    我看了很多貴公司關(guān)于ADC和DAC改善的電路,比如在ADC采樣前加電容電阻,DAC輸出再加些電路什么的。那如果我用一些單片機或FPGA等片內(nèi)的ADC和DAC又該如何該像你們所說的單片ADC
    發(fā)表于 02-06 08:25

    模數(shù)轉(zhuǎn)換電路的四個過程

    模數(shù)轉(zhuǎn)換(Analog-to-Digital Conversion,簡稱ADC)是將模擬信號轉(zhuǎn)換為數(shù)字信號的關(guān)鍵過程,廣泛應(yīng)用于通信、數(shù)據(jù)采集、信號處理等領(lǐng)域。模數(shù)轉(zhuǎn)換電路的設(shè)計與實現(xiàn)涉及多個關(guān)鍵步驟,通常可以分為四個主要過程:采樣、保持、量化和編碼。本文將詳細分析這
    的頭像 發(fā)表于 02-03 16:12 ?2035次閱讀

    種常見ADC的特性和應(yīng)用

    模擬-數(shù)字轉(zhuǎn)換器(ADC)在現(xiàn)代電子系統(tǒng)中扮演著至關(guān)重要的角色,它們負責(zé)將連續(xù)的模擬信號轉(zhuǎn)換為離散的數(shù)字信號。這一轉(zhuǎn)換過程對于信號處理、通信、控制等多個領(lǐng)域都至關(guān)重要。本文將深入探討種常見的ADC
    的頭像 發(fā)表于 02-02 13:52 ?2332次閱讀

    DAC或者ADC和基準電壓源的位數(shù)匹配問題怎么解決

    請教DAC或者ADC和基準電壓源的位數(shù)匹配問題我們知道DAC或ADC的精度用bit位數(shù)衡量,一基準電壓源的精度也可以用bit位數(shù)來衡量。那么問題來了,一
    發(fā)表于 01-20 06:07

    使用ADC12D800RF在fs-2fin處有很強的雜散,為什么?

    各位好,現(xiàn)在我在使用ADC12D800RF這款芯片,配置成1.6G采樣率,工作在DES&DEMUX模式下,同時也配置成DESI和ECM模式?,F(xiàn)在的問題是,在fs-2fin處有很強
    發(fā)表于 01-02 06:17

    想使用2片ADS54Jxx系列ADC實現(xiàn)2G采用,照交錯采樣原理,ADS54JXX系列可以實現(xiàn)嗎?

    你好,曾經(jīng)用過E2V公司的ADC,里面集成通過改變采樣時鐘的相位來實現(xiàn)提高采樣率(交錯采樣),現(xiàn)想使用TI 2 片ADS54Jxx(1G采樣率)系列ADC實現(xiàn)2G采用,照交錯采樣原理
    發(fā)表于 12-23 06:16

    ADS5474 ADX交錯評估板

    電子發(fā)燒友網(wǎng)站提供《ADS5474 ADX交錯評估板.pdf》資料免費下載
    發(fā)表于 12-19 14:59 ?0次下載
    ADS5474 ADX<b class='flag-5'>交錯</b>評估板

    350W交錯式PFC預(yù)調(diào)節(jié)器手冊

    電子發(fā)燒友網(wǎng)站提供《350W交錯式PFC預(yù)調(diào)節(jié)器手冊.pdf》資料免費下載
    發(fā)表于 12-16 11:00 ?0次下載
    350W<b class='flag-5'>交錯</b>式PFC預(yù)調(diào)節(jié)器手冊

    ADC3663的SPI配置管腳連接至FPGA時遇到IO電平匹配怎么解決?

    ADC3663的SPI配置管腳連接至FPGA時遇到IO電平匹配問題。FPGA的IO是2.5V CMOS電平,ADC3663是1.8V CMOS電平,但是3663的SPI的IO內(nèi)部有
    發(fā)表于 11-14 08:08

    交錯并聯(lián)圖騰柱無橋PFC電路的工作原理

    交錯并聯(lián)圖騰柱無橋PFC是一種高效的功率因數(shù)校正電路,通過交替控制開關(guān)管的導(dǎo)通與關(guān)閉,實現(xiàn)電感的充放電,以達到平滑輸入電流,提高功率因數(shù)的目的。
    的頭像 發(fā)表于 11-11 10:25 ?5382次閱讀
    <b class='flag-5'>交錯</b>并聯(lián)圖騰柱無橋PFC電路的工作原理