chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

深度探討GaN器件驅(qū)動(dòng)電路并聯(lián)晶體管設(shè)計(jì)方案

電子設(shè)計(jì) ? 來(lái)源:英飛凌科技 ? 作者:Yalcin Haksoz ? 2021-01-20 15:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:英飛凌科技首席工程師 Yalcin Haksoz

在功率變換器應(yīng)用中,寬帶隙(WBG)技術(shù)日益成為傳統(tǒng)硅晶體管的替代產(chǎn)品。在某些細(xì)分市場(chǎng)的應(yīng)用場(chǎng)景中,提升效率極限一或兩個(gè)百分點(diǎn)依然關(guān)系重大,變換器功率密度的提高可以提供更多應(yīng)用優(yōu)勢(shì),在這種情況下采用基于氮化鎵(GaN)晶體管的解決方案意義重大。與傳統(tǒng)硅器件相類(lèi)似,GaN晶體管單位裸片面積同樣受實(shí)際生產(chǎn)工藝限制,單個(gè)器件的電流處理能力存在上限。為了增大輸出功率,并聯(lián)配置晶體管已成為設(shè)計(jì)工程師可以考慮的選項(xiàng)之一。應(yīng)用晶體管并聯(lián)技術(shù)在最大限度提升變換器輸出功率的同時(shí),也帶來(lái)了電路設(shè)計(jì)層面的挑戰(zhàn)。

并聯(lián)晶體管的設(shè)計(jì)挑戰(zhàn)

在應(yīng)用晶體管并聯(lián)技術(shù)時(shí),首先需要考慮的是并聯(lián)晶體管的通態(tài)電阻(RDS(on))。理想情況下,所選器件應(yīng)均勻匹配,以確保靜態(tài)電流在并聯(lián)晶體管之間平均分配。其次,在動(dòng)態(tài)開(kāi)關(guān)過(guò)程中,如果晶體管柵極缺乏對(duì)稱性,不僅會(huì)導(dǎo)致流經(jīng)晶體管的電流分配不平衡,動(dòng)態(tài)電流和電路寄生參數(shù)將會(huì)導(dǎo)致高頻振蕩電壓。如果這些無(wú)法解決這些問(wèn)題,將可能導(dǎo)致晶體管損壞。

盡管傳統(tǒng)硅晶體管的并聯(lián)配置技術(shù)已經(jīng)十分成熟,但對(duì)于GaN器件并聯(lián)技術(shù)研究還鮮有涉及。考慮到GaN器件驅(qū)動(dòng)的特殊性以及其高速開(kāi)關(guān)特性,我們將首先從GaN器件驅(qū)動(dòng)電路設(shè)計(jì)開(kāi)始介紹。

正確設(shè)計(jì)驅(qū)動(dòng)電路

諸如英飛凌科技 CoolGaN?600 V HEMT之類(lèi)的GaN晶體管采用了柵極p型摻雜工藝,這會(huì)將器件的柵極閾值電壓轉(zhuǎn)換為很低的正向電壓(1.0V~1.5V)。該結(jié)構(gòu)中柵極形成的pn結(jié)正向電壓(VF)約為3.0 V,電阻為幾歐姆,與柵極電容CG并聯(lián)。因此,CoolGaN?晶體管驅(qū)動(dòng)電路與傳統(tǒng)硅晶體管存在很大差異。柵極驅(qū)動(dòng)過(guò)程中,一旦達(dá)到Miller平臺(tái),柵極電壓就被鉗位到接近VF的值,這意味著在硬開(kāi)關(guān)應(yīng)用中需要負(fù)電壓來(lái)關(guān)斷晶體管。同時(shí),CoolGaN? 器件在穩(wěn)態(tài)導(dǎo)通狀態(tài)和開(kāi)關(guān)瞬態(tài)所需驅(qū)動(dòng)也有所不同。

針對(duì)CoolGaN?晶體管特性設(shè)計(jì)的柵極驅(qū)動(dòng)電路如圖1所示。為確保柵極驅(qū)動(dòng)正常,驅(qū)動(dòng)電壓VS的峰值需要超過(guò)VF的兩倍(通常使用8V~10V),通過(guò)Ron提供了一條瞬態(tài)低阻抗高速AC路徑來(lái)為Con和CGS充電,然后通過(guò)RSS形成一條并聯(lián)的穩(wěn)態(tài)DC路徑。因此,柵極導(dǎo)通瞬態(tài)電流由Ron決定,而RSS決定穩(wěn)態(tài)二極管電流。

在柵極關(guān)斷時(shí),CGS和Con中的電荷將快速達(dá)到平衡。此處必須確保Con大于CGS,以確保穩(wěn)態(tài)的電荷差使柵極電壓VG變?yōu)樨?fù)值,從而在硬開(kāi)關(guān)應(yīng)用中關(guān)斷晶體管。

o4YBAGAH2lKAZaT-AADtCRF7JAw963.png

圖1:E模式GaN HEMT等效電路(左)和建議的驅(qū)動(dòng)方案(右)。

當(dāng)并聯(lián)配置CoolGaN?晶體管時(shí),可使用相同參數(shù)的RC驅(qū)動(dòng)網(wǎng)絡(luò)分別連接每個(gè)并聯(lián)晶體管,再同時(shí)與傳統(tǒng)硅晶體管的標(biāo)準(zhǔn)驅(qū)動(dòng)器連接。并聯(lián)的幾個(gè)晶體管只需要一個(gè)隔離型驅(qū)動(dòng)器,例如隔離型EiceDRIVER?1EDI20N12AF,使用源極(OUT +)和漏極(OUT-)輸出分別實(shí)現(xiàn)晶體管的導(dǎo)通和關(guān)斷。當(dāng)使用12V隔離電源作為柵極驅(qū)動(dòng)器供電時(shí),EiceDRIVER?內(nèi)部會(huì)將其分為正向驅(qū)動(dòng)電壓和-2.5V反向關(guān)斷電壓這樣可確保驅(qū)動(dòng)電壓不超過(guò)晶體管柵極閾值,并大限度減小反向?qū)〒p耗。即使在低占空比情況下,EiceDRIVER?也可以保持良好的柵極電壓調(diào)節(jié)特性,從而阻止RC驅(qū)動(dòng)網(wǎng)絡(luò)失壓。

電流旁路對(duì)GaN晶體管并聯(lián)配置的影響

即使每個(gè)晶體管都配置獨(dú)立的RC驅(qū)動(dòng)網(wǎng)絡(luò),并聯(lián)晶體管的源極電流仍然存在部分共享路徑,這將會(huì)對(duì)柵極驅(qū)動(dòng)產(chǎn)生影響(見(jiàn)圖2)。理想情況下,所有源極電流都將從漏極流至晶體管源極,但不可避免的一種情況是,部分源極電流會(huì)從開(kāi)爾文源極(Kelvin source)流出。如果這些路徑的阻抗和PCB布線不同,則并聯(lián)的CoolGaN?晶體管柵極回路中的VGS電壓可能會(huì)有所不同,小至幾毫伏的柵極電壓差異會(huì)導(dǎo)致幾安培的不平衡源極電流分流,導(dǎo)致并聯(lián)晶體管之間在開(kāi)關(guān)瞬態(tài)產(chǎn)生劇烈振蕩。

o4YBAGAH2m2AFqXiAAB4HTOoTIo652.png

圖2:在CoolGaN?并聯(lián)操作中,開(kāi)爾文源極路徑中的高阻抗可防止發(fā)生嚴(yán)重的振蕩。

共享驅(qū)動(dòng)電流路徑問(wèn)題可以通過(guò)在開(kāi)爾文源極路徑中引入高阻抗共模(CM)電感解決。將共模電感器和一個(gè)1?電阻器配置在柵極和相應(yīng)的Kelvin源極驅(qū)動(dòng)器返回路徑之間,柵極驅(qū)動(dòng)器環(huán)路中將呈現(xiàn)很小的漏感,而并聯(lián)晶體管的柵極共享路徑中將由于兩個(gè)共模電感的存在呈現(xiàn)高阻抗。選擇共模電感需要避免對(duì)柵極驅(qū)動(dòng)器的驅(qū)動(dòng)能力產(chǎn)生影響,圖3所示的SIMetrix仿真結(jié)果清楚顯示了共模電感對(duì)共享驅(qū)動(dòng)電流路徑問(wèn)題的抑制。

o4YBAGAH2n-Af-D6AAEp9cOylSU837.png

圖3:仿真結(jié)果顯示在沒(méi)有共模電感(上)和加入共模電感(下)情況下開(kāi)關(guān)40A電流。

PCB優(yōu)化設(shè)計(jì)

在并聯(lián)配置晶體管時(shí),另一個(gè)普遍關(guān)注的問(wèn)題是PCB中寄生電感和電容(器件布局、PCB布線、多層PCB布局),以及所用器件中寄生電感和電容的影響。對(duì)于CoolGaN?晶體管,關(guān)鍵問(wèn)題是由VGS閾值范圍和晶體管之間RDS(on)差異造成的影響。通過(guò)仿真,在SIMetrix中對(duì)CoolGaN?晶體管進(jìn)行建模分析。仿真模型使用0.9V~1.6V閾值電壓和55mΩ~70mΩ的RDS(on)值的CoolGaN?并聯(lián),同時(shí)對(duì)寄生電感和PCB寄生電容電容進(jìn)行建模。分析結(jié)果表明,并聯(lián)晶體管分流不均僅與所用晶體管之間的RDS(on)差異有關(guān)。在必要情況下,可以通過(guò)進(jìn)行嚴(yán)格器件匹配來(lái)解決。如前文所述,使用CM電感可以避免破壞性的持續(xù)電壓振蕩。然而,遵循良好的元器件布局和PCB布線也是一個(gè)關(guān)鍵因素。電源環(huán)路和柵極驅(qū)動(dòng)環(huán)路必須保持較小且對(duì)稱,同時(shí)還要確保開(kāi)關(guān)節(jié)點(diǎn)的寄生電容盡可能低。

積累實(shí)踐經(jīng)驗(yàn)

了解挑戰(zhàn)及其解決方案的最佳方法是在實(shí)驗(yàn)室進(jìn)行試驗(yàn)。為此,英飛凌開(kāi)發(fā)了并聯(lián)半橋評(píng)估板,其中應(yīng)用了四個(gè)70mΩ IGOT60R070D1 CoolGaN?晶體管。該評(píng)估板遵循了以上介紹的設(shè)計(jì)準(zhǔn)則,可以為評(píng)估和設(shè)計(jì)開(kāi)發(fā)提供了一個(gè)良好的基礎(chǔ)。評(píng)估版還提供了大量測(cè)試點(diǎn)。需要注意的重要一點(diǎn)是,對(duì)于某些測(cè)量點(diǎn),需要高帶寬隔離差分探頭,并且在使用前矯正以確保準(zhǔn)確的波形采集。

通過(guò)連接外置電感,該評(píng)估板可用于降壓或升壓電路(buck circuit or boost circuit)測(cè)試、雙脈沖(double pulse test)測(cè)試以及脈沖寬度調(diào)制(PWM)運(yùn)行。評(píng)估板還適用于數(shù)千瓦功率等級(jí)或高開(kāi)關(guān)頻率至1MHz的軟開(kāi)關(guān)和硬開(kāi)關(guān)應(yīng)用。模塊化設(shè)計(jì)簡(jiǎn)化了測(cè)試配置流程,除了板載100μF,450V的大容量電容之外,額外的連接器允許再增加一個(gè)母線電容。 該組件與另外兩個(gè)高頻旁路電容器一起,確定了450V的輸出或母線電壓等級(jí)。在安裝合適的散熱器、導(dǎo)熱片和風(fēng)扇的情況下,評(píng)估板可在硬開(kāi)關(guān)或軟開(kāi)關(guān)下以高達(dá)28A的連續(xù)電流,或峰值電流70A運(yùn)行。 死區(qū)時(shí)間電路中的電位計(jì)也包括在評(píng)估板內(nèi),可通過(guò)RC網(wǎng)絡(luò)實(shí)現(xiàn)延遲接通,以及通過(guò)二極管實(shí)現(xiàn)無(wú)延遲關(guān)斷。

圖4:并聯(lián)半橋CoolGaN?評(píng)估平臺(tái)。

總結(jié)

盡管硅晶體管并聯(lián)配置已經(jīng)十分成熟,GaN晶體管并聯(lián)配置對(duì)于許多設(shè)計(jì)工程師而言仍然存在挑戰(zhàn),采用不同于傳統(tǒng)硅器件的柵極驅(qū)動(dòng)電路是并聯(lián)配置的關(guān)鍵。由此開(kāi)始,GaN晶體管并聯(lián)配置與硅晶體管相類(lèi)似,但不完全相同。為保證并聯(lián)晶體管均流,需要在設(shè)計(jì)階段對(duì)PCB布線和器件選型進(jìn)行優(yōu)化。針對(duì)旁路電流對(duì)并聯(lián)GaN晶體管的影響,在柵極和開(kāi)爾文源極路徑中加入合適的共模電感是必不可少的,這將有助于最大限度減小電壓震蕩。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10095

    瀏覽量

    144775
  • GaN器件
    +關(guān)注

    關(guān)注

    1

    文章

    49

    瀏覽量

    8170
  • 硅晶體管
    +關(guān)注

    關(guān)注

    0

    文章

    10

    瀏覽量

    3477
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    英飛凌功率晶體管的短路耐受性測(cè)試

    這兩種不同材料的晶體管,在面對(duì)短路時(shí)各自獨(dú)特的“生存之道”,為工程師們?cè)谶x擇器件和設(shè)計(jì)保護(hù)電路時(shí)提供寶貴的參考。
    的頭像 發(fā)表于 10-07 11:55 ?2040次閱讀
    英飛凌功率<b class='flag-5'>晶體管</b>的短路耐受性測(cè)試

    晶體管的基本結(jié)構(gòu)和發(fā)展歷程

    隨著集成電路科學(xué)與工程的持續(xù)發(fā)展,當(dāng)前集成電路已涵蓋二極晶體管、非易失性存儲(chǔ)器件、功率器件、
    的頭像 發(fā)表于 09-22 10:53 ?606次閱讀
    <b class='flag-5'>晶體管</b>的基本結(jié)構(gòu)和發(fā)展歷程

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場(chǎng)型電壓選擇晶體管??刂贫M(jìn)制電路通斷需要二進(jìn)制邏輯門(mén)電路,實(shí)際上是對(duì)電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門(mén)
    發(fā)表于 09-15 15:31

    晶體管光耦的工作原理

    晶體管光耦(PhotoTransistorCoupler)是一種將發(fā)光器件和光敏器件組合在一起的半導(dǎo)體器件,用于實(shí)現(xiàn)電路之間的電氣隔離,同時(shí)
    的頭像 發(fā)表于 06-20 15:15 ?439次閱讀
    <b class='flag-5'>晶體管</b>光耦的工作原理

    下一代高速芯片晶體管解制造問(wèn)題解決了!

    晶體管通常基于納米片堆疊技術(shù),納米片作為晶體管的溝道部分,其厚度和寬度可以精確控制,以實(shí)現(xiàn)更好的靜電控制和更高的驅(qū)動(dòng)電流。叉片晶體管可以實(shí)現(xiàn)垂直堆疊,即多個(gè)
    發(fā)表于 06-20 10:40

    GaN與SiC功率器件深度解析

    本文針對(duì)當(dāng)前及下一代電力電子領(lǐng)域中市售的碳化硅(SiC)與氮化鎵(GaN晶體管進(jìn)行了全面綜述與展望。首先討論了GaN與SiC器件的材料特性及結(jié)構(gòu)差異?;趯?duì)市售
    的頭像 發(fā)表于 05-15 15:28 ?1180次閱讀
    <b class='flag-5'>GaN</b>與SiC功率<b class='flag-5'>器件</b><b class='flag-5'>深度</b>解析

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場(chǎng)型電壓選擇晶體管??刂贫M(jìn)制電路通斷需要二進(jìn)制邏輯門(mén)電路,實(shí)際上是對(duì)電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門(mén)
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(jì)(下)

    開(kāi)關(guān)電路的設(shè)計(jì),F(xiàn)ET開(kāi)關(guān)電路的設(shè)計(jì),功率MOS電動(dòng)機(jī)驅(qū)動(dòng)電路,功率MOS開(kāi)關(guān)電源的設(shè)計(jì),進(jìn)晶體管開(kāi)關(guān)電源的設(shè)計(jì),模擬開(kāi)關(guān)
    發(fā)表于 04-14 17:24

    GaN驅(qū)動(dòng)技術(shù)手冊(cè)免費(fèi)下載 氮化鎵半導(dǎo)體功率器件門(mén)極驅(qū)動(dòng)電路設(shè)計(jì)方案

    GaN驅(qū)動(dòng)技術(shù)手冊(cè)免費(fèi)下載 氮化鎵半導(dǎo)體功率器件門(mén)極驅(qū)動(dòng)電路設(shè)計(jì)方案
    的頭像 發(fā)表于 03-13 18:06 ?3.7w次閱讀
    <b class='flag-5'>GaN</b><b class='flag-5'>驅(qū)動(dòng)</b>技術(shù)手冊(cè)免費(fèi)下載 氮化鎵半導(dǎo)體功率<b class='flag-5'>器件</b>門(mén)極<b class='flag-5'>驅(qū)動(dòng)</b><b class='flag-5'>電路設(shè)計(jì)方案</b>

    集成雙極晶體管的MOSFET驅(qū)動(dòng)電路以及外圍器件選型設(shè)計(jì)講解

    前言 在MOSFET驅(qū)動(dòng)電路中,經(jīng)常會(huì)遇到使用集成雙極晶體管BJT作為柵極驅(qū)動(dòng)器的情況。這種設(shè)計(jì)在PWM控制或電機(jī)驅(qū)動(dòng)中非常常見(jiàn),尤其是在需
    發(fā)表于 03-11 11:14

    晶體管電路設(shè)計(jì)(下) [日 鈴木雅臣]

    晶體管開(kāi)關(guān)電路的設(shè)計(jì),F(xiàn)ET開(kāi)關(guān)電路的設(shè)計(jì),功率MOS電動(dòng)機(jī)驅(qū)動(dòng)電路,功率MOS開(kāi)關(guān)電源的設(shè)計(jì),晶體管
    發(fā)表于 03-07 13:55

    氮化鎵晶體管并聯(lián)設(shè)計(jì)技術(shù)手冊(cè)免費(fèi)下載

    。 ? 目的 ?:本手冊(cè)詳細(xì)闡述了氮化鎵(GaN晶體管并聯(lián)設(shè)計(jì)的具體細(xì)節(jié),旨在幫助設(shè)計(jì)者優(yōu)化系統(tǒng)性能。 二、氮化鎵的關(guān)鍵特性及并聯(lián)好處 1. 關(guān)鍵特性 ? 正溫度系數(shù)的R DS(on
    的頭像 發(fā)表于 02-27 18:26 ?803次閱讀

    晶體管電路設(shè)計(jì)與制作

    這本書(shū)介紹了晶體管的基本特性,單電路的設(shè)計(jì)與制作, 雙管電路的設(shè)計(jì)與制作,3~5電路的設(shè)計(jì)與
    發(fā)表于 02-26 19:55

    晶體管電流放大器的原理 晶體管在功放電路中的應(yīng)用實(shí)例

    晶體管電流放大器的原理 晶體管是一種半導(dǎo)體器件,能夠?qū)﹄娏鬟M(jìn)行控制和放大。晶體管的工作原理基于半導(dǎo)體材料的PN結(jié)特性。PN結(jié)由P型半導(dǎo)體和N型半導(dǎo)體組成,它們?cè)诮佑|時(shí)形成一個(gè)勢(shì)壘,阻止
    的頭像 發(fā)表于 12-03 09:50 ?2754次閱讀

    晶體管故障診斷與維修技巧 晶體管在數(shù)字電路中的作用

    晶體管是現(xiàn)代電子設(shè)備中不可或缺的組件,它們?cè)跀?shù)字電路中扮演著至關(guān)重要的角色。了解如何診斷和維修晶體管故障對(duì)于電子工程師和技術(shù)人員來(lái)說(shuō)是一項(xiàng)基本技能。 一、晶體管在數(shù)字
    的頭像 發(fā)表于 12-03 09:46 ?2052次閱讀