chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么因素導(dǎo)致信號(hào)完整性問(wèn)題?

我快閉嘴 ? 來(lái)源:賢集網(wǎng) ? 作者:賢集網(wǎng) ? 2020-09-26 09:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

當(dāng)信號(hào)被傳輸時(shí),由于阻抗和其他影響,接收到的信號(hào)總是失真的。這就是為什么設(shè)計(jì)者致力于最小化對(duì)信號(hào)質(zhì)量的影響。

設(shè)計(jì)者試圖通過(guò)限制電子噪聲、電感耦合、電容和線電阻改變信號(hào)形狀和振幅的程度來(lái)實(shí)現(xiàn)信號(hào)的完整性。隨著信號(hào)頻率的增加,這些效應(yīng)被放大,需要特別注意控制它們?cè)陔娮与娐分械牟涣加绊?。許多印刷電路板現(xiàn)在以10千兆赫或更高的數(shù)字信號(hào)頻率工作,這意味著需要采取適當(dāng)?shù)拇胧﹣?lái)防止不可接受的信號(hào)退化及其相應(yīng)的錯(cuò)誤。

什么是PCB中的信號(hào)完整性?

信號(hào)完整性(SI)表示信號(hào)沿PCB線路傳播而不失真的能力。信號(hào)完整性是指通過(guò)傳輸線的信號(hào)質(zhì)量。當(dāng)信號(hào)從驅(qū)動(dòng)器傳輸?shù)?a target="_blank">接收器時(shí),它給出了信號(hào)衰減量的測(cè)量值。這個(gè)問(wèn)題在較低的頻率下不是主要的問(wèn)題,但是當(dāng)PCB以更高的速度和高頻(>50MHz)工作時(shí),這是一個(gè)需要考慮的重要因素。在高頻區(qū),數(shù)字和模擬信號(hào)都需要考慮。

當(dāng)一個(gè)信號(hào)從驅(qū)動(dòng)器傳播到接收器時(shí),它不會(huì)保持不變,不管最初發(fā)送的是什么,都會(huì)受到不同程度的失真。這種信號(hào)失真是由阻抗失配、反射、振鈴、串?dāng)_、抖動(dòng)和地面反彈等因素造成的。設(shè)計(jì)者的首要目標(biāo)應(yīng)該是最小化這些因素,這樣原始信號(hào)就可以以最小的失真到達(dá)目的地。此外,還需要特別注意保持信號(hào)質(zhì)量并控制其在電子電路中的不良影響。

在這里,我們將討論潛在的信號(hào)完整性問(wèn)題,它們的來(lái)源,理解它們的重要性,以及我們?nèi)绾畏治龊徒鉀Q這些問(wèn)題。關(guān)于電氣設(shè)計(jì),信號(hào)完整性應(yīng)該集中在兩個(gè)主要方面:定時(shí)和信號(hào)質(zhì)量。

信號(hào)是否在規(guī)定的時(shí)限內(nèi)到達(dá)目的地?

當(dāng)它到達(dá)目的地時(shí),狀況是否良好?

有幾個(gè)因素導(dǎo)致信號(hào)退化。這些包括信號(hào)的特性、系統(tǒng)阻抗、傳播延遲、衰減、串?dāng)_、電壓波動(dòng)和電磁干擾。

為什么保持信號(hào)完整性是一個(gè)挑戰(zhàn)?

保持信號(hào)完整性是指確保系統(tǒng)內(nèi)可接受的信號(hào)質(zhì)量。

快速的技術(shù)進(jìn)步使得系統(tǒng)開發(fā)者很難在接收端保持不失真的信號(hào)。帶寬的增加是信號(hào)完整性的瓶頸。今天的電子產(chǎn)品需要更快的總線周期時(shí)間、增強(qiáng)信號(hào)處理時(shí)間(以納秒為單位),甚至需要更快的上升時(shí)間。

電路板的空間要求也會(huì)影響信號(hào)的完整性。PCB仍然需要足夠的空間來(lái)放置集成電路、連接器和無(wú)源元件。這個(gè)空間會(huì)導(dǎo)致部件之間的距離變大,從而導(dǎo)致延遲。我們都知道距離會(huì)降低整個(gè)系統(tǒng)的速度。當(dāng)由上升時(shí)間小于4到6納秒的信號(hào)驅(qū)動(dòng)時(shí),電路板跡線充當(dāng)傳輸線。在低頻下,一個(gè)跡線的電阻特性發(fā)揮作用。另一方面,在高頻下,它開始充當(dāng)電容器,電感。

什么因素導(dǎo)致信號(hào)完整性問(wèn)題?

信號(hào)特性、系統(tǒng)阻抗、傳輸延遲、衰減、串?dāng)_、電壓波動(dòng)和電磁干擾等因素都會(huì)導(dǎo)致信號(hào)失真,從而導(dǎo)致信號(hào)完整性問(wèn)題。

信號(hào)特性:理想情況下,數(shù)字信號(hào)是方波,但實(shí)際上,信號(hào)從一種狀態(tài)切換到另一種狀態(tài)需要一些時(shí)間。所以,這就是為什么,總是存在一定程度的信號(hào)失真。信號(hào)的上升時(shí)間決定了可能的最大數(shù)據(jù)傳輸速率,通常通過(guò)評(píng)估信號(hào)的拐點(diǎn)頻率來(lái)測(cè)量。電路設(shè)計(jì)者的目標(biāo)是實(shí)現(xiàn)一個(gè)電路在所有頻率到信號(hào)拐點(diǎn)頻率的平坦響應(yīng)。

互連效應(yīng):理想的互連只會(huì)在信號(hào)中引入延遲,但實(shí)際上,它也會(huì)改變信號(hào)的timing和幅度。這種偏差分別稱為抖動(dòng)和振幅噪聲。

阻抗:信號(hào)所看到的阻抗變化會(huì)引起反射、響鈴和失真。隨著與數(shù)字電路相關(guān)的信號(hào)頻率的增加,干擾程度加劇。PCB跟蹤分支、線頭、連接器引腳和過(guò)孔都會(huì)產(chǎn)生阻抗不連續(xù)性。

傳播延遲:傳播距離不同或通過(guò)不同媒介的信號(hào)不會(huì)同時(shí)到達(dá)目的地。這些差異稱為信號(hào)偏移,會(huì)導(dǎo)致信號(hào)采樣誤差,特別是在高時(shí)鐘頻率下。

衰減:信號(hào)的振幅會(huì)因PCB線路的電阻和電路板的介電損耗因子而降低。這種效應(yīng)在高頻下更為明顯,因?yàn)樾盘?hào)往往在高頻下沿跡線表面?zhèn)鞑?。衰減會(huì)導(dǎo)致緩慢的信號(hào)上升時(shí)間,并增加數(shù)據(jù)錯(cuò)誤的可能性。

串?dāng)_:由于電感和電容耦合,快速的電壓和電流轉(zhuǎn)換會(huì)在相鄰的線路上產(chǎn)生電壓。這些電壓尖峰被稱為串?dāng)_,可能導(dǎo)致數(shù)據(jù)錯(cuò)誤。

反射:反射是由終端和電路板布局問(wèn)題引起的,其中輸出信號(hào)反彈回源并干擾脈沖。

接地彈跳:由于電流過(guò)大,電路的接地參考電平從原來(lái)的水平偏移。這是由于接地電阻和互連電阻,如連接線和跡線,因此,接地中不同點(diǎn)的接地電壓水平將不同。這被稱為接地反彈,因?yàn)榻拥仉妷簩㈦S電流變化。

電源電壓波動(dòng):當(dāng)設(shè)備切換時(shí),流動(dòng)的電流會(huì)在電源和接地軌道上產(chǎn)生電壓降。這反過(guò)來(lái)又會(huì)導(dǎo)致每個(gè)設(shè)備的電源電壓波動(dòng),累積的影響會(huì)產(chǎn)生噪音并可能導(dǎo)致高誤碼率。

電磁干擾(EMI):每一次開關(guān)操作都會(huì)產(chǎn)生一定量的噪聲,并且由于器件在時(shí)鐘頻率下進(jìn)行開關(guān),其強(qiáng)度會(huì)被放大。這種噪聲可以被用作天線的跡線輻射。輻射信號(hào)的強(qiáng)度與開關(guān)頻率成正比,并可能導(dǎo)致不必要的干擾。
責(zé)任編輯:tzh

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4381

    文章

    23632

    瀏覽量

    417272
  • 驅(qū)動(dòng)器
    +關(guān)注

    關(guān)注

    54

    文章

    8931

    瀏覽量

    152209
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3846

    瀏覽量

    133159
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1642

    瀏覽量

    82708
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    技術(shù)資訊 I 信號(hào)完整性與阻抗匹配的關(guān)系

    本文要點(diǎn)PCB走線和IC走線中的阻抗控制主要著眼于預(yù)防反射。防止互連路徑上發(fā)生反射,可確保功率傳輸至負(fù)載,同時(shí)避免其他信號(hào)完整性問(wèn)題。使用集成場(chǎng)求解器的PCB設(shè)計(jì)軟件可以評(píng)估阻抗匹配并提取互連網(wǎng)
    的頭像 發(fā)表于 09-05 15:19 ?2497次閱讀
    技術(shù)資訊 I <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>與阻抗匹配的關(guān)系

    什么是信號(hào)完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號(hào)完整性?.pdf》資料免費(fèi)下載
    發(fā)表于 07-09 15:10 ?0次下載

    上海 6月20-21日《信號(hào)完整性--系統(tǒng)設(shè)計(jì)及案例分析》公開課,即將開課!

    涉及信號(hào)完整性問(wèn)題。仿真或者guideline的確可以解決部分問(wèn)題,但無(wú)法覆蓋全部風(fēng)險(xiǎn)點(diǎn),對(duì)高危風(fēng)險(xiǎn)點(diǎn)失去控制經(jīng)常導(dǎo)致設(shè)計(jì)失敗,保證設(shè)計(jì)成功需要系統(tǒng)化的設(shè)計(jì)方法。
    的頭像 發(fā)表于 05-15 15:38 ?337次閱讀
    上海 6月20-21日《<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>--系統(tǒng)設(shè)計(jì)及案例分析》公開課,即將開課!

    信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

    在當(dāng)今快速發(fā)展的數(shù)字時(shí)代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號(hào)完整性(Signal Integrity,簡(jiǎn)稱SI)問(wèn)題變得越來(lái)越重要。信號(hào)完整性是高速互連
    的頭像 發(fā)表于 04-24 16:42 ?2899次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)試基礎(chǔ)知識(shí)

    信號(hào)完整性優(yōu)化:捷多邦的5大核心技術(shù)

    完整性的5大核心因素,以及捷多邦如何通過(guò)先進(jìn)技術(shù)優(yōu)化這些因素,確保每一塊PCB都達(dá)到最佳性能。 1. 阻抗匹配與反射控制 阻抗不匹配是導(dǎo)致信號(hào)反射的主要原因,反射會(huì)引發(fā)
    的頭像 發(fā)表于 03-21 17:32 ?489次閱讀

    普源示波器在信號(hào)完整性分析中的應(yīng)用研究

    信號(hào)完整性(Signal Integrity, SI)是電子工程領(lǐng)域中一個(gè)至關(guān)重要的概念,它指的是信號(hào)在傳輸過(guò)程中保持其原始特征的能力。在高速數(shù)字電路和通信系統(tǒng)中,信號(hào)
    的頭像 發(fā)表于 03-19 14:20 ?545次閱讀
    普源示波器在<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>分析中的應(yīng)用研究

    iic協(xié)議的信號(hào)完整性測(cè)試

    主機(jī)、多從機(jī)的串行通信協(xié)議,它允許多個(gè)設(shè)備共享同一總線。I2C總線由兩條線組成:數(shù)據(jù)線(SDA)和時(shí)鐘線(SCL)。數(shù)據(jù)傳輸是通過(guò)主設(shè)備生成的時(shí)鐘信號(hào)同步的。 信號(hào)完整性測(cè)試的必要性 信號(hào)
    的頭像 發(fā)表于 02-05 11:44 ?2115次閱讀

    探究電子電路中的信號(hào)完整性問(wèn)題

    在當(dāng)今高速電子系統(tǒng)的設(shè)計(jì)與應(yīng)用中,信號(hào)完整性已成為至關(guān)重要的考量因素。隨著電子設(shè)備的數(shù)據(jù)傳輸速率不斷攀升,信號(hào)在電路中傳輸時(shí)面臨著諸多挑戰(zhàn),如反射、串?dāng)_、延遲等,這些問(wèn)題會(huì)嚴(yán)重影響系統(tǒng)
    的頭像 發(fā)表于 02-04 17:11 ?635次閱讀

    差分信號(hào)對(duì)信號(hào)完整性的影響

    在現(xiàn)代電子系統(tǒng)中,信號(hào)完整性(SI)是一個(gè)至關(guān)重要的考量因素,尤其是在高速數(shù)據(jù)傳輸和復(fù)雜電路設(shè)計(jì)中。差分信號(hào)作為一種有效的信號(hào)傳輸方式,對(duì)于
    的頭像 發(fā)表于 12-25 18:21 ?1485次閱讀

    如何解決信號(hào)完整性問(wèn)題

    如何解決信號(hào)完整性問(wèn)題呢?是德科技在向您介紹信號(hào)完整性分析基礎(chǔ)知識(shí)的同時(shí),我們還向您展示如何使用基本信號(hào)
    的頭像 發(fā)表于 12-25 16:51 ?2146次閱讀
    如何解決<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性問(wèn)題</b>

    聽懂什么是信號(hào)完整性

    信號(hào)完整性的影響因素有哪些?如何評(píng)估高速信號(hào)完整性?如何解決信號(hào)
    的頭像 發(fā)表于 12-15 23:33 ?892次閱讀
    聽懂什么是<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>

    12月20日線上講堂|聽懂什么是信號(hào)完整性

    信號(hào)完整性的影響因素有哪些?如何評(píng)估高速信號(hào)完整性?如何解決信號(hào)
    的頭像 發(fā)表于 12-06 01:06 ?680次閱讀
    12月20日線上講堂|聽懂什么是<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>

    GND與信號(hào)完整性的關(guān)系

    在現(xiàn)代電子系統(tǒng)中,信號(hào)完整性是設(shè)計(jì)和性能的關(guān)鍵因素信號(hào)完整性問(wèn)題可能導(dǎo)致數(shù)據(jù)傳輸錯(cuò)誤、系統(tǒng)性能
    的頭像 發(fā)表于 11-29 15:17 ?1475次閱讀

    PCIe信號(hào)完整性問(wèn)題解決方案

    PCIe(Peripheral Component Interconnect Express)信號(hào)完整性問(wèn)題可能導(dǎo)致數(shù)據(jù)傳輸錯(cuò)誤、系統(tǒng)不穩(wěn)定甚至完全失效。以下是一些針對(duì)PCIe信號(hào)
    的頭像 發(fā)表于 11-26 15:18 ?2972次閱讀

    PCB 信號(hào)完整性:電子設(shè)計(jì)的基石解讀

    完整性至關(guān)重要。首先是反射現(xiàn)象,當(dāng)信號(hào)在傳輸線上傳播遇到阻抗不連續(xù)點(diǎn)時(shí),就會(huì)發(fā)生反射。例如,信號(hào)從驅(qū)動(dòng)芯片的輸出阻抗傳輸?shù)絺鬏斁€的特性阻抗,再到接收芯片的輸入阻抗,這些不同的阻抗可能導(dǎo)致信號(hào)
    的頭像 發(fā)表于 11-05 13:48 ?912次閱讀