chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

保持FPGA設計信號不被綜合的方法

電子工程師 ? 來源:CSDN技術社區(qū) ? 作者:CSDN技術社區(qū) ? 2020-09-26 10:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在一些應用中,有些特定的信號我們需要保留,用于進行采集檢測,而綜合器會自動優(yōu)化把它綜合掉,那么,應該怎樣告訴綜合器,不讓它優(yōu)化掉我們需要保留的信號呢?

對這種情況的處理是增加約束,共有2種情況:

1、需要保留的信號是引線

Verilog HDL—定義的時候在后面增加/* synthesis keep */。

例如:wire keep_wire /* synthesis keep */;

2、需要保留是的寄存器

跟reg相關的synthesis attribute,共有兩種,分別是/*synthesis noprune*/和/*synthesis preserve*/,兩者的差別如下:

/*synthesis noprune*/ 避免 Quartus II 優(yōu)化掉沒output的reg。

/*synthesis preserve*/避免 Quartus II 將reg優(yōu)化為常數,或者合并重復的reg。

定義的時候在后面增加相關的約束語句。

例如:reg reg1 /* synthesis noprune*/;或者 reg reg1 /* synthesis preserve */;

將/*synthesis noprune*/等synthesis attribute 語句放在module后面,這樣整個module的reg將不被最佳化,從而不用再一一寄存器指定。

注意:以上所提到的synthesis attribute必須寫在結束分號前面,寫在分號后面只相當于注釋:

正確:reg reg1 /* synthesis preserve */;

錯誤:reg reg1 ;/* synthesis preserve */

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1650

    文章

    22204

    瀏覽量

    626729
  • FPGA設計
    +關注

    關注

    9

    文章

    429

    瀏覽量

    27843

原文標題:FPGA設計中如何保持信號不被綜合

文章出處:【微信號:HXSLH1010101010,微信公眾號:FPGA技術江湖】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    FPGA測試DDR帶寬跑不滿的常見原因及分析方法

    FPGA 中測試 DDR 帶寬時,帶寬無法跑滿是常見問題。下面我將從架構、時序、訪問模式、工具限制等多個維度,系統(tǒng)梳理導致 DDR 帶寬跑不滿的常見原因及分析方法。
    的頭像 發(fā)表于 10-15 10:17 ?113次閱讀

    實現電纜綜合在線監(jiān)測的方法

    在線監(jiān)測這種方法相較于定期檢測,能更及時、有效并提前發(fā)現設備在運行中存在的隱患問題。電纜綜合監(jiān)測實現了從傳統(tǒng)定期檢測到實時在線監(jiān)測的轉變,這種轉變在很大程度上提升了運維效率和系統(tǒng)可靠性,因此在
    的頭像 發(fā)表于 07-29 09:46 ?729次閱讀
    實現電纜<b class='flag-5'>綜合</b>在線監(jiān)測的<b class='flag-5'>方法</b>

    請問CX3的VSHNC和HSNC信號,和Sensor的XVS和XHS,是保持同步的嗎?

    Dear Infineon, 請問CX3的VSHNC和HSNC信號,和Sensor的XVS和XHS,是保持同步的嗎? 有沒有先后順序或者是上升下降高低電平的保持時間差別。 附件是我抓取的對比波形,請您幫忙看一下是否有問題。
    發(fā)表于 05-19 06:26

    如何使用USB中斷傳輸方法訪問FPGA?

    我目前正在設計一個可以通過 CY7C65216 從 Windows PC 訪問 FPGA 的單元。 我正在考慮使用USB中斷傳輸方法訪問FPGA。 這可能嗎? 如果有,是否有任何示例軟件程序(驅動程序、應用程序)可供我參考? 我
    發(fā)表于 05-19 06:04

    進群免費領FPGA學習資料!數字信號處理、傅里葉變換與FPGA開發(fā)等

    進群免費領FPGA學習資料啦!小編整理了數字信號處理、傅里葉變換與FPGA開發(fā)等FPGA必看資料,需要的小伙伴可以加小助手(微信:elecfans123)或進 QQ 群:9135011
    發(fā)表于 04-07 16:41

    FPGA頻率測量的三種方法

    1、FPGA頻率測量? 頻率測量在電子設計和測量領域中經常用到,因此對頻率測量方法的研究在實際工程應用中具有重要意義。 通常的頻率測量方法有三種:直接測量法,間接測量法,等精度測量法。 2、直接
    的頭像 發(fā)表于 01-09 09:37 ?986次閱讀
    <b class='flag-5'>FPGA</b>頻率測量的三種<b class='flag-5'>方法</b>

    TFP401作為HDMI的解碼芯片,DE信號始終解析不正常是怎么回事?

    最近在調試一個工程,使用的是TFP401 作為HDMI的解碼芯片,電路原理圖如下所示: 調試發(fā)現,DE信號始終解析不正常,波形圖如下所示, 放大后如下所示: 即總有一段不被期待的高電平
    發(fā)表于 12-20 07:02

    Verilog 測試平臺設計方法 Verilog FPGA開發(fā)指南

    Verilog測試平臺設計方法是Verilog FPGA開發(fā)中的重要環(huán)節(jié),它用于驗證Verilog設計的正確性和性能。以下是一個詳細的Verilog測試平臺設計方法及Verilog FPGA
    的頭像 發(fā)表于 12-17 09:50 ?1408次閱讀

    FPGA 實時信號處理應用 FPGA在圖像處理中的優(yōu)勢

    現場可編程門陣列(FPGA)是一種高度靈活的硬件平臺,它允許開發(fā)者根據特定應用需求定制硬件邏輯。在實時信號處理和圖像處理領域,FPGA因其獨特的優(yōu)勢而受到青睞。 1. 并行處理能力 FPGA
    的頭像 發(fā)表于 12-02 10:01 ?2155次閱讀

    PWM信號生成方法 PWM調制原理講解

    PWM(脈沖寬度調制,Pulse Width Modulation)是一種重要的模擬信號電平數字編碼方法,在電子技術和控制領域具有廣泛應用。以下是對PWM信號生成方法和PWM調制原理的
    的頭像 發(fā)表于 11-28 16:34 ?5662次閱讀

    DAC8742H HART通信時Receiver sensitivity是80-120mvpp,是指當信號電壓值講到此范圍以下時,此信號不被接收嗎?

    尊敬的工程師您好,我在DAC8742H數據手冊中發(fā)現,HART通信時Receiver sensitivity是80-120mvpp,這個意思是指當信號電壓值講到此范圍以下時,此信號不被接收嗎?還是說會帶來其他的結果?
    發(fā)表于 11-28 07:28

    PWM信號的濾波和處理方法

    PWM(脈沖寬度調制)信號的濾波和處理是電子設計中常見的任務,旨在將PWM信號轉換為更平滑的直流信號或去除不需要的噪聲和波動。以下是對PWM信號的濾波和處理
    的頭像 發(fā)表于 11-18 17:41 ?7005次閱讀

    FPGA門數的計算方法

    我們在比較FPGA的芯片參數時經常說某一款FPGA是多少萬門的,也有的說其有多少個LE,那么二者之間有何關系呢? FPGA等效門數的計算方法有兩種,一是把
    的頭像 發(fā)表于 11-11 09:45 ?1435次閱讀
    <b class='flag-5'>FPGA</b>門數的計算<b class='flag-5'>方法</b>

    FPGA無芯片怎么進行HDMI信號輸入

    FPGA 在無外部PHY芯片情況下輸出HDMI,目前是比較成熟的方案(外部電路需要轉換成TMDS電平)。在無PHY芯片情況下怎么進行HDMI信號輸入呢?
    的頭像 發(fā)表于 10-24 18:11 ?2733次閱讀
    <b class='flag-5'>FPGA</b>無芯片怎么進行HDMI<b class='flag-5'>信號</b>輸入

    一種簡單高效配置FPGA方法

    本文描述了一種簡單高效配置FPGA方法,該方法利用微處理器從串行外圍接口(SPI)閃存配置FPGA設備。這種方法減少了硬件組件、板空間和成
    的頭像 發(fā)表于 10-24 14:57 ?2041次閱讀
    一種簡單高效配置<b class='flag-5'>FPGA</b>的<b class='flag-5'>方法</b>