chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

開放性與碎片化,RISC-V能否撼動處理器架構(gòu)的格局?

荷葉塘 ? 來源:電子發(fā)燒友 ? 作者:周凱揚 ? 2020-10-08 00:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報道(文/周凱揚)作為未來x86和ARM的有力競爭者,RISC-V借助開源指令集架構(gòu)的特質(zhì),逐漸在處理器市場開始了擴張。由于其開源協(xié)議的固有性,任何國家和公司也無法對其造成干涉。

市場調(diào)研機構(gòu)Semico Research預計2025年RISC-V CPU內(nèi)核的總出貨量將達到624億顆,而用于工業(yè)領(lǐng)域的內(nèi)核將占有最大的比重,達到167億顆。與此同時,在2018年到2025年間,計算、消費電子、通信、交通與工業(yè)這幾大市場將實現(xiàn)146.2%的復合年均增長率。

RISC-V并非首個嘗試開源的ISA,但卻是首個產(chǎn)生如此影響力的開源指令集架構(gòu)。RISC-V也不算一個新興的ISA,從推出至今已經(jīng)走過了10個年頭,但為何在十年間里RISC-V能展現(xiàn)如此動力呢?這還要歸功于這背后強大的社區(qū),RISC-V社區(qū)不僅囊括了學術(shù)界與業(yè)余愛好者,其中還有不少商業(yè)公司也在獻力。哪怕是x86和ARM的簇擁者英特爾高通,也對RISC-V開展了投資。

中國工程院院士倪光南日前在發(fā)表《迎接開源新片新潮流》的演講時,也對RISC-V發(fā)表了自己的見解。他認為作為完全開源免費的架構(gòu),RISC-V非常適合國內(nèi)規(guī)模如此龐大的市場需求。但RISC-V采用了BSD的開源協(xié)議,因此芯片設(shè)計企業(yè)自己所做出的改進是可以不開放的,這樣也許有利于產(chǎn)業(yè)化,但可能會引發(fā)碎片化問題。倪光南院士提倡成立中國自己的RISC-V基金會,以便對國內(nèi)企業(yè)做好協(xié)調(diào)兼容工作。

芯片設(shè)計工作中必不可少的就是IP核,為此不少企業(yè)推出了自己的RISC-V處理器IP。但單靠IP并不足以支撐龐大的RISC-V生態(tài),為了實現(xiàn)生態(tài)發(fā)展與統(tǒng)一,許多專注于RISC-V處理器IP的公司也各自發(fā)布了自己的對策。

賽昉科技

上海賽昉科技公司成立于2018年,作為由國外龍頭RISC-V企業(yè)SiFive在國內(nèi)一手組建的公司,賽昉科技不僅手握SiFive全套IP體系,也注重于國內(nèi)RISC-V自主內(nèi)核的發(fā)展。


U74 IP核 / 賽昉科技


近日,賽昉科技推出了全球首款基于RISC-V的人工智能視覺處理平臺驚鴻7100,集深度學習、圖像處理、語音識別機器視覺為一體。該平臺采用了28nm制程工藝,搭載了雙核U74,共享2MB的二級緩存,工作頻率達1.5GHz,支持Linux操作系統(tǒng)。該平臺視覺部分包含可以處理4K分辨率的攝像頭傳感器,并支持H265的編解碼。作為專為AIoT打造的平臺,驚鴻7100可廣泛應(yīng)用于自動駕駛、智能家電、智能監(jiān)控和工業(yè)機器人等領(lǐng)域。

今年7月,賽昉科技還對所有IP組合推出了20G1的全面更新。此次更新后,諸多IP的性能提升高達2.8倍,耗能節(jié)省了25%,使用面積減少了11%。與此同時賽昉科技還完善了不少第三方工具的支持,比如IAR編譯器、Lauterbach和Segger等開發(fā)工具。


StarFive Core Designer / 賽昉科技


為了進一步推進RISC-V在國內(nèi)的發(fā)展,賽昉科技于今年5月發(fā)布了“滿天芯”計劃。在中國注冊的企業(yè)經(jīng)過驗證后可以免費獲得賽昉科技自主產(chǎn)權(quán)的商用RISC-V處理器IP S2。該IP為32位、2-3級流水線的RISC-V處理器,CoreMark得分為3.1。計劃內(nèi)用戶還可以通過在線“CPU生成器”StarFive Core Designer對S2處理器進行配置和下載。

芯來科技

芯來科技于2018年成立于湖北武漢,也是中國大陸首家專業(yè)的RISC-V處理器內(nèi)核IP與解決方案公司。今年八月,芯來科技也完成了新一輪的發(fā)展戰(zhàn)略投資,由小米領(lǐng)投。小米長江產(chǎn)業(yè)基金高級合伙人孫昌旭表示,小米看好開放處理器架構(gòu)在AIoT時代的廣泛運用,未來將于芯來科技在該領(lǐng)域開展長期合作。


900系列處理器IP / 芯來科技


芯來科技聯(lián)合創(chuàng)始人彭劍英在IP SoC China 20上提到,RISC-V指令集架構(gòu)目前成熟穩(wěn)定,硬件生態(tài)蓬勃發(fā)展,各種開源的RISC-V處理器層出不窮,而且諸多大廠也在逐步推出各種RISC-V處理器IP。與此同時,相關(guān)的基礎(chǔ)開發(fā)工具也在日趨完善,比如開源工具鏈、集成開發(fā)環(huán)境、處理器仿真器和調(diào)試器等。但RISC-V的基礎(chǔ)軟件平臺依然處于薄弱和碎片化的狀態(tài),缺少ARM的CMSIS這種嵌入式軟件接口標準,而且產(chǎn)業(yè)內(nèi)多數(shù)公司各行其是,缺乏統(tǒng)一的底層軟件接口。


芯來嵌入式軟件接口標準 / 芯來科技


芯來在這方面也做出了自己的嘗試,推出了芯來自己的嵌入式軟件接口標準NMSIS。這套標準為芯來的RISC-V處理器提供了一套封裝了處理器底層操作,DSP算法庫以及神經(jīng)網(wǎng)絡(luò)NN算法庫等的軟件框架。該接口標準可以有效降低開發(fā)者的學習曲線,加快產(chǎn)品上市速度。不僅如此,芯來科技的IP還支持多種主流嵌入式操作系統(tǒng)和云連接,比如Linux、騰訊的TencentOS、RT-Thread和華為的LiteOS。

為了助力RISC-V在國內(nèi)快速進入大面積商用階段,芯來科技還推出了“一分錢計劃”。該計劃為芯來科技推出的一項商用RISC-V處理器內(nèi)核IP普惠計劃,加入該計劃可以在使用芯來科技的N101內(nèi)核時,享受低至每顆芯片1分錢的版稅或者版稅全免,相關(guān)配套的軟件工具鏈和IDE皆可免費獲取使用。芯來科技稱N101內(nèi)核可以完美替代傳統(tǒng)8051內(nèi)核和Cortex-M0級別的微控制內(nèi)核。

晶心科技

晶心科技于2005年成立于臺灣新竹,是一家專注于32/64位CPU的IP供應(yīng)商,也是RISC-V國際協(xié)會的創(chuàng)始成員之一。晶心科技同樣是第一家納入RISC-V相容性并將其產(chǎn)品線擴展至64位處理器的主流CPU IP公司。據(jù)統(tǒng)計,截至2019年,采納晶心指令集架構(gòu)的系統(tǒng)芯片出貨量已達50億顆。


N25F IP / 晶心科技


今年8月,北京比科奇通訊技術(shù)有限公司宣布采用晶心科技的32位RISC-V處理器IP N25F,打造了5G小基站分布式單位系統(tǒng)級芯片。比科奇總經(jīng)理Peter Claydon表示,與其使用少數(shù)大型處理器核心,還不如使用多顆RISC-V處理器核心組成叢集的效率高。這種叢集方式可以保有最大的設(shè)計彈性,適應(yīng)未來5G NR標準的更新,還能同時兼顧高效能。

晶心科技也在去年6月推出了自己的商用RISC-V CPU IP推廣計劃,F(xiàn)reeStart計劃。該計劃將免費提供晶心科技的N22處理器核心供開發(fā)者評估、研究并推出原型產(chǎn)品,而無需CPU IP前期授權(quán)費用。N22 CPU是一款小型雙級管線的32位RISC-V CPU核心,其CoreMark分數(shù)最高達3.95。哪怕作為商用量產(chǎn)需要,計劃成員也只需繳納合理的授權(quán)費用。晶心科技總經(jīng)理林志明表示,一般的開源RISC-V CPU不僅功能有限、缺乏說明文件,還需要先經(jīng)過SoC工程師驗證;而采用N22 CPU可以跳過這些耗時的步驟,將研發(fā)資源集中于提升產(chǎn)品價值。

小結(jié)

RISC-V是一個起步較晚的ISA,單靠開源的話是難以與ARM和x86等老牌架構(gòu)抗衡的,因此RISC-V必須要有商業(yè)組織的投入和推進。對于許多初創(chuàng)公司來說,嘗試新的設(shè)計會帶來不少風險,而授權(quán)費用也是不得不考慮的因素。因此RISC-V的商用IP供應(yīng)商都打算以各種激勵計劃打通第一道壁壘,不僅方便研究機構(gòu)與高校的開發(fā)嘗試與學習,同時也能減少商業(yè)公司產(chǎn)品研發(fā)、驗證到上市的時間。

對于開發(fā)人員來說,愈發(fā)完善的開發(fā)工具也在減輕他們的工作量。大部分公司也都推出了基于Eclipse的IDE工具,比如芯來科技的Nuclei Studio、晶心科技的AndeSight和Codasip的Codasip Studio等。RISC-V的編譯、驗證和分析等流程都在逐步擴大軟件與硬件支持。

從當前的發(fā)展情況來看,RISC-V在未來五年內(nèi)仍將保持良好的勢頭。這并不是說其它的處理器架構(gòu)會就此萎靡,但RISC-V必然能夠搶占重要的市場份額。未來的處理器架構(gòu)商業(yè)模式可能會因此轉(zhuǎn)變,不再是選取IP供應(yīng)商,從而采用與供應(yīng)商綁定的ISA,而是轉(zhuǎn)為采用RISC-V,然后再選取合適的IP供應(yīng)商。而定制IP的碎片化也許會造成一些阻礙,但只要這套開源標準規(guī)范持續(xù)維護,就無法撼動該架構(gòu)的根基。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20249

    瀏覽量

    252165
  • 內(nèi)核
    +關(guān)注

    關(guān)注

    4

    文章

    1467

    瀏覽量

    42867
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1862

    瀏覽量

    155806
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2885

    瀏覽量

    52931
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    論實時RISC-V究竟比ARM強多少?

    在很多工業(yè)場景中,實時是十分關(guān)鍵的硬性指標,它決定了設(shè)備能否精準響應(yīng),并確保系統(tǒng)穩(wěn)定運行。RISC-V開源架構(gòu),憑借其精簡指令集、低中斷延遲,以及高效的任務(wù)調(diào)度能力,天生具備卓越的實
    的頭像 發(fā)表于 12-22 15:07 ?330次閱讀
    論實時<b class='flag-5'>性</b>,<b class='flag-5'>RISC-V</b>究竟比ARM強多少?

    Banana Pi BPI-CM6 計算模塊將 8 核 RISC-V 處理器帶入 CM4 外形尺寸

    RISC-V 處理器設(shè)計,而非封閉的 ARM 架構(gòu),是邁向開放架構(gòu)計算的真正一步。這為開發(fā)者提供了更大的自由度、靈活性和長期發(fā)展空間,并
    發(fā)表于 12-20 09:01

    重磅合作!Quintauris 聯(lián)手 SiFive,加速 RISC-V 在嵌入式與 AI 領(lǐng)域落地

    SoC 開發(fā)流程,幫開發(fā)者省時間; 優(yōu)化下一代 RISC-V 設(shè)計的性能和能效,進一步拉高性能上限; 把 RISC-V 打造成能和傳統(tǒng)專有處理器架構(gòu)抗衡的方案,畢竟
    發(fā)表于 12-18 12:01

    RISC-V架構(gòu)已成主流,這一環(huán)節(jié)價值凸顯

    作為一種開放的指令集架構(gòu)(ISA),RISC-V 憑借其開放性和模塊設(shè)計,為開發(fā)者提供了前所未有的自由度和靈活性,正從早期采用者階段跨越到
    的頭像 發(fā)表于 11-03 15:53 ?6518次閱讀
    <b class='flag-5'>RISC-V</b><b class='flag-5'>架構(gòu)</b>已成主流,這一環(huán)節(jié)價值凸顯

    大灣區(qū)RISC-V生態(tài)全景展示:RISC-V生態(tài)發(fā)展論壇、開發(fā)者Workshop和生態(tài)應(yīng)用專區(qū)

    繼7月份上海的RISC-V中國峰會之后,中國RISC-V生態(tài)和產(chǎn)業(yè)發(fā)展最新動態(tài)將在10月份深圳的灣芯展上全景展示。 ? RISC-V,這個以開放、簡約、模塊
    的頭像 發(fā)表于 10-13 09:18 ?530次閱讀
    大灣區(qū)<b class='flag-5'>RISC-V</b>生態(tài)全景展示:<b class='flag-5'>RISC-V</b>生態(tài)發(fā)展論壇、開發(fā)者Workshop和生態(tài)應(yīng)用專區(qū)

    利用事務(wù)級加速實現(xiàn)高速、高質(zhì)量的RISC-V驗證

    引言RISC-V架構(gòu)以其開放性和高度可定制的特性,正在重塑處理器設(shè)計格局。然而,這種靈活性也帶來了顯著的驗證挑戰(zhàn),使其驗證復雜度遠超傳統(tǒng)固定
    的頭像 發(fā)表于 09-18 10:08 ?2019次閱讀
    利用事務(wù)級加速實現(xiàn)高速、高質(zhì)量的<b class='flag-5'>RISC-V</b>驗證

    明晚開播 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    是一種開放(Open)指令集架構(gòu)(ISA)標準。本報告探討了RISC-V指令集架構(gòu)標準區(qū)別于其它主流ISA的不同特點,以及這些特點對于國產(chǎn)微處理器
    的頭像 發(fā)表于 07-29 17:02 ?1310次閱讀
    明晚開播 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    RISC-V 手冊

    年提出。其核心理念是開放性與模塊設(shè)計,與x86(CISC)和ARM(RISC)形成差異化競爭,現(xiàn)已成為全球芯片創(chuàng)新的重要驅(qū)動力135。核心特點與優(yōu)勢開源開放
    發(fā)表于 07-28 16:27 ?11次下載

    知合計算:RISC-V架構(gòu)創(chuàng)新,阿基米德系列劍指高性能計算

    在2025 RISC-V中國峰會上,知合計算處理器設(shè)計總監(jiān)劉暢就高性能RISC-V處理器架構(gòu)探索與實踐進行了精彩分享。 在以X86和ARM為
    的頭像 發(fā)表于 07-18 14:17 ?2737次閱讀
    知合計算:<b class='flag-5'>RISC-V</b><b class='flag-5'>架構(gòu)</b>創(chuàng)新,阿基米德系列劍指高性能計算

    包云崗:原位替代 ARM,并未真正發(fā)揮 RISC-V 的優(yōu)勢

    生態(tài)(RISC-V)聯(lián)盟秘書長、北京開源芯片研究院首席科學家包云崗教授表示,若僅用于原位替代 ARM,并未真正發(fā)揮 RISC-V 開放性與可定制的優(yōu)勢。 ?
    發(fā)表于 07-17 14:54 ?5153次閱讀

    直播預約 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    RISC-V是一種開放(Open)指令集架構(gòu)(ISA)標準。本報告探討了RISC-V指令集架構(gòu)標準區(qū)別于其它主流ISA的不同特點,以及這些特
    的頭像 發(fā)表于 07-14 17:34 ?1249次閱讀
    直播預約 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    RISC-V和ARM有何區(qū)別?

    在微處理器架構(gòu)領(lǐng)域,ARM與RISC-V是兩個備受關(guān)注的體系。ZLG致遠電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發(fā)了人們對這兩種
    的頭像 發(fā)表于 06-24 11:38 ?2017次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區(qū)別?

    HPM5E31IGN單核 32 位 RISC-V 處理器

    HPM5E31IGN單核 32 位 RISC-V 處理器在當今嵌入式系統(tǒng)領(lǐng)域,RISC-V架構(gòu)正以開源、靈活和高性價比的優(yōu)勢快速崛起。HPM5E31IGN作為先楫半導體的一款單核32位
    發(fā)表于 05-29 09:23

    HXS320F28027數(shù)字信號處理器(32位RISC-V DSP)

    HXS320F28027數(shù)字信號處理器(32位RISC-V DSP)HXS320F28027是中科昊芯(Haawking)基于自主研發(fā)的H28x內(nèi)核推出的32位定點RISC-V DSP架構(gòu)
    發(fā)表于 05-21 10:21

    FPGA與RISC-V淺談

    RISC-V處理器的SoC數(shù)量在2024年約為20億顆,到2031年有望突破200億顆。 RISC-V的概念與優(yōu)勢 RISC-V是一種全新的開源指
    發(fā)表于 04-11 13:53 ?672次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談