chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何使用您的PCB走線寬度來改善信號完整性

PCB打樣 ? 2020-10-10 18:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在設(shè)計PCB布線的電路板布局時,走線可能是最重要的考慮因素。這通常涉及以下良好布局設(shè)計準則,例如選擇正確的布線和過孔位置和間距。除了留在內(nèi)部,太多的設(shè)計很少關(guān)注走線寬度合同制造商(CM)的公差。實際上,PCB走線的寬度和通孔的尺寸會嚴重影響信號的完整性和電流。為了量化這個概念,讓我們仔細研究一下信號完整性以及如何通過PCB走線寬度來控制它。

確切地說,什么是信號完整性?

您可能已經(jīng)聽說過信號完整性一詞甚至數(shù)百次。顯然,具有良好的信號完整性是可取的,但是具有良好或不良的信號完整性到底意味著什么呢?讓我們嘗試以提出實現(xiàn)良好信號完整性或最小化PCB設(shè)計方面導(dǎo)致不良信號完整性的方面的方法來回答該問題。

信號完整性可以定義為電信號或電子信號在穿過介質(zhì)或路徑時保持其初始屬性的趨勢的度量。信號以其離開源時具有的相同幅度,相位,頻率,功率和波形到達目的地或接收器,將具有完美或絕對的信號完整性。不幸的是,這種情況僅在理論上或真空中存在。實際上,無論路徑如何,都會以某種方式修改信號完整性,并且在某些情況下,這些對信號完整性的修改會嚴重影響信號的完整性。設(shè)備的可靠性。

PCB信號完整性問題

數(shù)字電子設(shè)備本質(zhì)上是模擬電子設(shè)備,它依賴于準確確定信號代表高狀態(tài)還是低狀態(tài)的能力。確定狀態(tài)需要定義一個閾值,高于該閾值將解釋為高狀態(tài),而低于此閾值將解釋為低狀態(tài)。在某些情況下,不同狀態(tài)之間的轉(zhuǎn)換速率也是必要的。當(dāng)已經(jīng)改變信號使得不能精確地做出這些確定時,處理設(shè)備或系統(tǒng)的性能變得不穩(wěn)定,不穩(wěn)定或不可預(yù)測。

對于電氣和電子信號被認為具有相對較低的頻率(<50MHz)的PCB,信號完整性通常不是重要問題,因為信號轉(zhuǎn)換時間1比在整個板上傳播的延遲短。但是,對于采用高頻數(shù)字組件的電路板,可能會出現(xiàn)許多信號完整性問題,其中包括:

l鈴聲–響應(yīng)于變化(例如切換)的信號振蕩。信號通常會在“建立時間”后恢復(fù)到正常狀態(tài)。在此狀態(tài)下,信號不可靠,并且可能傳播到其他設(shè)備。

l相聲–當(dāng)一條跡線上的信號通常并行影響另一條跡線上的信號時發(fā)生。這些信號可能會導(dǎo)致設(shè)備或系統(tǒng)發(fā)生意外行為。

l地面彈跳–該術(shù)語用于描述電子設(shè)備的接地引腳值和與其連接的實際接地之間的差異。這是由于設(shè)備引腳和實際接地之間的導(dǎo)體電感引起的。

l反射–當(dāng)傳輸線上的阻抗不一致時,反射通常會發(fā)生在傳輸線或走線上。對于這種情況,一部分傳輸?shù)哪芰繒瓷浠卦础?/span>

l電磁干擾(EMI)–外部輻射設(shè)備對傳播信號的有害干擾。這也稱為噪聲,因為它通常會增加或減少信號幅度和頻率。該噪聲的大小可以使得不能容易地檢測到感興趣的信號。

盡管上述信號完整性問題的來源不同,但所有這些都受到您的電路板走線的影響。

如何使用PCB走線寬度解決信號完整性問題

信號完整性可能是任何PCB上的主要問題;但是,對于數(shù)據(jù)和信號處理板,這可能是必須解決的最嚴重的問題。例如,在醫(yī)療設(shè)備,航空航天或汽車系統(tǒng)中執(zhí)行敏感功能的板可能會遭受誤診,失控甚至死亡的危險。由于這些原因,您的設(shè)計應(yīng)始終遵循合同制造商(CM)的指導(dǎo)原則,PCB布局 和 通過選擇。此外,您還可以策略性地利用您的PCB走線寬度來生成最佳的信號完整性設(shè)計。

所有信號均通過其傳播的路徑,走線或過孔的屬性進行修改。最值得注意的是,阻抗會影響信號電壓,電流幅度和頻率。可以通過改變走線的長度,厚度和寬度來控制阻抗。如果走線長度和厚度保持恒定或固定,則可以通過更改走線寬度來完全控制阻抗。下表總結(jié)了如何使用這種關(guān)系來解決上面定義的信號完整性問題。

1.png

信號完整性是一項不可或缺的性能指標,對于準確的數(shù)據(jù)傳輸和關(guān)鍵系統(tǒng)而言,這是不可妥協(xié)的。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 印制電路板
    +關(guān)注

    關(guān)注

    14

    文章

    970

    瀏覽量

    42608
  • PCB線路板
    +關(guān)注

    關(guān)注

    10

    文章

    437

    瀏覽量

    20958
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2977

    瀏覽量

    23040
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3512

    瀏覽量

    5992
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    技術(shù)資訊 I 信號完整性與阻抗匹配的關(guān)系

    本文要點PCB線和IC線中的阻抗控制主要著眼于預(yù)防反射。防止互連路徑上發(fā)生反射,可確保功率傳輸至負載,同時避免其他信號完整性問題。使用集
    的頭像 發(fā)表于 09-05 15:19 ?2538次閱讀
    技術(shù)資訊 I <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>與阻抗匹配的關(guān)系

    串?dāng)_如何影響信號完整性和EMI

    歡迎來到 “掌握 PCB 設(shè)計中的 EMI 控制” 系列的第六篇文章。本文將探討串?dāng)_如何影響信號完整性和 EMI,并討論在設(shè)計中解決這一問題的具體措施。
    的頭像 發(fā)表于 08-25 11:06 ?5263次閱讀
    串?dāng)_如何影響<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>和EMI

    什么是信號完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號完整性?.pdf》資料免費下載
    發(fā)表于 07-09 15:10 ?0次下載

    受控阻抗布線技術(shù)確保信號完整性

    核心要點受控阻抗布線通過匹配線阻抗防止信號失真,從而保持信號完整性。高速PCB設(shè)計中,元件與
    的頭像 發(fā)表于 04-25 20:16 ?882次閱讀
    受控阻抗布線技術(shù)確保<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    信號完整性測試基礎(chǔ)知識

    在當(dāng)今快速發(fā)展的數(shù)字時代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號完整性(Signal Integrity,簡稱SI)問題變得越來越重要。信號完整性是高速互連
    的頭像 發(fā)表于 04-24 16:42 ?2902次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>測試基礎(chǔ)知識

    技術(shù)資訊 | 信號完整性測試基礎(chǔ)知識

    本文重點信號完整性測試需要從測試電路板和原型獲取實驗數(shù)據(jù)并加以分析。在理想的工作流程中,還會仿真信號完整性指標,并將其與實際測量值進行比較。信號
    的頭像 發(fā)表于 04-11 17:21 ?1721次閱讀
    技術(shù)資訊 | <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>測試基礎(chǔ)知識

    高速 PCB 設(shè)計如何保證信號完整性?看這一文,7個技巧總結(jié),秒懂

    今天給大家分享的是:高速 PCB 設(shè)計主要是關(guān)于 4 個高速 PCB 設(shè)計常見術(shù)語和保證信號完整性的3 種常見技術(shù)介紹。一、高速 PCB 設(shè)
    發(fā)表于 03-28 13:39

    揭秘PCB線寬度計算:原理、方法與實戰(zhàn)技巧

    。設(shè)計過程中,電流承載能力、信號完整性和熱管理等因素都會直接影響到產(chǎn)品的性能和壽命。本文將詳細介紹線寬度計算的原理和方法,探討PCB布局的
    的頭像 發(fā)表于 03-06 09:25 ?1029次閱讀
    揭秘<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線寬度</b>計算:原理、方法與實戰(zhàn)技巧

    探究電子電路中的信號完整性問題

    在當(dāng)今高速電子系統(tǒng)的設(shè)計與應(yīng)用中,信號完整性已成為至關(guān)重要的考量因素。隨著電子設(shè)備的數(shù)據(jù)傳輸速率不斷攀升,信號在電路中傳輸時面臨著諸多挑戰(zhàn),如反射、串?dāng)_、延遲等,這些問題會嚴重影響系統(tǒng)的性能和可靠
    的頭像 發(fā)表于 02-04 17:11 ?635次閱讀

    惡劣環(huán)境中的PCB信號完整性維護的實踐建議

    在現(xiàn)代電子設(shè)計中,PCB信號完整性是一個日益受到關(guān)注的話題。隨著物聯(lián)網(wǎng)和人工智能技術(shù)的快速發(fā)展,設(shè)備的小型化與高性能需求常常相互矛盾。芯片越小,操作復(fù)雜越高,隨之而來的電磁干擾問題也
    的頭像 發(fā)表于 01-17 12:31 ?941次閱讀

    PCB信號完整性探討-PPT

    信號完整性(Signal lntegrity,SI)包含由于信號傳輸速率加快而產(chǎn)生的互連、電源、器件等引起的所有信號質(zhì)量及延時等問題。 ? ?
    的頭像 發(fā)表于 01-15 11:30 ?834次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>信號</b><b class='flag-5'>完整性</b>探討-PPT

    如何解決信號完整性問題

    如何解決信號完整性問題呢?是德科技在向介紹信號完整性分析基礎(chǔ)知識的同時,我們還向展示如何使用
    的頭像 發(fā)表于 12-25 16:51 ?2150次閱讀
    如何解決<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>問題

    聽懂什么是信號完整性

    2024年12月20日14:00-16:00中星聯(lián)華科技將舉辦“高速信號完整性分析與測試”-“碼”上行動系列線上講堂線上講堂。本期會議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號完整性
    的頭像 發(fā)表于 12-15 23:33 ?893次閱讀
    聽懂什么是<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    GND與信號完整性的關(guān)系

    在現(xiàn)代電子系統(tǒng)中,信號完整性是設(shè)計和性能的關(guān)鍵因素。信號完整性問題可能導(dǎo)致數(shù)據(jù)傳輸錯誤、系統(tǒng)性能下降甚至設(shè)備損壞。地線(GND)是電路設(shè)計中的基本要素,它不僅為電路提供參考電位,還有助
    的頭像 發(fā)表于 11-29 15:17 ?1477次閱讀

    PCB 信號完整性:電子設(shè)計的基石解讀

    PCB信號完整性是指在信號從發(fā)送端傳輸?shù)浇邮斩说倪^程中,信號能夠保持其原本的特性,如波形、時序等不受損害的程度。捷多邦小編今天就與大家分享一
    的頭像 發(fā)表于 11-05 13:48 ?912次閱讀