曰本美女∴一区二区特级A级黄色大片, 国产亚洲精品美女久久久久久2025, 页岩实心砖-高密市宏伟建材有限公司, 午夜小视频在线观看欧美日韩手机在线,国产人妻奶水一区二区,国产玉足,妺妺窝人体色WWW网站孕妇,色综合天天综合网中文伊,成人在线麻豆网观看

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

EDA加速芯片創(chuàng)新!

工程師 ? 來源:新思科技 ? 作者:新思科技 ? 2020-10-14 14:56 ? 次閱讀

謝仲輝先生擁有超過25年半導(dǎo)體產(chǎn)業(yè)經(jīng)驗(yàn)。曾參與國內(nèi)外Foundry 工藝開發(fā),客戶支持及市場相關(guān)工作。此外,他還從事過芯片設(shè)計及技術(shù)市場方面的工作。有多年芯片設(shè)計及工藝開發(fā)相關(guān)技術(shù)及管理經(jīng)驗(yàn)。近年來,借助于其在芯片產(chǎn)品相關(guān)經(jīng)驗(yàn),積極提供給亞太客戶相關(guān)EDA解決方案經(jīng)驗(yàn),并提供給設(shè)計公司在各垂直應(yīng)用市場如5G、AI、汽車等領(lǐng)域所需要的EDA技術(shù)及服務(wù)解決方案。參與支持客戶包括三星、聯(lián)發(fā)科、紫光展銳、百度、阿里巴巴、燧原、地平線、寒武紀(jì)等。謝仲輝先生擁有臺灣大學(xué)電機(jī)工程學(xué)士及英國南安普敦大學(xué)微電子碩士學(xué)位。

當(dāng)前芯片開發(fā)面臨的挑戰(zhàn)主要來自兩個方面:一個來自制造實(shí)現(xiàn),另一個則來自設(shè)計和驗(yàn)證階段。在時間條件約束下,這兩個挑戰(zhàn)難度就更大了。

總有人給摩爾定律判死刑,其實(shí)提高晶體管集成度的比賽遠(yuǎn)未結(jié)束,不過困難確實(shí)在累積。先進(jìn)工藝日益接近物理極限,需要考慮的參數(shù)就日益增多,寄生效應(yīng)就日益嚴(yán)重,新工藝量產(chǎn)的風(fēng)險與不確定性也就日益加大。具體來看,5納米工藝設(shè)計規(guī)則是28納米工藝的5倍,5納米工藝仿真任務(wù)量是28納米工藝100倍,版圖復(fù)雜度大幅增加。 從系統(tǒng)角度來看,復(fù)雜度也是指數(shù)型上升:應(yīng)用場景變多,架構(gòu)變從同構(gòu)向異構(gòu)轉(zhuǎn)變,應(yīng)用軟件的規(guī)模也大增。

在新思科技中國副總經(jīng)理謝仲輝看來, 當(dāng)前芯片開發(fā)面臨的挑戰(zhàn)主要來自兩個方面,一個來自制造實(shí)現(xiàn),另一個則來自設(shè)計和驗(yàn)證階段,在時間條件約束下,這兩個挑戰(zhàn)難度就更大了。 “工藝和開發(fā)都變得非常復(fù)雜,但進(jìn)入市場的時間窗口并沒有大的變化,大家還是希望12到18個月能流片,或者說兩年時間芯片進(jìn)入量產(chǎn),在時間窗口不變的前提下,先進(jìn)工藝開發(fā)問題邊復(fù)雜很多?!?/p>

EDA公司在新工藝開發(fā)中的作用

在制造層面,可制造性與良率是新工藝最重要的指標(biāo)??芍圃煨耘c良率也不再只是晶圓廠來保證,EDA公司、IP公司以及最終使用新工藝的設(shè)計公司都要參與其中。謝仲輝說:“ 一定要有DTCO(設(shè)計工藝協(xié)同優(yōu)化),設(shè)計和工藝之間要做共同優(yōu)化,在前期還不成熟的時候,工藝就要和設(shè)計緊密結(jié)合,只要這樣才能確保單元庫、IP、后端設(shè)計與工藝產(chǎn)線的特性能夠緊密吻合,才能避免良率低或者芯片特性與設(shè)計不一致等問題。 ”

除了協(xié)同晶圓廠和設(shè)計公司做好DTCO, EDA公司在新工藝開發(fā)中的角色也越來越重要。在新工藝預(yù)研階段,材料特性研究是重點(diǎn),因此需要對工藝配方建模仿真。“先進(jìn)工藝工序特別多,如果每道工序都用硅片去做實(shí)驗(yàn),耗財耗時,這就需要用建模的方法去設(shè)計實(shí)驗(yàn)(即以仿真替代部分實(shí)際物料實(shí)驗(yàn))?!睋?jù)謝仲輝介紹, 利用新思科技的材料配方建模工具,可以降低實(shí)驗(yàn)成本,快速確定材料配比。

在新工藝材料配方確定后,就進(jìn)入試產(chǎn)階段,這時候晶圓廠需要利用合作公司提供的存儲器、處理器等IP跑測試片,新思科技的IP團(tuán)隊(duì)就會針對新工藝特性設(shè)計IP,以幫助晶圓廠完成試產(chǎn)階段的測試片流程。

同時,設(shè)計工具團(tuán)隊(duì)也會在試產(chǎn)階段介入,根據(jù)新工藝特性對流程和設(shè)計規(guī)則快速迭代,以便新工藝開放時工程師就有趁手的工具。規(guī)則會越來越多,過孔要打多開,布線間距可以放多少,這些設(shè)計規(guī)則都要在新工藝試產(chǎn)階段就要定下來, 有這些規(guī)則做基礎(chǔ),開發(fā)者才能夠在工具上進(jìn)行自動化設(shè)計。

“工藝工具和IP要差不多同時和晶圓廠新產(chǎn)線去配合做新工藝研發(fā),設(shè)計工具稍晚,但也會在試產(chǎn)早期階段就會介入?!?/p>

并行開發(fā)(Shift Left)勢在必行

在制造實(shí)現(xiàn)上,工具公司介入越來越深,在設(shè)計與驗(yàn)證上,也需要“左移(Shift Left,時間軸上左移,即并行開發(fā)驗(yàn)證)”。傳統(tǒng)開發(fā)方法各環(huán)節(jié)順序進(jìn)行,先硬件后軟件,軟硬件之間的協(xié)同非常少,軟件開發(fā)需要等芯片RTL(硬件描述)代碼寫好以后再到FPGA上去進(jìn)行,或者用舊款芯片開發(fā),等新款芯片回來以后再做迭代開發(fā),這樣軟件開發(fā)工作啟動晚,而通過軟件激勵發(fā)現(xiàn)硬件問題就會更晚,如果流片以后才發(fā)現(xiàn),解決方法是要么芯片改版,要么用軟件做一個權(quán)變方案——通常意味著損失性能。

而在系統(tǒng)越來越復(fù)雜的背景下,串行開發(fā)驗(yàn)證的弊端越來越大,動輒集成數(shù)十億晶體管的先進(jìn)工藝芯片,軟件開發(fā)工作異常復(fù)雜,已經(jīng)到了開發(fā)方法不“左移”就無法在兩年內(nèi)量產(chǎn)的地步。

開發(fā)左移的基礎(chǔ)是虛擬原型化。 傳統(tǒng)的物理原型化是在FPGA上進(jìn)行功能驗(yàn)證,如前所述,這種開發(fā)流程需要等RTL代碼完成以后才能進(jìn)行軟件開發(fā),而虛擬原型化采用C等高級語言來建模,軟件無需等RTL代碼開發(fā)完成就可以在虛擬原型搭建的系統(tǒng)上進(jìn)行開發(fā)。

謝仲輝說:“這就是數(shù)字孿生的概念,物理世界里面的任何事物都可以用一個數(shù)字化模型來表征,而EDA公司已經(jīng)將芯片開發(fā)中用到的大部分模型建好,開發(fā)者根據(jù)產(chǎn)品的規(guī)格要求,利用新思科技等公司提供的成熟模型,例如處理器與USB、PCIe等接口模型做定制化配置,再加上自己獨(dú)有的行為模型,就可以在原型化系統(tǒng)上進(jìn)行軟件開發(fā)?!?/p>

用虛擬原型化取代FPGA原型化,并不意味著RTL驗(yàn)證就不需要。在先進(jìn)工藝開發(fā)中,RTL代碼完成后,通常會放入硬件仿真器去做全芯片系統(tǒng)的優(yōu)化與驗(yàn)證,要把性能與功耗等問題,盡可能在硬件仿真時發(fā)現(xiàn)。 先進(jìn)工藝芯片規(guī)模巨大,這就要求硬件仿真器速度要快,容量要大,就像新思科技的ZeBu等產(chǎn)品,能把所有信號都抓出來進(jìn)行分析。

“ 這樣從抽象層到RTL層全面覆蓋,目標(biāo)就是在流片前把場景驅(qū)動的軟硬件問題一并找出來并解決掉,這就是當(dāng)前先進(jìn)工藝開發(fā)方法學(xué)的大方向。 ”謝仲輝總結(jié),根據(jù)項(xiàng)目復(fù)雜度不同,采用新思提出的新開發(fā)方法學(xué),可以把開發(fā)進(jìn)度提前3到9個月不等,在大型SoC開發(fā)中節(jié)省3到9個月可能決定著一款產(chǎn)品在市場上是否能搶到時間窗口。

異構(gòu)越來越普遍

立體封裝與異構(gòu)集成是當(dāng)前提高集成度的重要方法。 進(jìn) 入FinFET時代,工藝每升 級一代,仍然表現(xiàn)出功耗降低、性能提升、尺寸變小的趨勢,但與平面工藝相比,工藝升級帶來的紅利明顯降低, 正如謝仲輝所說:“工藝尺寸變小讓開發(fā)者在面積上更有把握,但與過去(平面工藝)相比,現(xiàn)在工藝升級帶來的功耗降低與性能提升效果甚微,沒那么線性了?!?/p>

立體封裝(3D封裝)流行的另一個原因是集成電路不同模塊對工藝要求差異變大。處理器、大規(guī)模計算專用集成電路等需要用到7納米、5納米等先進(jìn)工藝;而IO接口并不需要很先進(jìn)的工藝,16納米就可以滿足;大容量存儲器是獨(dú)立工藝,并不是標(biāo)準(zhǔn)邏輯工藝。所以,處理器、IO和存儲器可以用不同工藝生產(chǎn),最后用系統(tǒng)級封裝將三塊集成起來,形成一顆集成電路產(chǎn)品。

“它外面看起來是一顆芯片,里面是三個die(裸芯片)整合在一起,加一塊電路板封裝在一起,這是一種很精密的電路集成,不能再叫芯片,又回到‘集成電路’這個定義?!敝x仲輝解釋,3D封裝是目前做復(fù)雜異構(gòu)的主流方式。

謝仲輝強(qiáng)調(diào),在單顆裸芯片的內(nèi)部也有異構(gòu),里面可能集成處理器、DSP、AI加速器、總線、緩存(Cache)等不同功能,軟件開發(fā)就會特別復(fù)雜, 如果沒有良好的工具來做軟件與硬件之間的橋梁,硬件性能就不能得到很好的發(fā)揮。

“立體封裝和異質(zhì)集成需要兩類工具。一類跟實(shí)現(xiàn)相關(guān),系統(tǒng)級封裝(即立體封裝)工具要考慮如何實(shí)現(xiàn)自動化加工,還要具有分析功耗、封裝特性和信號完整性的能力;一類是應(yīng)用相關(guān),即系統(tǒng)開發(fā)相關(guān),怎么把軟件架構(gòu)和硬件架構(gòu)做到無縫連接,讓用戶看不到底層復(fù)雜的異構(gòu)架構(gòu),即軟件界面要很整合、底層驅(qū)動要很智能、軟件和硬件的中間層開發(fā)環(huán)境要優(yōu)化到位,用起來和單一架構(gòu)一樣很自然,以最大限度提高開發(fā)效率,” 謝仲輝告訴探索科技(ID:techsugar)。

完備驗(yàn)證方法在復(fù)雜SoC開發(fā)中的必要性

IP化開發(fā)是節(jié)約復(fù)雜SoC開發(fā)成本的關(guān)鍵方法,不過先進(jìn)工藝IP也越來越貴。 在謝仲輝看來,這主要由兩個原因?qū)е拢?/p>

● 第一,使用先進(jìn)工藝開發(fā)IP的成本在大幅增加,研發(fā)人力投入與工藝流片投入加劇,先進(jìn)工藝流片費(fèi)用非常貴,往往要幾百萬到上千萬美元。

● 第二,先進(jìn)工藝的客戶數(shù)量相對較少,這樣分?jǐn)偟矫考铱蛻纛^上的費(fèi)用也在增加。

不管是工藝本身的流片費(fèi)用,還是IP使用費(fèi)用,以及人力成本都在上升,尤其是驗(yàn)證與系統(tǒng)實(shí)現(xiàn)上,需要比以往多得多的人力?!耙郧翱赡苤恍枰獪y10個場景,但現(xiàn)在需要測上萬個甚至10萬個場景,驗(yàn)證工作量變大,驗(yàn)證的難度或者說維度變大了?!?/p>

謝仲輝表示,手機(jī)處理器等SoC的人力配置上,芯片設(shè)計工程師與驗(yàn)證工程師(含軟件工程師)的比例可能會達(dá)到1比10,“現(xiàn)在設(shè)計工程師與驗(yàn)證工程師的比例,可以達(dá)到1:5到1:10的規(guī)模,SoC要有好的用戶體驗(yàn),大部分都與系統(tǒng)驗(yàn)證的人相關(guān),與跟軟件的人相關(guān)?!?/p>

采用7納米或5納米工藝的芯片,一顆產(chǎn)品從立項(xiàng)到量產(chǎn)通常需要數(shù)千萬美元,如果不引入最先進(jìn)的方法學(xué),項(xiàng)目風(fēng)險就會大到難以承受。所以, 在先進(jìn)工藝節(jié)點(diǎn)上,新的開發(fā)方法學(xué)就成為必需,新方法學(xué)包括完備的驗(yàn)證手段,以及虛擬原型化和硬件仿真等加速開發(fā)進(jìn)度的工具。

“完備的驗(yàn)證方法就像買保險,可以鎖定市場風(fēng)險。做一個掩膜版的改變,時間至少增加3個月,又要多花幾百萬美元,而且可能錯過最佳市場時間窗口,幾千萬美元全部打水漂?!痹谥x仲輝看來,完備的驗(yàn)證方法,對復(fù)雜SoC開發(fā)項(xiàng)目的風(fēng)險控制,是非常必要的。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    51996

    瀏覽量

    434346
  • 晶圓
    +關(guān)注

    關(guān)注

    52

    文章

    5088

    瀏覽量

    129055
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4308

    瀏覽量

    221277
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2857

    瀏覽量

    175971
收藏 人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    芯華章以AI+EDA重塑芯片驗(yàn)證效率

    ”問題,用實(shí)際案例詮釋“AI+EDA”如何重塑驗(yàn)證效率,讓大家實(shí)實(shí)在在的看見國產(chǎn)驗(yàn)證EDA技術(shù)落地的扎實(shí)與生態(tài)協(xié)同創(chuàng)新的力量。
    的頭像 發(fā)表于 04-18 14:07 ?343次閱讀
    芯華章以AI+<b class='flag-5'>EDA</b>重塑<b class='flag-5'>芯片</b>驗(yàn)證效率

    EDA2與華大九天達(dá)成戰(zhàn)略合作

    加速多元EDA生態(tài)發(fā)展,推動產(chǎn)業(yè)協(xié)同創(chuàng)新EDA2與華大九天正式達(dá)成戰(zhàn)略合作,雙方將攜手共建“漢擎天地社區(qū)”,通過資源整合與技術(shù)互補(bǔ),打造開放、共享、高效的多元
    的頭像 發(fā)表于 04-18 09:47 ?277次閱讀

    EDA2俠客島難題挑戰(zhàn)·2025已正式開啟

    EDA2俠客島簡介 EDA2俠客島難題挑戰(zhàn)·2025由EDA開放創(chuàng)新合作機(jī)制(EDA2)主辦,由上海電子設(shè)計自動化發(fā)展促進(jìn)會作為執(zhí)行單位
    發(fā)表于 03-05 21:30

    全球的AI+EDA(電子設(shè)計自動化)創(chuàng)新項(xiàng)目

    全球的AI+EDA(電子設(shè)計自動化)創(chuàng)新項(xiàng)目正在推動電子設(shè)計行業(yè)的轉(zhuǎn)型,利用人工智能優(yōu)化電路設(shè)計和驗(yàn)證過程。以下是一些值得關(guān)注的AI+EDA創(chuàng)新項(xiàng)目: 1. Google's Auto
    的頭像 發(fā)表于 02-07 12:00 ?1745次閱讀

    新思科技引領(lǐng)EDA產(chǎn)業(yè)革新,展望2025年芯片與系統(tǒng)創(chuàng)新之路

    2024年,EDA(電子設(shè)計自動化)領(lǐng)域,被譽(yù)為“半導(dǎo)體皇冠上的明珠”,經(jīng)歷了前所未有的變革與挑戰(zhàn),特別是AI技術(shù)的迅猛發(fā)展,為EDA領(lǐng)域帶來了深遠(yuǎn)的影響。在這一背景下,我們榮幸地邀請到了全球芯片
    的頭像 發(fā)表于 01-23 15:07 ?701次閱讀

    概倫電子聯(lián)合成立上海EDA/IP創(chuàng)新中心

    12月11日,上海EDA/IP創(chuàng)新中心授牌儀式在上海集成電路2024年度產(chǎn)業(yè)發(fā)展論壇暨第三十屆集成電路設(shè)計業(yè)展覽會(ICCAD-Expo 2024)上舉行。上海市政府副秘書長、浦東新區(qū)區(qū)委副書記、區(qū)長吳金城和概倫電子總裁楊廉峰博士共同為上海
    的頭像 發(fā)表于 12-11 17:18 ?866次閱讀

    是德科技攜手西門子EDA加速無線和國防通信系統(tǒng)設(shè)計

    是德科技(Keysight Technologies,Inc.)宣布與西門子 EDA(Siemens EDA)攜手合作,加速無線和國防通信系統(tǒng)的設(shè)計。是德科技的先進(jìn)設(shè)計系統(tǒng) (ADS) 與西門子
    的頭像 發(fā)表于 10-31 15:29 ?656次閱讀

    概倫電子榮獲“中國芯”EDA技術(shù)創(chuàng)新

    近日,2024“中國芯”首屆EDA專項(xiàng)獎頒獎儀式在上海成功舉辦。國內(nèi)首家EDA上市公司概倫電子在此次頒獎中表現(xiàn)出色,榮獲了“EDA技術(shù)創(chuàng)新獎”。
    的頭像 發(fā)表于 10-21 18:15 ?808次閱讀

    西門子EDA全面賦能芯片創(chuàng)新

    半導(dǎo)體產(chǎn)業(yè)的發(fā)展史,就是一部關(guān)于微型化、集成化和智能化的史詩。從最初的集成電路,到現(xiàn)在的納米級芯片,每一次技術(shù)的飛躍都離不開EDA工具的進(jìn)步。EDA不僅僅是設(shè)計工具,它更是一個不斷完善的生態(tài)體系
    的頭像 發(fā)表于 10-12 14:04 ?749次閱讀

    聚焦EDA AI和3D IC等創(chuàng)新技術(shù),西門子EDA全面賦能系統(tǒng)級創(chuàng)新

    上漲,傳統(tǒng)計算方式已經(jīng)無法滿足需求,系統(tǒng)級創(chuàng)新成為解決問題的有效途徑之一。 ? 在日前舉辦的西門子EDA年度技術(shù)峰會“Siemens EDA Forum 2024”上,西門子數(shù)字化工業(yè)軟件Siemens
    的頭像 發(fā)表于 09-25 00:05 ?3301次閱讀
    聚焦<b class='flag-5'>EDA</b> AI和3D IC等<b class='flag-5'>創(chuàng)新</b>技術(shù),西門子<b class='flag-5'>EDA</b>全面賦能系統(tǒng)級<b class='flag-5'>創(chuàng)新</b>

    新思科技EDA技術(shù)賦能萬物智能時代創(chuàng)新

    自動化)領(lǐng)域的前沿技術(shù)進(jìn)展,以及EDA如何加速人工智能(AI)、智能汽車等核心科技產(chǎn)業(yè)變革,賦能萬物智能時代加速到來。
    的頭像 發(fā)表于 09-13 13:14 ?862次閱讀

    摩爾線程與國產(chǎn)EDA知名企業(yè)簽署戰(zhàn)略合作協(xié)議

    近日,摩爾線程與國內(nèi)電子設(shè)計自動化(EDA)行業(yè)知名企業(yè)在北京正式簽署戰(zhàn)略合作協(xié)議。這一合作旨在加速GPU芯片設(shè)計與生產(chǎn)的創(chuàng)新步伐,推動國產(chǎn)EDA
    的頭像 發(fā)表于 08-02 11:04 ?1697次閱讀

    摩爾線程與國內(nèi)EDA企業(yè)合作加速GPU芯片設(shè)計

    7月19日,摩爾線程公司正式宣布與國內(nèi)EDA(電子設(shè)計自動化)領(lǐng)域的領(lǐng)軍企業(yè)締結(jié)戰(zhàn)略伙伴關(guān)系,此舉標(biāo)志著雙方在推動中國半導(dǎo)體設(shè)計核心技術(shù)自主化進(jìn)程上邁出了堅實(shí)步伐。EDA,被譽(yù)為半導(dǎo)體行業(yè)的“基石”,其全球市場份額長期由歐美三強(qiáng)主導(dǎo),而國內(nèi)企業(yè)正奮力直追,力求突破。
    的頭像 發(fā)表于 07-19 14:48 ?2268次閱讀

    AI+EDA加速萬物智能時代的到來

    對高性能、大規(guī)模芯片需求的激增,芯片設(shè)計的復(fù)雜度與成本不斷攀升,對EDA工具的創(chuàng)新與效能提出了前所未有的挑戰(zhàn)與機(jī)遇。
    的頭像 發(fā)表于 07-10 14:56 ?1167次閱讀

    AI+EDA加速雙向賦能,引領(lǐng)萬物智能時代的創(chuàng)新

    ,這對芯片設(shè)計和EDA工具都提出了更高的需求。 近日,新思科技中國區(qū)應(yīng)用工程執(zhí)行總監(jiān)黃宗杰在2024第八屆集微半導(dǎo)體大會的【集微EDA IP 工業(yè)軟件大會】發(fā)表了《人工智能加速變革
    發(fā)表于 07-09 19:07 ?884次閱讀