CEI-25G-LR是OIF協(xié)議組織下面的通用電氣輸入輸出標(biāo)準(zhǔn),LR是long reach的簡(jiǎn)稱,可以作為CEI下面的長(zhǎng)距離板上傳輸,所以目前用在背板上,某些點(diǎn)和802.3bj的100G-BASE-KR4是通用的。應(yīng)用框架如下圖一所示。
基本特點(diǎn)如下:
1、差分阻抗100ohm;
2、Baud rate is within the range from 19.90 Gsym/s to 25.80 Gsym/s.
3、Capable of driving up to 686 mm of PCB and up to 2 connectors.
4、does not have any requirements for specific data patterns (i.e. 8B/10B, 64/66B, SONET scrambling, stream cipher, raw data, etc.)
首先,該協(xié)議對(duì)通道定義的比較清楚,除了芯片外的都是通道。通道可以允許的PCB長(zhǎng)度大致為27inch且還可以包含2個(gè)連接器。27inch的PCB長(zhǎng)度對(duì)于25Gbps信號(hào)來(lái)說(shuō)可能是理論值,實(shí)際情況還是要看具體的損耗,所以接下來(lái)需要關(guān)注的就是到底要看哪些具體的指標(biāo),見(jiàn)下表。
上面有測(cè)試的參數(shù),也有需要借助軟件計(jì)算的通道參數(shù),不管測(cè)試還是計(jì)算,都還是老要求,無(wú)非就是插損、回?fù)p、串?dāng)_及插損偏離度等。
插損要求:注意也是兩根,不能過(guò)長(zhǎng),但也不能過(guò)短,過(guò)短也是不行的,前面有問(wèn)過(guò)為什么。
回?fù)p要求:
Fitted Insertion Loss 要求:
ILD插損偏離度要求:
ICN要求:
都是公式,看出數(shù)學(xué)的重要性了吧,真后悔當(dāng)初沒(méi)有學(xué)好數(shù)學(xué)啊。
編輯:hfy
-
pcb
+關(guān)注
關(guān)注
4381文章
23634瀏覽量
417375 -
連接器
+關(guān)注
關(guān)注
100文章
15687瀏覽量
144059 -
背板
+關(guān)注
關(guān)注
0文章
30瀏覽量
16719 -
差分阻抗
+關(guān)注
關(guān)注
1文章
27瀏覽量
10575
發(fā)布評(píng)論請(qǐng)先 登錄
基于FPGA的通用高速串行互連協(xié)議設(shè)計(jì)
產(chǎn)品:25G-SFP28 LR光模塊PK 25G-SFP28 SR光模塊
CEI-25G-LR高速串行協(xié)議的基本特點(diǎn)
CEI-28G-VSR協(xié)議是什么?
基于RocketIO的高速串行協(xié)議設(shè)計(jì)與實(shí)現(xiàn)
Avago展示業(yè)界首款28nm 25Gbps長(zhǎng)距離兼容ASIC SerDes
25G SFP 28 LR高性價(jià)比的光模塊?
高速串行協(xié)議系列之SFP+信號(hào)解析

高速串行協(xié)議系列之CEI-28G-VSR的通道損耗定義

高速串行協(xié)議之CEI-25G-LR

評(píng)論